專輯類-國標類相關專輯-313冊-701M GB-T-2691-1994-電阻器和電容器的標志代碼.pdf
上傳時間: 2013-06-04
上傳用戶:R50974
專輯類-國標類相關專輯-313冊-701M GB-T-17172-1997-四一七-條碼.pdf
上傳時間: 2013-04-24
上傳用戶:科學怪人
專輯類-國標類相關專輯-313冊-701M GB-T-2470-1995-電子設備用固定電阻器、固定電容器型號命名方法.pdf
上傳時間: 2013-06-19
上傳用戶:evil
專輯類-國標類相關專輯-313冊-701M GB-T-2828.1-2003-計數(shù)抽樣檢驗程序-第一部分-81頁-5.2M.pdf
上傳時間: 2013-04-24
上傳用戶:damozhi
隨著現(xiàn)代科學技術的迅速發(fā)展和人們對數(shù)據(jù)采集技術要求的日益提 高,近年來數(shù)據(jù)采集技術得到了長足的發(fā)展,主要表現(xiàn)為精度越來越高, 傳輸?shù)乃俣仍絹碓娇?。但是各種基于ISA、PCI 等總線的數(shù)據(jù)采集系統(tǒng)存 在著安裝麻煩、受計算機插槽數(shù)量、地址、中斷資源的限制、可擴展性 差等缺陷,嚴重的制約了它們的應用范圍。USB 總線的出現(xiàn)很好的解決了 上述問題,它是1995 年INTEL、NEC、MICROSOFT、IBM 等公司為解決傳 統(tǒng)總線的不足而推出的一種新型串行通信標準。為了適應高速傳輸?shù)男?要,2004 年4月,這些公司在原來1.1 協(xié)議的基礎上制定了USB2.0 傳輸 協(xié)議,使傳輸速度達到了480Mb/s。該總線具有安裝方便、高帶寬、易擴 展等優(yōu)點,已經逐漸成為現(xiàn)代數(shù)據(jù)采集傳輸?shù)陌l(fā)展趨勢。 以高速數(shù)字信號處理器(DSPs)為基礎的實時數(shù)字信號處理技術近 年來發(fā)展迅速,并獲得了廣泛的應用。TMS320C6713 是德州儀器公司 ( Texas Instrument ) 推出的浮點DSPs , 其峰值處理能力達到了 1350MFLOPS,是目前國際上性能最高的DSPs 之一。同時該DSPs 接口豐 富,擴展能力強,非常適合于做主控芯片。 基于TMS320C6713 和USB2.0,本文設計了一套多路實時信號采集系 統(tǒng)。該設計充分利用了高速數(shù)字信號處理器TMS320C6713 和USB 芯片 CY7C68001 的各種優(yōu)點,實現(xiàn)了傳輸速度快,采樣精度高,易于擴展,接口簡單的特點。在本文中詳細討論了各種協(xié)議和功能模塊的設計。本文 的設計主要分為硬件部分和軟件部分,其中硬件部分包括模擬信號輸入 模塊,AD 數(shù)據(jù)采集模塊,USB 模塊,所有的硬件模塊都在TMS320C6713 的協(xié)調控制下工作,軟件部分包括DSP 程序和PC 端程序設計??偟脑O計 思想是以TMS320C6713為核心,通過AD 轉換,將采集的數(shù)據(jù)傳送給 TMS320C6713 進行數(shù)據(jù)處理,并將處理后的數(shù)據(jù)經過USB 接口傳送到上位 機。
上傳時間: 2013-04-24
上傳用戶:fudong911
H.264/AVC規(guī)范是由國際電聯(lián)(ITU-T)和國際標準化組織(ISO)聯(lián)合制定的新一代視頻編解碼標準。它具有如下四個特點:低碼流,和MPEG2等壓縮技術相比,在同等圖像質量下,采用H.264技術壓縮后的數(shù)據(jù)量只有MPEG2的1/8;高圖象質量,復雜的算法保證了低碼流條件下圖像仍能保留豐富的細節(jié);容錯能力強,提供了解決在不穩(wěn)定網絡環(huán)境下容易發(fā)生的丟包等錯誤的必要工具;網絡適應性強,提供了網絡適應層,數(shù)據(jù)能在不同網絡上傳輸。但由此帶來的代價是復雜度極高的編碼過程,尤其是在嵌入式系統(tǒng)中實現(xiàn)具有很大的挑戰(zhàn)性。 本文主要介紹了基于H.264標準的開源代碼T264向DM642平臺的移植和優(yōu)化。優(yōu)化綜合運用了上層和底層的實現(xiàn)方法實現(xiàn)。上層的方法例如使用CCS提供的條件優(yōu)化代碼優(yōu)化功能,使用IMGLIB中高度優(yōu)化的函數(shù)等,其特點是簡便易行,效果良好;底層的實現(xiàn)方法例如使用DM642特有的內聯(lián)函數(shù),用線性匯編的方式實現(xiàn)算法等,特點是提高了代碼運行的并行性,但需要對DM642和H.264有很深刻的理解。 目前本設計已成功完成H.264.算法在DM642開發(fā)板上的運行,壓縮QCIF格式視頻的速度隨圖像復雜度的不同達到了35-50幀每秒。此后本設計還繼續(xù)使用優(yōu)化后的編碼器實現(xiàn)了監(jiān)控用視頻服務器的原型,使得攝像頭采集的視頻數(shù)據(jù)在DM642開發(fā)板上壓縮后傳輸至PC機,且能夠在PC端用配套的程序成功解碼并播放。
上傳時間: 2013-06-23
上傳用戶:qqiang2006
LED顯示屏作為一項高新科技產品正引起人們的高度重視,它以其動態(tài)范圍廣,亮度高,壽命長,工作性能穩(wěn)定而日漸成為顯示媒體中的佼佼者,現(xiàn)已廣泛應用于廣告、證券、交通、信息發(fā)布等各方面,且隨著全彩屏顯示技術的日益完善,LED顯示屏有著廣闊的市場前景。 本文主要研究的對象為全彩色LED同步顯示屏控制系統(tǒng),提出了一個系統(tǒng)實現(xiàn)方案,整個系統(tǒng)分三部分組成:DVI解碼電路、發(fā)送系統(tǒng)以及接收系統(tǒng)。DVI解碼模塊用于從顯卡的DVI口獲取視頻源數(shù)據(jù),經過T.D.M.S.解碼恢復出可供LED屏顯示的紅、綠、藍共24位像素數(shù)據(jù)和一些控制信號。發(fā)送系統(tǒng)用于將收到的數(shù)據(jù)流進行緩存,經處理后發(fā)送至以太網芯片進行以太網傳輸。接收系統(tǒng)接收以太網上傳來的視頻數(shù)據(jù)流,經過位分離操作后存入SRAM進行緩存,再串行輸入至LED顯示屏進行掃描顯示。然后,從多方面論述了該方案的可行性,仔細推導了LED顯示屏各技術參數(shù)之間的聯(lián)系及約束關系。 本課題采用可編程邏輯器件來完成系統(tǒng)功能,可編程邏輯器件具有高集成度、高速度、在線可編程等特點,不僅可以滿足高速圖像數(shù)據(jù)處理對速度的要求,而且增加了設計的靈活性,不需修改電路硬件設計,縮短了設計周期,還可以進行在線升級。
上傳時間: 2013-04-24
上傳用戶:西伯利亞
碼元定時恢復(位同步)技術是數(shù)字通信中的關鍵技術。位同步信號本身的抖動、錯位會直接降低通信設備的抗干擾性能,使誤碼率上升,甚至會使傳輸遭到完全破壞。尤其對于突發(fā)傳輸系統(tǒng),快速、精確的定時同步算法是近年來研究的一個焦點。本文就是以Inmarsat GES/AES數(shù)據(jù)接收系統(tǒng)為背景,研究了突發(fā)通信傳輸模式下的全數(shù)字接收機中位同步方法,并予以實現(xiàn)。 本文系統(tǒng)地論述了位同步原理,在此基礎上著重研究了位同步的系統(tǒng)結構、碼元定時恢復算法以及衡量系統(tǒng)性能的各項指標,為后續(xù)工作奠定了基礎。 首先根據(jù)衛(wèi)星系統(tǒng)突發(fā)信道傳輸?shù)奶攸c分析了傳統(tǒng)位同步方法在突發(fā)系統(tǒng)中的不足,接下來對Inmarsat系統(tǒng)的短突發(fā)R信道和長突發(fā)T信道的調制方式和幀結構做了細致的分析,并在Agilent ADS中進行了仿真。 在此基礎上提出了一種充分利用報頭前導比特信息的,由滑動平均、閾值判斷和累加求極值組成的快速報頭時鐘捕獲方法,此方法可快速精準地完成短突發(fā)形式下的位同步,并在FPGA上予以實現(xiàn),效果良好。 在長突發(fā)形式下的報頭時鐘捕獲后還需要對后續(xù)數(shù)據(jù)進行位同步跟蹤,在跟蹤過程中本論文首先用DSP Builder實現(xiàn)了插值環(huán)路的位同步算法,進行了Matlab仿真和FPGA實現(xiàn)。并在插值環(huán)路的基礎上做出改進,提出了一種新的高效的基于移位算法的位同步方案并予以FPGA實現(xiàn)。最后將移位算法與插值算法進行了性能比較,證明該算法更適合于本項目中Inmarsat的長突發(fā)信道位同步跟蹤。 論文對兩個突發(fā)信道的位同步系統(tǒng)進行了理論研究、算法設計以及硬件實現(xiàn)的全過程,滿足系統(tǒng)要求。
上傳時間: 2013-04-24
上傳用戶:yare
隨著科學技術的發(fā)展與公共安全保障需求的提高,視頻監(jiān)控系統(tǒng)在工業(yè)生產、日常生活、警備與軍事方面的應用越來越廣泛。采用基于 FPGA 的SOPC技術、H.264壓縮編碼技術和網絡傳輸控制技術實現(xiàn)網絡視頻監(jiān)控系統(tǒng),在穩(wěn)定性、功能、成本與擴展性等方面都有著突出的優(yōu)勢,具有重要的學術意義與實用意義, 本課題所設計的網絡視頻監(jiān)控系統(tǒng)由以Nios Ⅱ為核心的嵌入式圖像服務器、相關網絡設備與若干PC機客戶端組成。嵌入式圖像服務器實時采集圖像,采用H.264 編碼算法進行壓縮,并持續(xù)監(jiān)聽網絡。PC機客戶端可通過網絡對服務器進行遠程訪問,接收編碼數(shù)據(jù),使用H.264解碼算法重建圖像并實時顯示,使監(jiān)控人員有效地掌握現(xiàn)場情況, 在嵌入式圖像服務器設計階段,本文首先進行了芯片選型與開發(fā)平臺選擇。然后構建圖像采集子系統(tǒng),采用雙緩存乒乓交換的方法設計圖像采集用戶自定義模塊。接著設計雙Nios Ⅱ架構的SOPC系統(tǒng),闡述了雙軟核設計中定制連接、內存芯片共享、數(shù)據(jù)搬移、通信與互斥的解決方法。同時完成了網絡服務器的設計,采用μC/OS-Ⅱ進行多任務的管理與調度, H.264視頻壓縮編解碼算法設計與實現(xiàn)是本文的重點。文中首先分析H.264.標準,規(guī)劃編解碼器結構。接著設計了16×16幀內預測算法,并設計宏塊掃描方式,采用兩次判決策略進行預測模式選擇。然后設計4×4子塊掃描方式,編寫整數(shù)變換與量化算法程序。熵編碼采用Exp-Golomb編碼與CAVLC相結合的方案,針對除拖尾系數(shù)之外的非零系數(shù)值編碼子算法,實現(xiàn)了一種基于表示范圍判別的編碼方法。最后設計了網絡傳輸?shù)拇a流組成格式,并針對編碼算法設計相應解碼算法。使用VC++完成算法驗證,并進行測試,觀察不同參數(shù)下壓縮率與失真度的變化。 算法驗證完成后,本文進行了PC機客戶端設計,使其具有遠程訪問、H.264解碼與實時顯示的功能。同時將H.264 編碼算法程序移植到NiosⅡ中,并將嵌入式圖像服務器與若干客戶端接入網絡進行聯(lián)合調試,構建完整的網絡視頻監(jiān)控系統(tǒng), 實驗結果表明,本系統(tǒng)視頻壓縮率高,監(jiān)控圖像質量良好,充分證明了系統(tǒng)軟硬件與圖像編解碼算法設計成功。本系統(tǒng)具有成本低、擴展性好及適用范圍廣等優(yōu)點,發(fā)展前景十分廣闊。
標簽: H264 FPGA 網絡視頻監(jiān)控
上傳時間: 2013-04-24
上傳用戶:wang0123456789
SI4432-T- B1 測試代碼 原理圖 PCB
上傳時間: 2013-08-05
上傳用戶:tinawang