摘要:設(shè)計并實現(xiàn)了一個USB/EPP 轉(zhuǎn)接系統(tǒng),給出其硬件設(shè)計方案并討論了相關(guān)技術(shù)細節(jié), 使其實現(xiàn)USB 接口到EPP接口的相互數(shù)據(jù)轉(zhuǎn)發(fā)。使僅具有EPP 接口的傳統(tǒng)儀器設(shè)備借助于USB/EPP 轉(zhuǎn)接系統(tǒng)擁有USB 總線所提供的即插即用和設(shè)備插架特性, 方便其通過USB 接口靈活接入同時擁有多個外設(shè)的計算機主機系統(tǒng)。關(guān)鍵詞:USB;EPP;轉(zhuǎn)接系統(tǒng)中圖分類號:TP368.3 文獻標識碼:A文章編號:1008- 0570(2005)11- 2- 0166- 03 在傳統(tǒng)的I/O 模式中,計算機外設(shè)通常映射為CPU 中固定I/O 地址,要求由主機分配一個指定的IRQ 中斷請求。由于PC 機的端口和中斷資源有限,因而使外設(shè)的可擴展性受到局限;同時,隨著電腦應(yīng)用的拓展,PC 機的外設(shè)接口越來越多,外設(shè)對系統(tǒng)資源的獨占性也容易導(dǎo)致系統(tǒng)資源沖突。由于各種外部設(shè)備不斷增加,容易導(dǎo)致各種I/O 沖突。由Intel、Compaq、Microsoft、IBM等廠商所提出的USB 總線標準,基于即插即用和設(shè)備插架技術(shù),設(shè)備接入時不影響應(yīng)用程序的運行,具有良好的可擴充性和擴展的方便性。目前USB 協(xié)議已經(jīng)發(fā)展到了最新的2.0 版本,可支持峰值傳輸速率為480Mbps 的高速外設(shè),可提供4~8 個USB 2.0 接口,同時通過USB 集線器(HUB)的擴展還可以支持多達127 個外設(shè)同時連接,基本上解決了各種外設(shè)同時存在同時使用的所有問題。基于USB 接口的上述優(yōu)點,目前的計算機,特別是筆記本計算機基本上都只配備USB 接口,而取消了傳統(tǒng)的串口和并口,這對那些以前購置的需要與計算機進行通信而只有串口或并口的各種儀器的繼續(xù)使用造成了極大的障礙。 針對傳統(tǒng)的數(shù)字化儀器與計算機通信中存在的接口不足的問題,本文設(shè)計了一個USB/EPP 轉(zhuǎn)接系統(tǒng),使其能夠從計算機的USB 接口接收數(shù)據(jù),經(jīng)過格式轉(zhuǎn)換,從USB/EPP 轉(zhuǎn)接系統(tǒng)的并行接口EPP 發(fā)送給傳統(tǒng)的儀器設(shè)備;同時也能夠從USB/EPP 轉(zhuǎn)接系統(tǒng)的并行接口EPP 接收數(shù)據(jù),將其轉(zhuǎn)化為USB 幀格式,并發(fā)送到計算機的USB 接口。從而使僅具有EPP 接口的傳統(tǒng)儀器設(shè)備借助于USB/EPP 轉(zhuǎn)接系統(tǒng),可以繼續(xù)正常使用。2 USB 總線2.1 USB 系統(tǒng)描述及總線協(xié)議USB 是一種電纜總線,支持在主機和各種即插即用外設(shè)之間進行數(shù)據(jù)傳輸。由主機預(yù)定的標準協(xié)議使各種設(shè)備分享USB 帶寬,當其它設(shè)備和主機在運行時,總線允許添加、設(shè)置、使用以及拆除外設(shè),這為多個儀器設(shè)備共享同一個主計算機提供了可能。USB 協(xié)議采用了管道模型的軟硬件協(xié)議,摒棄了一般外設(shè)協(xié)議的端口映射方式,從而有效地避免了計算機應(yīng)用系統(tǒng)I/O 端口地址沖突。根據(jù)功能劃分,一個USB 系統(tǒng)由三個部分組成:即USB 互連、USB 主機和USB 設(shè)備。圖1 給出了USB系統(tǒng)的通用拓撲結(jié)構(gòu)。
上傳時間: 2013-10-09
上傳用戶:半熟1994
本文結(jié)合微機繼電保護測試儀的科研項目的研究與實踐,提出一種基于 DSP 的微機繼電保護測試儀器的設(shè)計方案,現(xiàn)已研制成功并轉(zhuǎn)產(chǎn)。該繼電保護儀硬件的各功能部件按電路模塊化思想獨立設(shè)計,強弱電、模數(shù)之間均有可靠隔離通道,其目的是為了調(diào)試方便,并有利于硬件升級;軟件部分的高級應(yīng)用程序操作界面友好、性能優(yōu)越。整機通信高速穩(wěn)定、性能優(yōu)異、功能強大、升級快捷;提供的網(wǎng)絡(luò)端口、USB 端口,使系統(tǒng)具備良好的可擴展性。
上傳時間: 2013-10-18
上傳用戶:小火車啦啦啦
TI公司的手提超聲系統(tǒng)DSP解決方案重量大約10磅或不到10磅,可以在沒有電池的情況下工作. 手提超聲系統(tǒng)廣泛應(yīng)用于ICU病房,急診室, 麻醉和戰(zhàn)場. 手提超聲系統(tǒng)采用DSP和SoC來處理電傳感器(如照相機,變換器,麥克風(fēng)等)所產(chǎn)品生的數(shù)字化電信號,一個診斷超聲圖像系統(tǒng)產(chǎn)生和發(fā)送超聲波,捕捉反射波并轉(zhuǎn)換成可視的圖像.接收到的反射波的信號處理包內(nèi)插,抽取,數(shù)據(jù)濾波和重建.可編程的DSP和SoC能實時實現(xiàn)這些復(fù)雜的數(shù)學(xué)運算.
標簽: DSP 超聲系統(tǒng) 方案
上傳時間: 2013-11-25
上傳用戶:raron1989
本資料是TI(德州儀器)推出的用于Xilinx和Altera FPGA的電源管理解決方案介紹。其主要內(nèi)容包括:低失真調(diào)整器、步減控制器、集成FET轉(zhuǎn)換器、低功率集成FET轉(zhuǎn)換器等。
上傳時間: 2013-11-07
上傳用戶:363186
大容量高速實時數(shù)據(jù)存儲方案
上傳時間: 2013-11-18
上傳用戶:youke111
從消費類電子到工業(yè)、電信基礎(chǔ)架構(gòu)設(shè)備,F(xiàn)PGA與連接外面世界的模擬及混合信號IC如影隨形,當系統(tǒng)中需要多個關(guān)鍵元件實現(xiàn)數(shù)據(jù)采集和處理功能時,您可以考慮是否選擇FPGA更實惠?如何確定哪些器件最適合您的應(yīng)用,而且它們之間的協(xié)同工作能力更強呢? Xilinx FPGA模擬方案產(chǎn)品指南將為您解答疑惑……
標簽: Xilinx FPGA 模擬方案 產(chǎn)品指南
上傳時間: 2013-11-04
上傳用戶:gy592333
提出了一種基于FPGA的多級小波逆變換的高速、實時的硬件解決方案。仿真驗證表明本方案能夠滿足連續(xù)輸入的數(shù)據(jù)進行實時處理的要求,并且所設(shè)計的系統(tǒng)具有功耗低、成本低等優(yōu)點。
標簽: 多級 小波逆變換 實時系統(tǒng) 方案
上傳時間: 2014-12-28
上傳用戶:Zero_Zero
WP369可擴展式處理平臺-各種嵌入式系統(tǒng)的理想解決方案 :Delivering unrivaled levels of system performance,flexibility, scalability, and integration to developers,Xilinx's architecture for a new Extensible Processing Platform is optimized for system power, cost, and size. Based on ARM's dual-core Cortex™-A9 MPCore processors and Xilinx’s 28 nm programmable logic,the Extensible Processing Platform takes a processor-centric approach by defining a comprehensive processor system implemented with standard design methods. This approach provides Software Developers a familiar programming environment within an optimized, full featured,powerful, yet low-cost, low-power processing platform.
上傳時間: 2013-10-22
上傳用戶:685
WP409利用Xilinx FPGA打造出高端比特精度和周期精度浮點DSP算法實現(xiàn)方案: High-Level Implementation of Bit- and Cycle-Accurate Floating-Point DSP Algorithms with Xilinx FPGAs
上傳時間: 2013-11-07
上傳用戶:defghi010
賽靈思的新型可擴展式處理平臺架構(gòu)可為開發(fā)人員提供無與倫比的系統(tǒng)性能、靈活性、可擴展性和集成度,并為降低系統(tǒng)功耗、成本和縮小尺寸進行了精心優(yōu)化。 可擴展式處理平臺基于 ARM 的雙核 Cortex™-A9MPCore 處理器以及賽靈思的 28nm 可編程邏輯之上,采用以處理器為核心的設(shè)計方案,并能定義通過標準設(shè)計方法實施的綜合處理器系統(tǒng)。這種方案可為軟件開發(fā)人員在功能齊備且強大的優(yōu)化型低成本低功耗處理平臺上提供熟悉的編程環(huán)境。
上傳時間: 2013-11-20
上傳用戶:杏簾在望
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1