亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

籃球計分器

  • VHDL語言的高頻時鐘分頻模塊

    VHDL語言的高頻時鐘分頻模塊。一種新的分頻器實現方法。

    標簽: VHDL 語言 分頻 模塊

    上傳時間: 2013-08-10

    上傳用戶:zxh122

  • 采用FPGA模擬高動態GPS信號源中的C/A碼產生器

    本文:采用了FPGA方法來模擬高動態(Global Position System GPS)信號源中的C/A碼產生器。C/A碼在GPS中實現分址、衛星信號粗捕和精碼(P碼)引導捕獲起著重要的作用,通過硬件描述語言VERILOG在ISE中實現電路生成,采用MODELSIM、SYNPLIFY工具分別進行仿真和綜合。

    標簽: FPGA GPS 模擬 動態

    上傳時間: 2013-08-31

    上傳用戶:pwcsoft

  • 基于FPGA的MSK調制器設計與實現

    介紹了MSK信號的優點,并分析了其實現原理,提出一種MSK高性能數字調制器的FPGA實現方案;采用自頂向下的設計思想,將系統分成串/并變換器、差分編碼器、數控振蕩器、移相器、乘法電路和加法電路等6大模塊,重點論述了串/并變換、差分編碼、數控振蕩器的實現,用原理圖輸入、VHDL語言設計相結合的多種設計方法,分別實現了各模塊的具體設計,并給出了其在QuartusII環境下的仿真結果。結果表明,基于FPGA的MSK調制器,設計簡單,便于修改和調試,性能穩定。

    標簽: FPGA MSK 制器設計

    上傳時間: 2013-11-23

    上傳用戶:dvfeng

  • 時鐘分相技術應用

    摘要: 介紹了時鐘分相技術并討論了時鐘分相技術在高速數字電路設計中的作用。 關鍵詞: 時鐘分相技術; 應用 中圖分類號: TN 79  文獻標識碼:A   文章編號: 025820934 (2000) 0620437203 時鐘是高速數字電路設計的關鍵技術之一, 系統時鐘的性能好壞, 直接影響了整個電路的 性能。尤其現代電子系統對性能的越來越高的要求, 迫使我們集中更多的注意力在更高頻率、 更高精度的時鐘設計上面。但隨著系統時鐘頻率的升高。我們的系統設計將面臨一系列的問 題。 1) 時鐘的快速電平切換將給電路帶來的串擾(Crosstalk) 和其他的噪聲。 2) 高速的時鐘對電路板的設計提出了更高的要求: 我們應引入傳輸線(T ransm ission L ine) 模型, 并在信號的匹配上有更多的考慮。 3) 在系統時鐘高于100MHz 的情況下, 應使用高速芯片來達到所需的速度, 如ECL 芯 片, 但這種芯片一般功耗很大, 再加上匹配電阻增加的功耗, 使整個系統所需要的電流增大, 發 熱量增多, 對系統的穩定性和集成度有不利的影響。 4) 高頻時鐘相應的電磁輻射(EM I) 比較嚴重。 所以在高速數字系統設計中對高頻時鐘信號的處理應格外慎重, 盡量減少電路中高頻信 號的成分, 這里介紹一種很好的解決方法, 即利用時鐘分相技術, 以低頻的時鐘實現高頻的處 理。 1 時鐘分相技術 我們知道, 時鐘信號的一個周期按相位來分, 可以分為360°。所謂時鐘分相技術, 就是把 時鐘周期的多個相位都加以利用, 以達到更高的時間分辨。在通常的設計中, 我們只用到時鐘 的上升沿(0 相位) , 如果把時鐘的下降沿(180°相位) 也加以利用, 系統的時間分辨能力就可以 提高一倍(如圖1a 所示)。同理, 將時鐘分為4 個相位(0°、90°、180°和270°) , 系統的時間分辨就 可以提高為原來的4 倍(如圖1b 所示)。 以前也有人嘗試過用專門的延遲線或邏輯門延時來達到時鐘分相的目的。用這種方法產生的相位差不夠準確, 而且引起的時間偏移(Skew ) 和抖動 (J itters) 比較大, 無法實現高精度的時間分辨。 近年來半導體技術的發展, 使高質量的分相功能在一 片芯片內實現成為可能, 如AMCC 公司的S4405, CY2 PRESS 公司的CY9901 和CY9911, 都是性能優異的時鐘 芯片。這些芯片的出現, 大大促進了時鐘分相技術在實際電 路中的應用。我們在這方面作了一些嘗試性的工作: 要獲得 良好的時間性能, 必須確保分相時鐘的Skew 和J itters 都 比較小。因此在我們的設計中, 通常用一個低頻、高精度的 晶體作為時鐘源, 將這個低頻時鐘通過一個鎖相環(PLL ) , 獲得一個較高頻率的、比較純凈的時鐘, 對這個時鐘進行分相, 就可獲得高穩定、低抖動的分 相時鐘。 這部分電路在實際運用中獲得了很好的效果。下面以應用的實例加以說明。2 應用實例 2. 1 應用在接入網中 在通訊系統中, 由于要減少傳輸 上的硬件開銷, 一般以串行模式傳輸 圖3 時鐘分為4 個相位 數據, 與其同步的時鐘信號并不傳輸。 但本地接收到數據時, 為了準確地獲取 數據, 必須得到數據時鐘, 即要獲取與數 據同步的時鐘信號。在接入網中, 數據傳 輸的結構如圖2 所示。 數據以68MBös 的速率傳輸, 即每 個bit 占有14. 7ns 的寬度, 在每個數據 幀的開頭有一個用于同步檢測的頭部信息。我們要找到與它同步性好的時鐘信號, 一般時間 分辨應該達到1ö4 的時鐘周期。即14. 7ö 4≈ 3. 7ns, 這就是說, 系統時鐘頻率應在300MHz 以 上, 在這種頻率下, 我們必須使用ECL inp s 芯片(ECL inp s 是ECL 芯片系列中速度最快的, 其 典型門延遲為340p s) , 如前所述, 這樣對整個系統設計帶來很多的困擾。 我們在這里使用鎖相環和時鐘分相技術, 將一個16MHz 晶振作為時鐘源, 經過鎖相環 89429 升頻得到68MHz 的時鐘, 再經過分相芯片AMCCS4405 分成4 個相位, 如圖3 所示。 我們只要從4 個相位的68MHz 時鐘中選擇出與數據同步性最好的一個。選擇的依據是: 在每個數據幀的頭部(HEAD) 都有一個8bit 的KWD (KeyWord) (如圖1 所示) , 我們分別用 這4 個相位的時鐘去鎖存數據, 如果經某個時鐘鎖存后的數據在這個指定位置最先檢測出這 個KWD, 就認為下一相位的時鐘與數據的同步性最好(相關)。 根據這個判別原理, 我們設計了圖4 所示的時鐘分相選擇電路。 在板上通過鎖相環89429 和分相芯片S4405 獲得我們所要的68MHz 4 相時鐘: 用這4 個 時鐘分別將輸入數據進行移位, 將移位的數據與KWD 作比較, 若至少有7bit 符合, 則認為檢 出了KWD。將4 路相關器的結果經過優先判選控制邏輯, 即可輸出同步性最好的時鐘。這里, 我們運用AMCC 公司生產的 S4405 芯片, 對68MHz 的時鐘進行了4 分 相, 成功地實現了同步時鐘的獲取, 這部分 電路目前已實際地應用在某通訊系統的接 入網中。 2. 2 高速數據采集系統中的應用 高速、高精度的模擬- 數字變換 (ADC) 一直是高速數據采集系統的關鍵部 分。高速的ADC 價格昂貴, 而且系統設計 難度很高。以前就有人考慮使用多個低速 圖5 分相技術應用于采集系統 ADC 和時鐘分相, 用以替代高速的ADC, 但由 于時鐘分相電路產生的相位不準確, 時鐘的 J itters 和Skew 比較大(如前述) , 容易產生較 大的孔徑晃動(Aperture J itters) , 無法達到很 好的時間分辨。 現在使用時鐘分相芯片, 我們可以把分相 技術應用在高速數據采集系統中: 以4 分相后 圖6 分相技術提高系統的數據采集率 的80MHz 采樣時鐘分別作為ADC 的 轉換時鐘, 對模擬信號進行采樣, 如圖5 所示。 在每一采集通道中, 輸入信號經過 緩沖、調理, 送入ADC 進行模數轉換, 采集到的數據寫入存儲器(M EM )。各個 采集通道采集的是同一信號, 不過采樣 點依次相差90°相位。通過存儲器中的數 據重組, 可以使系統時鐘為80MHz 的采 集系統達到320MHz 數據采集率(如圖6 所示)。 3 總結 靈活地運用時鐘分相技術, 可以有效地用低頻時鐘實現相當于高頻時鐘的時間性能, 并 避免了高速數字電路設計中一些問題, 降低了系統設計的難度。

    標簽: 時鐘 分相 技術應用

    上傳時間: 2013-12-17

    上傳用戶:xg262122

  • 高電壓降壓型轉換器驅動高功率LED

    凌力爾特公司提供了一個規模龐大且不斷成長的高電壓 DC/DC 轉換器繫列,這些器件是專為驅動高功率 LED 而設計的。

    標簽: LED 高電壓 降壓型轉換器 驅動高功率

    上傳時間: 2013-11-12

    上傳用戶:playboys0

  • 降壓-升壓型控制器簡化手持式產品的DCDC轉換器設計

    對於輸出電壓處於輸入電壓範圍之內 (這在鋰離子電池供電型應用中是一種很常見的情形) 的 DC/DC 轉換器設計,可供采用的傳統解決方案雖有不少,但迄今為止都不能令人非常滿意

    標簽: DCDC 降壓 升壓型 控制器

    上傳時間: 2013-11-19

    上傳用戶:urgdil

  • 四相升壓型轉換器提供348W功率而無需采用散熱器

    在汽車、工業和電信行業的設計師當中,使用高功率升壓型轉換器的現像正變得越來越普遍。當需要 300W 或更高的功率時,必須在功率器件中實現高效率 (低功率損耗),以免除增設龐大散熱器和采用強迫通風冷卻的需要

    標簽: 348W 升壓型轉換器 功率 散熱器

    上傳時間: 2014-12-01

    上傳用戶:lhc9102

  • ADM2582E完全集成式隔離數據收發器

    ADM2582E/ADM2587E是具備±15 kV ESD保護功能的完全集成式隔離數據收發器,適合用于多點傳輸線路上的高速通信應用。ADM2582E/ADM2587E包含一個集成式隔離DC-DC電源,不再需要外部DC/DC隔離模塊。 該器件針對均衡的傳輸線路而設計,符合ANSI TIA/EIA-485-A-98和ISO 8482:1987(E)標準。 它采用ADI公司的iCoupler®技術,在單個封裝內集成了一個三通道隔離器、一個三態差分線路驅動器、一個差分輸入接收器和一個isoPower DC/DC轉換器。該器件采用5V或3.3V單電源供電,從而實現了完全集成的信號和電源隔離RS-485解決方案。 ADM2582E/ADM2587E驅動器帶有一個高電平有效使能電路,并且還提供一個高電平接收機有效禁用電路,可使接收機輸出進入高阻抗狀態。 該器件具備限流和熱關斷特性,能夠防止輸出短路。 隔離的RS-485/RS-422收發器,可配置成半雙工或全雙工模式 isoPower™集成式隔離DC/DC轉換器 在RS-485輸入/輸出引腳上提供±15 kV ESD保護功能 符合ANSI/TIA/EIA-485-A-98和ISO 8482:1987(E)標準 ADM2587E數據速率: 500 kbps 5 V或3.3V電源供電 總線上擁有256個節點 開路和短路故障安全接收機輸入 高共模瞬態抑制能力: >25 kV/μs 熱關斷保護

    標簽: 2582E 2582 ADM 集成式

    上傳時間: 2013-10-27

    上傳用戶:名爵少年

  • 大功率逆變器試驗集成平臺(群凌能源)

      在電力電子技術的應用以及各種電源系統中,開關電源技術均處于核心地位,逆變器就是一種DC/AC的轉換器、它利用晶閘管電路,將電池組等直流電源轉化成輸出電壓和頻率穩定的交流電源。按照直流電源的性質來分類,逆變器可以分為電壓型逆變器和電流型逆變器;按照輸出端相數來分,逆變器可分為單相逆變器和三相逆變器,其中單相逆變器按結構可分為半橋型逆變器和全型逆變器。   隨著現代工業的快速發展,對電源容量的需求也越來越大。尤其在工廠商業用電系統、艦船集中供電系統、蓄電池后備供電系統以及電力系統等,大功率逆變器擁有著良好的應用前景。但是,在逆變器輸出電壓不變起的情況下,需要的輸出功率越大,逆變器流過的電流也就越大,這對功率器件的生產已經逆變器的控制都形成更大挑戰。

    標簽: 大功率逆變器 集成 能源

    上傳時間: 2013-11-19

    上傳用戶:wivai

  • 隔離式RS485 uModule收發器集成隔離電源

    加利福尼亞州米爾皮塔斯 (MILPITAS, CA) – 2009 年 8 月 31 日 – 凌力爾特公司 (Linear Technology Corporation) 推出隔離式 RS485 微型模塊 (uModule®) 收發器 LTM2881,該器件針對大的地至地差分電壓和共模瞬變提供了保護作用。在實際的 RS485系統中,各節點之間的地電位差異很大,常常超出可容許范圍,這有可能導致通信中斷或收發器受損。LTM2881 運用內部感應信號隔離來對邏輯電平接口和線路收發器實施隔離,以中斷接地環路,從而實現了大得多的共模電壓范圍和 >30kV/μs 的卓越共模抑制性能。一個低 EMI DC-DC 轉換器負責向收發器供電,并提供了一個用于給任何外部支持元件供電的 5V 隔離電源輸出。憑借 2,500VRMS 的電流隔離、板上輔助電源和一個完全符合標準的 RS485 發送器和接收器,LTM2881 不需要使用外部元件,從而確保了一款適合隔離串行數據通信的完整、小型μModule 解決方案。

    標簽: uModule 485 RS 隔離式

    上傳時間: 2013-10-25

    上傳用戶:ljj722

主站蜘蛛池模板: 新建县| 建始县| 凭祥市| 岗巴县| 浮山县| 桂平市| 托克逊县| 瑞丽市| 安义县| 拜城县| 岫岩| 三亚市| 越西县| 行唐县| 孟州市| 桃园县| 耒阳市| 丽水市| 南和县| 大足县| 淮阳县| 萨迦县| 谢通门县| 寿阳县| 格尔木市| 阿巴嘎旗| 舒兰市| 中方县| 进贤县| 兰州市| 奉新县| 松原市| 武陟县| 和顺县| 濮阳市| 册亨县| 北海市| 武清区| 宜川县| 渝中区| 临桂县|