亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

簡(jiǎn)單電路

  • 四路DVBC調(diào)制器的設(shè)計

    隨著數(shù)字時代的到來,信息化程度的不斷提高,人們相互之間的信息和數(shù)據(jù)交換日益增加。正交幅度調(diào)制器(QAM Modulator)作為一種高頻譜利用率的數(shù)字調(diào)制方式,在數(shù)字電視廣播、固定寬帶無線接入、衛(wèi)星通信、數(shù)字微波傳輸?shù)葘拵ㄐ蓬I(lǐng)域得到了廣泛應用。 近年來,集成電路和數(shù)字通信技術(shù)飛速發(fā)展,F(xiàn)PGA作為集成度高、使用方便、代碼可移植性等優(yōu)點的通用邏輯開發(fā)芯片,在電子設(shè)計行業(yè)深受歡迎,市場占有率不斷攀升。本文研究基于FPGA與AD9857實現(xiàn)四路QAM調(diào)制的全過程。FPGA實現(xiàn)信源處理、信道編碼輸出四路基帶I/Q信號,AD9857實現(xiàn)對四路I/Q信號的調(diào)制,輸出中頻信號。本文具體內(nèi)容總結(jié)如下: 1.介紹國內(nèi)數(shù)字電視發(fā)展狀況、國內(nèi)國際的數(shù)字電視標準,并詳細介紹國內(nèi)有線電視的系統(tǒng)組成及QAM調(diào)制器的發(fā)展過程。 2.研究了QAM調(diào)制原理,其中包括信源編碼、TS流標準格式轉(zhuǎn)換、信道編碼的原理及AD9857的工作原理等。并著重研究了信道編碼過程,包括能量擴散、RS編碼、數(shù)據(jù)交織、星座映射與差分編碼等。 3.深入研究了基于FPAG與AD9857電路設(shè)計,其中包括詳細研究了FPGA與AD9857的電路設(shè)計、在allegro下的PCB設(shè)計及光繪文件的制作,并做成成品。 4.簡單介紹了FPGA的開發(fā)流程。 5.深入研究了基于FPAG代碼開發(fā),其中主要包括I2C接口實現(xiàn),ASI到SPI的轉(zhuǎn)換,信道編碼中的TS流包處理、能量擴散、RS編碼、數(shù)據(jù)交織、星座映射與差分編碼的實現(xiàn)及AD9857的FPGA控制使其實現(xiàn)四路QAM的調(diào)制。 6.介紹代碼測試、電路測試及系統(tǒng)指標測試。 最終系統(tǒng)指標測試表明基于FPGA與AD9857的四路DVB-C調(diào)制器基本達到了國標的要求。

    標簽: DVBC 調(diào)制器

    上傳時間: 2013-07-05

    上傳用戶:leehom61

  • 基于FPGA的三相六路信號發(fā)生器設(shè)計

    針對當前市場上流行的高性能三相信號發(fā)生器價格昂貴,性價比低的問題。本課題開發(fā)了一種輸出精度較高,價格低廉的三相六路信號發(fā)生器。其中三路輸出為電壓信號,另外三路輸出為電流信號,從而模擬三相交流電,應用于儀器的校...

    標簽: FPGA 三相 信號發(fā)生器

    上傳時間: 2013-05-19

    上傳用戶:時代電子小智

  • 關(guān)于濾波電容_去耦電容_旁路電容作用

    關(guān)于濾波電容_去耦電容_旁路電容作用經(jīng)典講述!

    標簽: 濾波電容 去耦電容 旁路電容

    上傳時間: 2013-04-24

    上傳用戶:suxuan110425

  • 用于FPGA的N+0.5分頻代碼

    用于FPGA的N+0.5分頻代碼,可以用來進行非整數(shù)分頻!

    標簽: FPGA 0.5 分頻 代碼

    上傳時間: 2013-08-06

    上傳用戶:weixiao99

  • proteus寫的實驗程序例子1

    為優(yōu)秀的單片機仿真軟件proteus寫的實驗程序例子\r\n不但可以仿真mcu,外圍器件也可以仿真\r\n多路開關(guān)的實驗\r\n

    標簽: proteus 實驗 程序

    上傳時間: 2013-08-08

    上傳用戶:bpgfl

  • 針對Xilinx公司FPGA的硬件電路原理與具體實現(xiàn)方法

    文章介紹了系統(tǒng)的硬件電路原理與具體實現(xiàn)方法,其中主要包括載波恢\r\n復電路,PN 碼捕獲電路和跟蹤電路,并針對Xilinx 公司FPGA 的特點,對各電\r\n路的實現(xiàn)進行優(yōu)化設(shè)計,在不影響系統(tǒng)穩(wěn)定性和精度的前提下,減少硬件資源\r\n消耗,提高硬件利用率。設(shè)計利用Verilog 硬件描述語言完成,通過后仿真驗證\r\n電路正確性,并給出綜合結(jié)果。

    標簽: Xilinx FPGA 硬件 電路原理

    上傳時間: 2013-08-09

    上傳用戶:qiaoyue

  • 對硅微諧振式加速度計的數(shù)據(jù)采集電路開展研究工作

    項目的研究內(nèi)容是對硅微諧振式加速度計的數(shù)據(jù)采集電路開展研究工作。硅微諧振式加速度計敏感結(jié)構(gòu)輸出的是兩路差分的頻率信號,因此硅微諧振式加速度計數(shù)據(jù)采集電路完成的主要任務是測出兩路頻率信號的差值。測量要求是:實現(xiàn)10ms內(nèi)對中心諧振頻率為20kHz、標度因數(shù)為100Hz/g、量程為±50g、分辨率為1mg的硅微諧振式加速度計輸出的頻率信號的測量,等效測量誤差為±1mg。電路的控制核心為單片機,具有串行接口以便將測量結(jié)果傳送給PC機從而分析、保存測量結(jié)果。\\r\\n按研究內(nèi)容設(shè)計了軟硬件。軟件采用多周期同步法

    標簽: 硅微 加速度計 數(shù)據(jù)采集電路 諧振式

    上傳時間: 2013-08-11

    上傳用戶:csgcd001

  • 采用FPGA通過BT_656接口實現(xiàn)傳輸4路視頻流的方法

    采用FPGA通過BT_656接口實現(xiàn)傳輸4路視頻流的方法

    標簽: FPGA 656 BT 接口

    上傳時間: 2013-08-12

    上傳用戶:壞壞的華仔

  • 采用Altera公司的FPGA芯片,在MAX+plus II軟件平臺上實現(xiàn)多路HDLC電路

    采用Altera公司的FPGA芯片,在MAX+plus II軟件平臺上實現(xiàn)多路HDLC電路

    標簽: Altera FPGA HDLC plus

    上傳時間: 2013-08-16

    上傳用戶:ommshaggar

  • 一個關(guān)于4路CAN卡的硬件程序,用VHDL編寫

    一個關(guān)于4CAN卡的硬件程序,用VHDL編寫.就是4路CAN總線

    標簽: VHDL CAN 硬件 程序

    上傳時間: 2013-08-20

    上傳用戶:jiiszha

主站蜘蛛池模板: 绥江县| 崇信县| 金寨县| 晋州市| 临海市| 西贡区| 温泉县| 长葛市| 长阳| 鹤岗市| 光泽县| 沛县| 富裕县| 峨眉山市| 年辖:市辖区| 肥城市| 松溪县| 策勒县| 潜山县| 利辛县| 封开县| 高雄市| 北碚区| 砚山县| 黄大仙区| 泰安市| 乐昌市| 儋州市| 海兴县| 乌兰察布市| 抚州市| 东城区| 鹤壁市| 财经| 东乡| 汕头市| 南开区| 鄯善县| 宁南县| 凤台县| 平定县|