亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

等精度

  • ADE7755高精度電能計(jì)量電路

    ADE7755高精度電能計(jì)量電路:ADE7755是一種高精度電能測量集成電路,主要用于單相電表系統(tǒng)。

    標(biāo)簽: 7755 ADE 高精度 電能計(jì)量

    上傳時間: 2013-06-20

    上傳用戶:yoleeson

  • 開關(guān)型單兩節(jié)鋰離子鋰聚合物充電管理芯片

    HT6298A 為開關(guān)型單節(jié)或兩節(jié)鋰離子/鋰聚合物電池充電管理芯片,非常適合于便攜式設(shè)備的充電管理應(yīng)用。HT6298A 集內(nèi)置功率MOSFET、高精度電壓和電流調(diào)節(jié)器、預(yù)充、充電狀態(tài)指示和充電截止等功

    標(biāo)簽: 開關(guān) 充電管理芯片 鋰離子 鋰聚合物

    上傳時間: 2013-06-22

    上傳用戶:417313137

  • 霍爾傳感器A44E 在車輪測速中的應(yīng)用研究

    摘 要: 在汽車行駛及機(jī)車控制系統(tǒng)中對測速裝置的要求是分辨能力強(qiáng)、高精度、盡可能短的檢測時間以及抗干擾能 力強(qiáng)等。該文介紹了一種應(yīng)用霍爾傳感器A44E 獲得穩(wěn)定的脈沖信號,從而實(shí)現(xiàn)對車速進(jìn)行智能測量的方案。測試 結(jié)果表明,運(yùn)用該方案實(shí)現(xiàn)的系統(tǒng)能很好的達(dá)到對車輪測速的要求。 關(guān)鍵詞: 霍爾傳感器;速度測量;脈沖檢測 中圖分類號: E911   文獻(xiàn)標(biāo)識碼: A

    標(biāo)簽: A44E 霍爾傳感器 測速 中的應(yīng)用

    上傳時間: 2013-07-11

    上傳用戶:青春123

  • FPGA在電機(jī)控制器中的應(yīng)用研究

    隨著國民經(jīng)濟(jì)的飛速發(fā)展,傳統(tǒng)的電機(jī)已無法滿足當(dāng)前工程的要求,其作用也由過去簡單的起??刂?、提供動力上升到要求對其速度、位置、轉(zhuǎn)矩等進(jìn)行精確的控制,并能實(shí)現(xiàn)快速加速、減速、反轉(zhuǎn)以及準(zhǔn)確停止等,使被驅(qū)動的機(jī)械運(yùn)動符合于集的要求。在集成電路、現(xiàn)代電子技術(shù)及控制理論飛速發(fā)展的今天,電機(jī)控制技術(shù)也得到了飛快的發(fā)展,電機(jī)控制器也由模擬分立元件構(gòu)成的電路向數(shù)模混合、全數(shù)字方向發(fā)展。本論文主要研究了FPGA芯片在電機(jī)控制器中的應(yīng)用。 論文首先對無刷直流電機(jī)系統(tǒng)進(jìn)行了綜合性論述。對系統(tǒng)的組成、及系統(tǒng)中主要部分:如位置傳感器、逆變器和功率器件、供電直流電源進(jìn)行了較詳細(xì)的說明;并且提出了與本研究相關(guān)的控制機(jī)理和實(shí)施方案。 其次,論文對FPGA芯片的特點(diǎn)及配置電路、以及以FPGA-FLEX10K10為核心的控制器電路的組成進(jìn)行了較詳細(xì)的論述;同時對超高速集成電路硬件描述語言(VHDL)的特點(diǎn)和應(yīng)用進(jìn)行了研究;并提出了應(yīng)用FPGA芯片對電機(jī)速度進(jìn)行控制的系統(tǒng)構(gòu)成及工作原理。 論文還對FPGA芯片與DSP芯片共同完成電機(jī)控制的方案進(jìn)行了論述,利用ALTERA公司的FPGA芯片完成了電機(jī)控制器的設(shè)計(jì)、制造和調(diào)試,并在此基礎(chǔ)上分析研究了利用此控制器對無刷直流電機(jī)進(jìn)行調(diào)速控制的方法;兩種控制器共同工作,組合方便、功能強(qiáng)大,適合在高精度、高效、寬變速控制的應(yīng)用場合下,可對電機(jī)實(shí)現(xiàn)精度更高、策略更復(fù)雜的控制。 論文最后還對在具體產(chǎn)品中的應(yīng)用效果及行了簡單分析。

    標(biāo)簽: FPGA 電機(jī)控制器 中的應(yīng)用

    上傳時間: 2013-08-04

    上傳用戶:小鵬

  • 基于FPGA的快速傅立葉變換實(shí)現(xiàn)

      快速傅立葉變換(FFT)是數(shù)字信號處理中的重要內(nèi)容之一,是很多信號處理過程中的核心算法。本文先總結(jié)了快速傅立葉變換的一些常用算法,并綜合種種因素,采用了基2按頻率抽取算法作為實(shí)現(xiàn)算法,然后將以現(xiàn)場可編程門陣列(FPGA)和以DSP處理器這兩種實(shí)現(xiàn)數(shù)字信號處理的方式進(jìn)行了比較,指出了各自的優(yōu)點(diǎn)和不足之處。最后以FPGA芯片XCS200為硬件平臺,以ISE6為軟件平臺,利用VHDL語言描述的方式實(shí)現(xiàn)了512點(diǎn)16Bit復(fù)數(shù)的快速傅立葉變換系統(tǒng),并進(jìn)行了仿真、綜合等工作。仿真結(jié)果表明其計(jì)算結(jié)果達(dá)到了一定的精度,運(yùn)行速度可以滿足一般實(shí)時信號處理的要求。

    標(biāo)簽: FPGA 傅立葉 變換實(shí)現(xiàn)

    上傳時間: 2013-06-08

    上傳用戶:cylnpy

  • 基于運(yùn)動補(bǔ)償?shù)娜ジ粜邢到y(tǒng)的研究與FPGA設(shè)計(jì)

    本文采用基于運(yùn)動補(bǔ)償?shù)乃惴?對去隔行系統(tǒng)及其FPGA設(shè)計(jì)作了深入的研究.該系統(tǒng)包括三個關(guān)鍵模塊運(yùn)動估計(jì)模塊是去隔行系統(tǒng)的設(shè)計(jì)重點(diǎn),設(shè)計(jì)為雙向運(yùn)動估計(jì),采用菱形快速搜索算法,主要分為計(jì)算和控制兩大部分.計(jì)算部分為SAD計(jì)算模塊,采用累加樹和流水線技術(shù);控制部分根據(jù)菱形搜索算法的第三步搜索的特點(diǎn),對比較模塊、SAD暫存器等模塊做了具體的設(shè)計(jì).對于運(yùn)動補(bǔ)償模塊采用雙向補(bǔ)償?shù)乃惴?補(bǔ)償精度為半像素.根據(jù)半像素點(diǎn)的位置將運(yùn)動補(bǔ)償計(jì)算分為四個狀態(tài),并通過對四個狀態(tài)計(jì)算特點(diǎn)的分析設(shè)計(jì)了加法器的結(jié)構(gòu)復(fù)用.同時基于視頻數(shù)據(jù)處理的需要,設(shè)計(jì)了四個具有雙體存儲結(jié)構(gòu)的內(nèi)部緩存器,由FPGA內(nèi)部的嵌入式陣列塊實(shí)現(xiàn).根據(jù)運(yùn)動估計(jì)模塊和運(yùn)動補(bǔ)償模塊的計(jì)算特點(diǎn),分別對緩存器的結(jié)構(gòu)、讀寫時序和列序號控制進(jìn)行設(shè)計(jì),有效提高了數(shù)據(jù)的存取效率.本文對于這三個去隔行系統(tǒng)的關(guān)鍵模塊都給出了RTL級設(shè)計(jì)和模塊的功能仿真,并在最后一章中給出了去隔行系統(tǒng)的FPGA設(shè)計(jì).

    標(biāo)簽: FPGA 補(bǔ)償 去隔行

    上傳時間: 2013-06-11

    上傳用戶:han_zh

  • 基于DSP與FPGA的智能絞車系統(tǒng)研究

    在測井過程中,由于測井深度直接影響到其它測井信息的準(zhǔn)確性,所以精確的測井深度變得越來越重要。本文針對現(xiàn)有絞車系統(tǒng)的不足(CPU為單片機(jī)決定其精度不高、缺少完善的深度校正系統(tǒng)等),首次將DSP與FPGA應(yīng)用到測井絞車系統(tǒng)中,充分利用FPGA硬件資源豐富、速度快及DSP軟件設(shè)計(jì)靈活的特點(diǎn),使系統(tǒng)硬件、軟件結(jié)構(gòu)更加合理,功能得到增強(qiáng),性價比進(jìn)一步提高,從而優(yōu)化了整個系統(tǒng),為今后絞車設(shè)計(jì)提供了新的方法和途徑。 本文相對其它絞車系統(tǒng)的設(shè)計(jì),主要特點(diǎn)有:設(shè)計(jì)了比較完善的深度校正模塊(深度脈沖校正、根據(jù)磁記號與磁定位信號的校正、由張力等原因引起的電纜形變的校正)。將打標(biāo)和測量一體化。設(shè)計(jì)了方便的通信接口(校正后的深度脈沖及DSP通過RS232與主測井儀的通信)。使用DSP作為CPU并且配合FPGA作預(yù)處理從而提高了測量深度的準(zhǔn)確性。電路采用了可編程邏輯器件,提高了電路工作的可靠性,減小了電路板面積。另外,本文在研究電纜絞車系統(tǒng)的同時,對測井的地面信號處理也進(jìn)行了初步的研究,主要是對趨膚效應(yīng)的校正做了初步的研究。 本文所完成的是一個完整的測量與打標(biāo)系統(tǒng),通過室內(nèi)與現(xiàn)場實(shí)驗(yàn),得出該系統(tǒng)具有高精度、高智能化等優(yōu)點(diǎn)。最后,本文對該系統(tǒng)的發(fā)展方向作了展望。

    標(biāo)簽: FPGA DSP 絞車 系統(tǒng)研究

    上傳時間: 2013-07-08

    上傳用戶:星仔

  • FPGA在相位激光測距信號處理技術(shù)中的應(yīng)用

    本文簡單介紹了脈沖式激光測距原理、相位式激光測距的原理及相位測量技術(shù)。根據(jù)課題的要求,給出了電路系統(tǒng)設(shè)計(jì)方案,選擇了合適測相系統(tǒng)電路參數(shù),分析了調(diào)制波的噪聲對系統(tǒng)的影響,計(jì)算出能滿足系統(tǒng)精度要求的最低信噪比,對偶然誤差、信號變化幅度大小、零點(diǎn)漂移和電路的相位延遲等原因引起的測量誤差,提出了具體的解決措施,這些措施提高了數(shù)字檢相電路的測相精度和穩(wěn)定性?! 「鶕?jù)電路系統(tǒng)設(shè)計(jì)方案,著重對混頻電路、整形電路和自動數(shù)字檢相電路進(jìn)行了較為深入的分析與討論,其中自動數(shù)字檢相電路采用大規(guī)??删幊踢壿嬈骷﨔PGA實(shí)現(xiàn)?! ∥闹惺鰯⒘死肍PGA實(shí)現(xiàn)自動數(shù)字檢相的原理及方法步驟,分析了FPGA實(shí)現(xiàn)鑒相功能的可靠性。根據(jù)設(shè)計(jì)要求,選擇合適的FPGA邏輯器件和配置器件,使用QuartusⅡ軟件開發(fā)可編程邏輯器件及VHDL編程,給出了用QuartusⅡ軟件進(jìn)行數(shù)字檢相測量的系統(tǒng)仿真結(jié)果和混頻電路、比較電路、數(shù)字檢相電路的實(shí)驗(yàn)結(jié)果,對在沒有零角度位置標(biāo)志信號和沒有允許計(jì)數(shù)標(biāo)志信號條件下的實(shí)驗(yàn)結(jié)果的精度進(jìn)行了分析。根據(jù)誤差結(jié)果分析,提出了下一步研究改進(jìn)的措施和思路?! ?/p>

    標(biāo)簽: FPGA 相位 激光測距 信號處理技術(shù)

    上傳時間: 2013-04-24

    上傳用戶:yare

  • 圖像縮放算法的研究及其在FPGA上的實(shí)現(xiàn)

    作者研究了當(dāng)前流行的縮放算法,對圖像紋理相關(guān)性大小和邊緣方向的判斷上提出了一種新的方法,并在此基礎(chǔ)上發(fā)展了一套適用于數(shù)字視頻芯片的圖像縮放算法。仿真結(jié)果表明此算法由優(yōu)于目前流行的圖像縮放算法。 介紹了FPGA的開發(fā)工作大致可以分為設(shè)計(jì)和驗(yàn)證兩大部分,在具體開發(fā)流程上可以根據(jù)要求靈活控制。縮放芯片的開發(fā)可以分為:芯片結(jié)構(gòu)設(shè)計(jì)、時鐘系統(tǒng)設(shè)計(jì)、存儲器讀寫控制、IP核復(fù)用設(shè)計(jì)、計(jì)算精度控制等方面的電路設(shè)計(jì)。在設(shè)計(jì)完成各級子模塊以后拼接各子模快完成整個縮放模塊的設(shè)計(jì)。通過測試發(fā)現(xiàn)設(shè)計(jì)中存在的缺陷,修改再測試,最終完成整個模塊的設(shè)計(jì)。  

    標(biāo)簽: FPGA 圖像 法的研究

    上傳時間: 2013-05-31

    上傳用戶:tdyoung

  • 基于FPGA的逆變器控制芯片研究

    逆變控制器的發(fā)展經(jīng)歷從分立元件的模擬電路到以專用微處理芯片(DSP/MCU)為核心的電路系統(tǒng),并從數(shù)?;旌想娐愤^渡到純數(shù)字控制的歷程。但是,通用微處理芯片是為一般目的而設(shè)計(jì),存在一定局限。為此,近幾年來逆變器專用控制芯片(ASIC)實(shí)現(xiàn)技術(shù)的研究越來越受到關(guān)注,已成為逆變控制器發(fā)展的新方向之一。本文利用一個成熟的單相電壓型PWM逆變器控制模型,圍繞逆變器專用控制芯片ASIC的實(shí)現(xiàn)技術(shù),依次對專用芯片的系統(tǒng)功能劃分,硬件算法,全系統(tǒng)的硬件設(shè)計(jì)及優(yōu)化,流水線操作和并行化,芯片運(yùn)行穩(wěn)定性等問題進(jìn)行了初步研究。首先引述了單相電壓型PWM逆變器連續(xù)時間和離散時間的數(shù)學(xué)模型,以及基于極點(diǎn)配置的單相電壓型PWM逆變器電流內(nèi)環(huán)電壓外環(huán)雙閉環(huán)控制系統(tǒng)的設(shè)計(jì)過程,同時給出了仿真結(jié)果,仿真表明此系統(tǒng)具有很好的動、靜態(tài)性能,并且具有自動限流功能,提高了系統(tǒng)的可靠性。緊接著分析了FPGA器件的特征和結(jié)構(gòu)。在給出本芯片應(yīng)用目標(biāo)的基礎(chǔ)上,制定了FPGA目標(biāo)器件的選擇原則和芯片的技術(shù)規(guī)格,完成了器件選型及相關(guān)的開發(fā)環(huán)境和工具的選取。然后系統(tǒng)闡述了復(fù)雜FPGA設(shè)計(jì)的設(shè)計(jì)方法學(xué),詳細(xì)介紹了基于FPGA的ASIC設(shè)計(jì)流程,概要介紹了僅使用QuartusII的開發(fā)流程,以及Modelsim、SynplifyPro、QuartusII結(jié)合使用的開發(fā)流程。在此基礎(chǔ)上,進(jìn)行了芯片系統(tǒng)功能劃分,針對:DDS標(biāo)準(zhǔn)正弦波發(fā)生器,電壓電流雙環(huán)控制算法單元,硬件PI算法單元,SPWM產(chǎn)生器,三角波發(fā)生器,死區(qū)控制器,數(shù)據(jù)流/控制流模塊等逆變器控制硬件算法/控制單元,研究了它們的硬件算法,完成了模塊化設(shè)計(jì)。分析了全數(shù)字鎖相環(huán)的結(jié)構(gòu)和模型,以此為基礎(chǔ),設(shè)計(jì)了一種應(yīng)用于逆變器的,用比例積分方法替代傳統(tǒng)鎖相系統(tǒng)中的環(huán)路濾波,用相位累加器實(shí)現(xiàn)數(shù)控振蕩器(DCO)功能的高精度二階全數(shù)字鎖相環(huán)(DPLL)。分析了“流水線操作”等設(shè)計(jì)優(yōu)化問題,并針對逆變器控制系統(tǒng)中,控制系統(tǒng)算法呈多層結(jié)構(gòu),且層與層之間還有數(shù)據(jù)流聯(lián)系,其執(zhí)行順序和數(shù)據(jù)流的走向較為復(fù)雜,不利于直接采用流水線技術(shù)進(jìn)行設(shè)計(jì)的特點(diǎn),提出一種全新的“分層多級流水線”設(shè)計(jì)技術(shù),有效地解決了復(fù)雜控制系統(tǒng)的流水線優(yōu)化設(shè)計(jì)問題。本文最后對芯片運(yùn)行穩(wěn)定性等問題進(jìn)行了初步研究。指出了設(shè)計(jì)中的“競爭冒險”和飽受困擾之苦的“亞穩(wěn)態(tài)”問題,分析了產(chǎn)生機(jī)理,并給出了常用的解決措施。

    標(biāo)簽: FPGA 逆變器 控制芯片

    上傳時間: 2013-05-28

    上傳用戶:ice_qi

主站蜘蛛池模板: 财经| 闽清县| 吴忠市| 高碑店市| 诏安县| 开鲁县| 沽源县| 平舆县| 涿鹿县| 沐川县| 富顺县| 吴桥县| 宿迁市| 上林县| 清涧县| 松潘县| 恩施市| 镇赉县| 舒兰市| 彭阳县| 汾阳市| 巴里| 浑源县| 连南| 宁津县| 望都县| 光泽县| 夏邑县| 威远县| 成武县| 阿巴嘎旗| 鹤壁市| 瑞金市| 繁峙县| 黄骅市| 霍邱县| 江城| 襄汾县| 漠河县| 富平县| 黎川县|