勵磁控制系統是同步發電機的重要組成部分,它的特性好壞直接影響電機及電力系統運行的可靠性和穩定性。 基于此,利用仿真的方式對勵磁控制系統進行了研究并給出了相關結論,同時提出了一些新的控制算法,并建立了一個勵磁控制系統仿真平臺。 首先,從同步電機和勵磁系統的模型入手,根據研究需要修改了同步電機的仿真模型,詳細地介紹了檢測單元、控制單元和勵磁系統主回路模型,在總結普通PID調節方式不足的基礎上提出了一種性能優越的非線性PID控制方式。 其次,分別在有刷和無刷勵磁系統下,對普通PID、非線性PID和模糊自適應PID三種控制方式在階躍響應和突變負載的情況下進行仿真,對輸出的機端電壓進行分析并得出相關結論。 除了對通用的勵磁控制算法進行仿真分析外,提出了一種基于同步電機本身的勵磁控制算法,這種控制方式是對勵磁電流進行閉環控制,并輔以非線性的PID控制進行進行精度調節。針對這種方式,提出了兩種實現方案。同樣在有刷和無刷勵磁系統下進行階躍響應和突變負載的仿真分析研究。仿真測試表明,這種控制算法在控制的快速性和穩定性方面優于通用的控制方式。 最后,鑒于勵磁控制系統仿真的重復性及操作的繁瑣性,建立了一種基于MATLAB GUI的勵磁控制仿真平臺,借助此平臺對SIMULINK模型操作,可以方便地實現對參數的設置與修改、模型的查看和修正、仿真的顯示及相關的輔助操作等等,可以極大地簡化仿真的操作過程,提高仿真的效率。另外,此平臺的實現也為其它系統類型仿真界面的建立提供了重要的參考。
上傳時間: 2013-04-24
上傳用戶:lwt123
作為世界上發展最快的可再生能源,風能受到了世界各國的關注。隨著風機數量的增加,研究電網故障時風力發電機的動態響應特性越來越重要。 本文以“3.2MW永磁風力發電機系統分析”為工程背景,旨在研究3.2MW永磁風力發電機及其系統在各種正常和非正常工況下的動態性能,分析變流系統和控制方法對電機性能的影響,為電機的優化設計提供參考。 首先,在對永磁風力發電機的基本理論進行論述的基礎上,分析了變轉速變槳距控制策略,并基于Matlab/Simulink建立了風力發電機模型,通過仿真分析了最大功率跟蹤和變槳距控制下發電機的性能。 其次,研究了雙PWM變流系統電機側變流器和網側變流器的控制方法,并基于Matlab/Simulink搭建了基于轉速外環、電流內環雙PI調節器的電機側控制器模型及基于電網電壓定向的電壓外環、電流內環控制的網側控制器模型。 最后,基于Matlab/Simulink對電網短路及電網電壓跌落下不同控制方法下的永磁風力發電機系統的動態性能進行仿真;并對永磁風力發電機機端短路下的運行性能進行仿真,結果表明:網側變流器的電流變化以及直流母線的電壓波動對永磁風力發電機系統的動態性能影響較大,通過控制網側變流器電流、直流母線電壓的穩定,可以有效提高永磁風力發電機系統的動態性能;給定的電機設計參數符合短路電流倍數要求;永磁風力發電機通過變流裝置并網可大大減小故障對發電機的沖擊。
上傳時間: 2013-04-24
上傳用戶:nanjixehun
有源電力濾波器(Active Power Filter,簡稱 APF)是近年來治理電力系統諧波污染的非常有效的裝置。眾所周知,電力電子裝置和非線性負載的廣泛使用,使諧波電流和無功電流大量注入電網,嚴重威脅電網和電氣設備的安全運行與正常使用,并且產生大量的能源浪費。隨著我國“十一五”規劃中關于建設節約型社會的戰略方針的提出,應用APF進行諧波和無功治理的研究工作將會有很廣闊的應用前景。 本文闡述了有源電力濾波器的基本原理,介紹了當前主要的幾種APF的分類以及電路拓撲結構,分別對三相三線和三相四線制APF的結構進行分析,建立了兩種數學模型,指出三相三線制APF在實際供電系統中應用的局限性。本文介紹了三種當前廣泛采用的電流控制方法和一種比較先進的空間矢量控制方法。對于APF系統的核心--諧波檢測,本文介紹了三種諧波檢測理論,著重對本文設計的APF所采用的瞬時無功功率理論進行詳細的理論分析,在MATLAB軟件中建立一個三相四線制基于瞬時無功功率理論的APF系統仿真模型,驗證瞬時無功功率理論的可行性。 在進行大量理論分析和驗證的基礎上,設計一臺采用單片機和DSP雙CPU的有源電力濾波器。硬件上設計單片機的時鐘電路、仿真器接口電路;設計DSP的時鐘電路,外接存儲器擴展電路;設計APF系統的電壓周期檢測電路,電流絕對值轉換電路等等。軟件上編寫單片機的主程序和中斷程序、DSP的主程序和啟動搬運程序,調試并給電進行實際測試和實驗分析。
上傳時間: 2013-04-24
上傳用戶:zuozuo1215
應用于煤礦、石化等易燃易爆環境的電子設備必須滿足防爆的要求,本質安全型是最佳的防爆形式。本質安全型開關電源具有重量輕、體積小、制造工藝簡單、成本低、安全性能高等優點,因而具有廣闊的發展前景。單端反激變換器是開關變換器的一種基本的拓撲結構,在實際中應用比較廣泛,因此對單端反激變換器進行本質安全特性分析是本質安全開關電源設計的重要基礎。本質安全型開關變換器的設計,主要是對變換器中的儲能元件進行設計,即變換器中的電感和輸出濾波電容進行設計。 本文對變換器的靜態特性進行了深入分析,指出反激變換器存在三種工作模式:CISM-CCM、IISM-CCM和DCM:得出了變換器工作在整個動態范圍內的最大輸出紋波電壓、最大電感電流和最大輸出短路釋放能量。對單端反激變換器的本質安全特性進行了分析,得出輸出本質安全型單端反激變換器的非爆炸判斷方法,并通過安全火花試驗裝置對變換器進行爆炸性試驗,驗證了輸出本安判據的正確性。得出輸出本質安全型單端反激變換器的設計方法,以同時滿足輸出紋波電壓和輸出本安要求作為約束條件,得到了本質安全型單端反激變換器電感、電容參數的設計范圍。給出了具體實例,并進行仿真和試驗研究,仿真和實驗結果驗證了理論分析的正確性和設計方法的可行性。
上傳時間: 2013-06-25
上傳用戶:水中浮云
現場可編程門陣列(FPGA,Field Programmable Gate Array)是可編程邏輯器件的一種,它的出現是隨著微電子技術的發展,設計與制造集成電路的任務已不完全由半導體廠商來獨立承擔。系統設計師們更愿意自己設計專用集成電路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的設計周期盡可能短,最好是在實驗室里就能設計出合適的ASIC芯片,并且立即投入實際應用之中。現在,FPGA已廣泛地運用于通信領域、消費類電子和車用電子。 本文中涉及的I/O端口模塊是FPGA中最主要的幾個大模塊之一,它的主要作用是提供封裝引腳到CLB之間的接口,將外部信號引入FPGA內部進行邏輯功能的實現并把結果輸出給外部電路,并且根據需要可以進行配置來支持多種不同的接口標準。FPGA允許使用者通過不同編程來配置實現各種邏輯功能,在IO端口中它可以通過選擇配置方式來兼容不同信號標準的I/O緩沖器電路。總體而言,可選的I/O資源的特性包括:IO標準的選擇、輸出驅動能力的編程控制、擺率選擇、輸入延遲和維持時間控制等。 本文是關于FPGA中多標準兼容可編程輸入輸出電路(Input/Output Block)的設計和實現,該課題是成都華微電子系統有限公司FPGA大項目中的一子項,目的為在更新的工藝水平上設計出能夠兼容單端標準的I/O電路模塊;同時針對以前設計的I/O模塊不支持雙端標準的缺點,要求新的電路模塊中擴展出雙端標準的部分。文中以低壓雙端差分標準(LVDS)為代表構建雙端標準收發轉換電路,與單端標準比較,LVDS具有很多優點: (1)LVDS傳輸的信號擺幅小,從而功耗低,一般差分線上電流不超過4mA,負載阻抗為100Ω。這一特征使它適合做并行數據傳輸。 (2)LVDS信號擺幅小,從而使得該結構可以在2.5V的低電壓下工作。 (3)LVDS輸入單端信號電壓可以從0V到2.4V變化,單端信號擺幅為400mV,這樣允許輸入共模電壓從0.2V到2.2V范圍內變化,也就是說LVDS允許收發兩端地電勢有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工藝,輔助Xilinx公司FPGA開發軟件ISE,設計完成了可以用于Virtex系列各低端型號FPGA的IOB結構,它有靈活的可配置性和出色的適應能力,能支持大量的I/O標準,其中包括單端標準,也包括雙端標準如LVDS等。它具有適應性的優點、可選的特性和考慮到被文件描述的硬件結構特征,這些特點可以改進和簡化系統級的設計,為最終的產品設計和生產打下基礎。設計中對包括20種IO標準在內的各電器參數按照用戶手冊描述進行仿真驗證,性能參數已達到預期標準。
上傳時間: 2013-05-15
上傳用戶:shawvi
自20世紀80年代以來,正交頻分復用技術不但在廣播式數字音頻和視頻領域得到廣泛的應用,而且已經成為無線局域網標準(例如IEEE802.11a和HiperLAN/2等)的一部分。OFDM由于其頻譜利用率高,成本低等原因越來越受到人們的關注。隨著人們對通信數據化、寬帶化、個人化和移動化需求的增強,OFDM技術在綜合無線接入領域將會獲得越來越廣泛的應用。人們開始集中越來越多的精力開發OFDM技術在移動通信領域的應用,本文也是基于無線通信平臺上的OFDM技術的運用。 本文的所有內容都是建立在空地數據無線通信系統下行鏈路FPGA實現基礎上的。本文作者的主要工作集中在鏈路接收端的FPGA實現和調試上。主要包括幀同步(時間同步)算法的研究與設計、OFDM頻率同步算法的研究與設計以及同步模塊、OFDM解調模塊、QAM解調模塊的FPGA實現。最終實現高速數字圖像傳輸系統下行鏈路在無線環境中連通。 對于無線移動通信系統而言,多普勒頻移、收發設備的本地載頻偏差均可能破壞OFDM系統子載波之間的正交性,從而導致ICI,影響系統性能。另外,由于OFDM系統大多采用IFFT/FFT實現調制解調,因此在接收方確定FFT的起點對數據的正確解調也至關重要。同步技術即是針對系統中存在的定時偏差、頻率偏差進行定時、頻偏的估計與補償,來減少各種同步偏差對系統性能的影響。在OFDM實現的關鍵技術中,同步技術是十分重要的一部分。本文花費了三個章節闡述了同步技術的原理、算法和實現方法。 目前OFDM系統的載波同步方案,可以歸納為三大類:輔助數據類,盲估計類和基于循環前綴的半盲估計類。本文首先分析了各種載波同步方案的優缺點,并舉例說明了各個載波同步方式的實現方法。然后具體闡述了本文在FPGA平臺上實現的OFDM接收端同步的同步方式,包括其具體算法和FPGA實現結構。本文所采用的幀同步和頻率同步方案都是采用輔助數據類的,在闡述其具體算法的同時對算法在不同參數和不同形式下的性能做出了仿真對比分析。 OFDM的解調采用FFT算法,在FPGA上的實現是十分方便的。本文主要闡述其實現結構,重點放在提取有效數據部分有效數據位置的推導過程。最后介紹了本文實現QAM軟解調的解調方法。 本文闡述算法采用先提出原理,然后給出具體公式,再根據公式中的系數和變量分析算法性能的方式。在闡述實現方式時首先給出實現框圖,然后對框圖中比較重要或者復雜的部分進行詳細闡述。在介紹完每個模塊實現方式之后給出了仿真或者上板結果,最后再給出整體測試結果。
上傳時間: 2013-06-26
上傳用戶:希醬大魔王
圖像采集系統是數字圖像信號處理過程中不可缺少的重要部分,它將前端相機所捕獲的模擬信號轉化為數字信號,或者直接從數字相機中獲取數字信號,然后通過高速的計算機總線傳回計算機,憑借計算機的強大的運算、數據存儲與處理等操作能力,可以方便快捷地對信號進行分析處理,具有人機友好、功能靈活、可移植性強等優點。隨著對數據傳送速度要求的提高,PCI總線以其高的數據傳輸率,即插即用,低功耗等眾多優點,得到廣泛的應用。本文針對PCI總線接口電路使用的廣泛性,介紹了PLX公司橋接芯片PCI9054主模式的工作原理和中斷機制,采用可編程邏輯器件FPGA實現與PCI9054的本地接口的信號轉換,給出了邏輯實現方案和仿真圖。本文針對FPGA中各功能模塊的邏輯設計進行了詳細分析,并對每個模塊都給出了精確的仿真結果。同時,文中還在其它章節詳細介紹了系統的硬件電路設計、并行接口設計、PCI接口設計、PC端控制軟件設計以及用于調試過程中的SignalTapⅡ嵌入式邏輯分析儀的使用方法,并且也對系統的仿真結果和測試結果給出了分析及討論。最后還附上了系統的PCB版圖、FPGA邏輯設計圖、實物圖及注釋詳細的相關源程序清單。在文章的軟件設計部分介紹了WinDriver驅動開發工具,利用WinDriver工具,在WindowsXP系統下實現設備的驅動程序開發,完成主模式數據傳輸和設備中斷的功能。
上傳時間: 2013-06-09
上傳用戶:
可配置端口電路是FPGA芯片與外圍電路連接關鍵的樞紐,它有諸多功能:芯片與芯片在數據上的傳遞(包括對輸入信號的采集和輸出信號輸出),電壓之間的轉換,對外圍芯片的驅動,完成對芯片的測試功能以及對芯片電路保護等。 本文采用了自頂向下和自下向上的設計方法,依據可配置端口電路能實現的功能和工作原理,運用Cadence的設計軟件,結合華潤上華0.5μm的工藝庫,設計了一款性能、時序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個方面的內容: 1.基于端口電路信號寄存器的采集和輸出方式,本論文設計的端口電路可以通過配置將它設置成單沿或者雙沿的觸發方式[7],并完成了Verilog XL和Hspiee的功能和時序仿真,且建立時間小于5ns和保持時間在0ns左右。和xilinx4006e[8]相比較滿足設計的要求。 2.基于TAP Controller的工作原理及它對16種狀態機轉換的控制,對16種狀態機的轉換完成了行為級描述和實現了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對觸發器級聯的構架這一特點,設計了一款邊界掃描電路,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。達到對芯片電路測試設計的要求。 4.對于端口電路來講,有時需要將從CLB中的輸出數據實現異或、同或、與以及或的功能,為此本文采用二次函數輸出的電路結構來實現以上的功能,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。滿足設計要求。 5.對于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據設置不同的上、下MOS管尺寸來調整電路的中點電壓,將端口電路設計成3.3V和5V兼容的電路,通過仿真性能上已完全達到這一要求。此外,在輸入端口處加上擴散電阻R和電容C組成噪聲濾波電路,這個電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時不影響電路正常工作的范圍內,具有三態控制和驅動大負載的功能。通過對管子尺寸的大小設置和驅動大小的仿真表明:在實現TTL高電平輸出時,最大的驅動電流達到170mA,而對應的xilinx4006e的TTL高電平最大驅動電流為140mA[8];同樣,在實現CMOS高電平最大驅動電流達到200mA,而xilinx4006e的CMOS驅動電流達到170[8]mA。 7.與xilinx4006e端口電路相比,在延時和面積以及功耗略大的情況下,本論文研究設計的端口電路增加了雙沿觸發、將輸出數據實現二次函數的輸出方式、通過添加譯碼器將配置端口的數目減少的新的功能,且驅動能力更加強大。
上傳時間: 2013-07-20
上傳用戶:頂得柱
隨著信息技術的發展,數字信號的采集與處理在科學研究、工業生產、航空航天、醫療衛生等部門得到越來越廣泛的應用,這些應用中對數字信號的傳輸速度提出了比較高的要求。傳統的基于ISA總線的信號傳輸效率低,嚴重制約著系統性能的提高。 PCI總線以其高性能、低成本、開放性、軟件兼容性等眾多優點成為當今最流行的計算機局部總線。但是,由于PCI總線硬件接口復雜、不易于接入、協議規范比較繁瑣等缺點,常常需要專用的接口芯片作為橋接,為了解決這一系列問題,本文提出了一種基于FPGA的PCI總線接口橋接邏輯的實現方案,支持PCI突發訪問方式,突發長度為8至128個雙字長度,核心FPGA芯片采用ALTERA公司的CYCLONE FPGA系列的EP1C6Q240C8,容量為6000個邏輯宏單元,速度為-8,編譯后系統速度可以達到80MHz,取得了良好的效果。 基于FPGA的PCI總線接口橋接邏輯的核心是PCI接口模塊。在硬件方面,特別討論了PCI接口模塊、地址轉換模塊、數據緩沖模塊、外部接口模塊和SRAM DMA控制模塊等五個功能模塊的設計方案和硬件電路實現方法,著重分析了PCI接口模塊的數據傳輸方式,采用模塊化的方法設計了內部控制邏輯,并進行了相關的時序仿真和邏輯驗證,硬件需要軟件的配合才能實現其功能,因此設備驅動程序的設計是一個重要部分,論文研究了Windows XP體系結構下的WDM驅動模式的組成、開發設備驅動程序的工具以及開發系統實際硬件的設備驅動程序時的一些關鍵技術。 本文最后利用基于FPGA的PCI總線接口橋接邏輯中的關鍵技術,對PCI數據采集卡進行了整體方案的設計。該系統采用Altera公司的cyclone Ⅱ系列FPGA實現。
上傳時間: 2013-07-24
上傳用戶:ca05991270
本文提出了一種適合于嵌入式SoC的USB器件端處理器的硬件實現結構。并主要研究了USB器件端處理器的RTL級實現及FPGA原型驗證、和ASIC實現研究,包括從模型建立、算法仿真、各個模塊的RTL級設計及仿真、FPGA的下載測試和ASIC的綜合分析。它的速度滿足預定的48MHz,等效門面積不超過1萬門,完全可應用于SOC設計中。 本文重點對嵌入式USB器件端處理器的FPGA實現作了研究。為了準確測試本處理器的運行情況,本文應用串口傳遞測試數據入FPGA開發板,測試模塊讀入測試數據,發送入PC機的主機端。通過NI-VISA充當軟件端,檢驗測試數據的正確。
上傳時間: 2013-07-24
上傳用戶:1079836864