卷積碼是無(wú)線通信系統(tǒng)中廣泛使用的一種信道編碼方式。Viterbi譯碼算法是一種卷積碼的最大似然譯碼算法,它具有譯碼效率高、速度快等特點(diǎn),被認(rèn)為是卷積碼的最佳譯碼算法。本文的主要內(nèi)容是在FPGA上實(shí)現(xiàn)約束長(zhǎng)度為9,碼率為1/2,采用軟判決方式的Viterbi譯碼器。 本文首先介紹了卷積碼的基本概念,闡述了Viterbi算法的原理,重點(diǎn)討論了決定Viterbi算法復(fù)雜度和譯碼性能的關(guān)鍵因素,在此基礎(chǔ)上設(shè)計(jì)了采用“串-并”結(jié)合運(yùn)算方式的Viterbi譯碼器,并在Altera EP1C20 FPGA芯片上測(cè)試通過(guò)。本文的主要工作如下: 1.對(duì)輸入數(shù)據(jù)采用了二比特四電平量化的軟判決方式,對(duì)歐氏距離的計(jì)算方法進(jìn)行了簡(jiǎn)化,以便于用硬件電路方式實(shí)現(xiàn)。 2.對(duì)ACS運(yùn)算單元采用了“串-并”結(jié)合的運(yùn)算方式,和全并行的設(shè)計(jì)相比,在滿足譯碼速度的同時(shí),節(jié)約了芯片資源。本文中提出了一種路徑度量值存儲(chǔ)器的組織方式,簡(jiǎn)化了控制模塊的邏輯電路,優(yōu)化了系統(tǒng)的時(shí)序。 3.在幸存路徑的選擇輸出上采用了回溯譯碼方法,與傳統(tǒng)的寄存器交換法相比,減少了寄存器的使用,大大降低了功耗和設(shè)計(jì)的復(fù)雜度。 4.本文中設(shè)計(jì)了一個(gè)仿真平臺(tái),采用Modelsim仿真器對(duì)設(shè)計(jì)進(jìn)行了功能仿真,結(jié)果完全正確。同時(shí)提出了一種在被測(cè)設(shè)計(jì)內(nèi)部插入監(jiān)視器的調(diào)試方法,巧妙地利用了Matlab算法仿真程序的輸出結(jié)果,提高了追蹤錯(cuò)誤的效率。 5.該設(shè)計(jì)在Altera EP1C20 FPGA芯片上通過(guò)測(cè)試,最大運(yùn)行時(shí)鐘頻率110MHz,最大譯碼輸出速率10.3Mbps。 本文對(duì)譯碼器的綜合結(jié)果和Altera設(shè)計(jì)的Viterbi譯碼器IP核進(jìn)行了性能比較,比較結(jié)果證明本文中設(shè)計(jì)的Viterbi譯碼器具有很高的工程實(shí)用價(jià)值。
標(biāo)簽: Viterbi FPGA 軟判決 譯碼器
上傳時(shí)間: 2013-07-23
上傳用戶:葉山豪
TIL300 TIL300A應(yīng)用主要問(wèn)題(包括工作狀態(tài),運(yùn)放的選擇和阻值的計(jì)算)的考慮14
標(biāo)簽: TIL 300 300A 工作狀態(tài)
上傳時(shí)間: 2013-04-24
上傳用戶:libinxny
AD程序?qū)崿F(xiàn)模擬量到數(shù)字量的轉(zhuǎn)換功能; CAN程序?qū)崿F(xiàn)CAN總線通訊功能; keyboard_check程序?qū)崿F(xiàn)鍵盤的掃描查詢方式輸入; keyboard_disturb程序?qū)崿F(xiàn)PORTB的"電平變化中斷"進(jìn)行鍵盤的輸入; led0-8程序?qū)崿F(xiàn)在8個(gè)LED上依次顯示1~8數(shù)字; PWM程序用于使CCP1模塊產(chǎn)生分辨率為10位的PWM波形,占空比為50%; RS-232程序通過(guò)RS-232接口來(lái)完成PC計(jì)算機(jī)與單片機(jī)之間的通信; simple_POARD程序?yàn)橥鈬δ苣K簡(jiǎn)單應(yīng)用實(shí)例,點(diǎn)亮與PORTD口相連的八個(gè)發(fā)光二極管; stopwatch程序?qū)崿F(xiàn)計(jì)時(shí)秒表功能,時(shí)鐘顯示范圍00.00~99.99秒,分辨度為0.01秒; switchinput程序用于開(kāi)關(guān)量的輸入(采用SPI總線),并顯示在與D口相連的LED上; wakeup程序?qū)崿F(xiàn)PIC18F458的休眠工作方式,并由實(shí)驗(yàn)板上的按鍵產(chǎn)生"電平變化中斷"將其從休眠狀態(tài)中激活; WDT程序?qū)崿F(xiàn)"看門狗"WDT的功能; Yejing程序?qū)崿F(xiàn)液晶顯示器的接口和顯示功能。
上傳時(shí)間: 2013-06-04
上傳用戶:GHF
GPS技術(shù)在導(dǎo)航、定位及精確打擊等方面產(chǎn)生了重要影響,已經(jīng)廣泛地應(yīng)用在各種武器平臺(tái)上。但是,在干擾環(huán)境下也顯現(xiàn)出許多問(wèn)題。由于其到達(dá)地球表面的信號(hào)極其微弱(-160dBW),在現(xiàn)在復(fù)雜的電磁環(huán)境中容易受到干擾,尤其是C/A碼信號(hào)更易受到干擾,并且隨著導(dǎo)航戰(zhàn)的發(fā)展對(duì)GPS的抗干擾已成為爭(zhēng)取導(dǎo)航資源的有效措施。因此,研究干擾環(huán)境下的GPS接收機(jī)設(shè)計(jì)具有重要意義。 本文首先簡(jiǎn)要介紹了GPS信號(hào)的結(jié)構(gòu)及構(gòu)成,通過(guò)對(duì)GPS信號(hào)特征以及接收機(jī)抗干擾能力的分析,結(jié)合干擾對(duì)接收機(jī)的作用方式及效果,確定GPS最易受的干擾類型為阻塞式干擾,然后針對(duì)這種干擾類型提出了一種有效的抗干擾技術(shù)-----自適應(yīng)調(diào)零天線技術(shù)。接下來(lái),著重研究了GPS接收機(jī)在此抗干擾技術(shù)前提下的若干抗干擾方法,并對(duì)其進(jìn)行了詳細(xì)的分析和討論。 研究過(guò)程中,通過(guò)對(duì)最佳化準(zhǔn)則和空域自適應(yīng)濾波的理解,首先對(duì)不同天線陣列結(jié)構(gòu)進(jìn)行了性能仿真和比較分析,然后在對(duì)稱圓形天線陣列的基礎(chǔ)上對(duì)空域自適應(yīng)算法進(jìn)行了仿真分析,針對(duì)其自由度有限的問(wèn)題接著對(duì)空時(shí)濾波方法做了詳細(xì)討論,在7元對(duì)稱圓形陣列的基礎(chǔ)上仿真說(shuō)明了二者各自的優(yōu)缺點(diǎn)。考慮到實(shí)際的干擾環(huán)境和本課題研究的初期階段,因此選用了適合本課題干擾環(huán)境的空域?yàn)V波方法,并對(duì)其自適應(yīng)算法進(jìn)行了適當(dāng)?shù)母倪M(jìn),使得其抗干擾性能獲得了一定程度的改善。 最后,詳細(xì)說(shuō)明了該接收機(jī)抗干擾模塊的FPGA實(shí)現(xiàn)原理。詳細(xì)給出了頂層及各子模塊的設(shè)計(jì)流程與RTL視圖,實(shí)驗(yàn)結(jié)果驗(yàn)證了該算法的有效性。
標(biāo)簽: FPGA GPS 接收機(jī) 天線陣列
上傳時(shí)間: 2013-06-03
上傳用戶:xfbs821
糾錯(cuò)碼技術(shù)是一種通過(guò)增加一定冗余信息來(lái)提高信息傳輸可靠性的有效方法。RS碼是一種典型的糾錯(cuò)碼,在線性分組碼中,它具有最強(qiáng)的糾錯(cuò)能力,既能糾正隨機(jī)錯(cuò)誤,也能糾正突發(fā)錯(cuò)誤,在深空通信、移動(dòng)通信、磁盤陣列、光存儲(chǔ)及數(shù)字視頻廣播(DVB)等系統(tǒng)中具有廣泛的應(yīng)用。 DVD是一種高容量的存儲(chǔ)媒質(zhì)。DVD技術(shù)的應(yīng)用很廣泛,在數(shù)字技術(shù)中占有重要地位。DVD系統(tǒng)中采用里德-所羅門乘積碼(RS-PC:Reed-Solomon ProductCode)進(jìn)行糾錯(cuò),RS碼譯碼器在伺服芯片中具有重要作用。 FPGA在開(kāi)發(fā)階段具有安全、方便、可隨時(shí)修改設(shè)計(jì)等不可替代的優(yōu)點(diǎn),在電子系統(tǒng)中采用FPGA可以極大的提升硬件系統(tǒng)設(shè)計(jì)的靈活性,可靠性,同時(shí)提高硬件開(kāi)發(fā)的速度和降低系統(tǒng)的成本。FPGA的固有優(yōu)點(diǎn)使其得到越來(lái)越廣泛的應(yīng)用,F(xiàn)PGA設(shè)計(jì)技術(shù)也被越來(lái)越多的設(shè)計(jì)人員所掌握。 本文首先介紹了編碼理論和常用的RS編譯碼算法,提出RS編碼器實(shí)現(xiàn)方案,詳細(xì)分析了譯碼器的ME算法和改進(jìn)BM算法的實(shí)現(xiàn),針對(duì)ME算法提出了一種流水線結(jié)構(gòu)的糾刪糾錯(cuò)RS譯碼器實(shí)現(xiàn)方案,在譯碼器復(fù)雜度和延時(shí)上作了折衷,降低了譯碼器的復(fù)雜度并提高了最高工作頻率,利用有限域乘法器的特性對(duì)編譯碼電路進(jìn)行優(yōu)化。這些技術(shù)的采用大大的提高了RS編譯碼器的效率,節(jié)省了RS編譯碼器占用的資源。在Xilinx公司的Virtex-II系列FPGA上設(shè)計(jì)并成功實(shí)現(xiàn)了RS(208,192)編譯碼器。
上傳時(shí)間: 2013-07-20
上傳用戶:xinshou123456
【免費(fèi)分享】電子設(shè)計(jì)1000例,不要分。。。
標(biāo)簽: 1000 分 電子設(shè)計(jì)
上傳時(shí)間: 2013-06-10
上傳用戶:moshushi0009
★★★★基于TMS320C6713的原理圖,整體方案,包括SDRAM,F(xiàn)LASH,音頻接口等等。-TDS6713EVM原理圖
上傳時(shí)間: 2013-06-23
上傳用戶:15510133306
汽車工業(yè)在國(guó)民經(jīng)濟(jì)增長(zhǎng)中發(fā)揮著越來(lái)越重要的作用。近幾年,雖然我國(guó)的汽車工業(yè)已經(jīng)得到了飛速的發(fā)展,但汽車ECU(Electronic Control Unit)的設(shè)計(jì)制造一直無(wú)法實(shí)現(xiàn)國(guó)產(chǎn)化,嚴(yán)重制約了汽車工業(yè)的發(fā)展。針對(duì)這個(gè)現(xiàn)狀,本課題對(duì)于ECU的設(shè)計(jì)進(jìn)行了初步研究。首次嘗試了基于SOPC技術(shù)的ECU系統(tǒng)設(shè)計(jì),并利用dSPACE實(shí)時(shí)仿真發(fā)動(dòng)機(jī),完成了ECU的硬件在回路仿真,對(duì)控制效果進(jìn)行了測(cè)試和分析。 目前,市場(chǎng)上的ECU系統(tǒng)都是基于專用單片機(jī)的。本文首先對(duì)現(xiàn)有的汽車發(fā)動(dòng)機(jī)控制器結(jié)構(gòu)進(jìn)行了分析比較,總結(jié)出ECU的主要組成部件;而后通過(guò)各類方案的對(duì)比,確定了本課題采用基于FPGA的嵌入NIOS Ⅱ軟核的SOPC技術(shù)方案。 之后,進(jìn)行了汽車發(fā)動(dòng)機(jī)模型搭建和控制算法的設(shè)計(jì)。發(fā)動(dòng)機(jī)模型以Hendricks提出的均值模型為基礎(chǔ),參考mathworks公司的發(fā)動(dòng)機(jī)建模方案進(jìn)行設(shè)計(jì)。并在該模型基礎(chǔ)上,參考Fekete提出的針對(duì)多缸發(fā)動(dòng)機(jī)的基于模型的空燃比控制策略和mathworks發(fā)動(dòng)機(jī)控制方案,建立了以控制空燃比為核心的發(fā)動(dòng)機(jī)噴油控制算法。并通過(guò)simulink的仿真,驗(yàn)證了模型和算法的合理有效性。 基于系統(tǒng)設(shè)計(jì)總體方案,完成了ECU硬件電路設(shè)計(jì),并在該系統(tǒng)中完成了上述算法的移植和優(yōu)化。最后,利用dSPACE實(shí)時(shí)仿真發(fā)動(dòng)機(jī),進(jìn)行ECU的硬件在回路仿真,對(duì)本文設(shè)計(jì)的ECU系統(tǒng)進(jìn)行了測(cè)試。證實(shí)了該ECU方案在空燃比控制方面取得了較好的效果。 本論文以大量的圖示形式介紹了發(fā)動(dòng)機(jī)模型和系統(tǒng)軟硬件設(shè)計(jì),使得系統(tǒng)結(jié)構(gòu)和軟件流程等一目了然,淺顯易懂。同時(shí)論文中采用的基于SOPC技術(shù)的ECU設(shè)計(jì)具有一定創(chuàng)新性,對(duì)于其他ECU系統(tǒng)的開(kāi)發(fā)和設(shè)計(jì)具有一定指導(dǎo)意義。
標(biāo)簽: FPGA 汽車發(fā)動(dòng)機(jī) 控制器
上傳時(shí)間: 2013-07-11
上傳用戶:小眼睛LSL
BP2808是一款驅(qū)動(dòng)LED的恒流控制芯片,系統(tǒng)應(yīng)用電壓范圍從12VDC 到600VDC,占空比從0-100%。支持交流85V-265V 輸入,主要應(yīng)用于非隔離的LED驅(qū)動(dòng)系統(tǒng)
上傳時(shí)間: 2013-04-24
上傳用戶:rocketrevenge
介紹了一種運(yùn)用FPGA開(kāi)發(fā)軟件Quartus II設(shè)計(jì)的數(shù)字頻率計(jì)。該數(shù)字頻率計(jì)的1 Hz~1 MHz輸入被測(cè)脈沖信號(hào)具有頻率測(cè)量、周期測(cè)量、脈寬測(cè)量和占空比測(cè)量等多種用途,其測(cè)試結(jié)果由3 只七段數(shù)碼
標(biāo)簽: FPGA 數(shù)字頻率計(jì)
上傳時(shí)間: 2013-05-22
上傳用戶:qb1993225
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1