本文主要以串聯(lián)諧振型感應(yīng)加熱電源為研究對(duì)象,通過(guò)分析其負(fù)載特性及調(diào)功控制方式,選擇不控整流加逆變移相調(diào)功控制方式,其中重點(diǎn)分析感性移相式PWM感應(yīng)加熱電源調(diào)功控制方式,及其在由自關(guān)斷器件MOSFET組成的串聯(lián)諧振逆變器中的應(yīng)用,并深入分析了感性移相式PWM控制方式調(diào)功特性。同時(shí)針對(duì)感應(yīng)加熱電源這個(gè)具有復(fù)雜的參數(shù)時(shí)變性,結(jié)構(gòu)非線(xiàn)性的工業(yè)控制對(duì)象,在MATLAB/Simulink環(huán)境下建立了感性移相PWM感應(yīng)加熱電源的系統(tǒng)閉環(huán)控制模型,進(jìn)行了移相式感應(yīng)加熱電源系統(tǒng)仿真研究。 在理論分析的基礎(chǔ)上,設(shè)計(jì)了200W/100kHz感性移相式感應(yīng)加熱電源的主電路及控制電路。通過(guò)對(duì)移相諧振全橋軟開(kāi)關(guān)控制器UC3879的學(xué)習(xí)和了解,設(shè)計(jì)并搭建一種區(qū)別以往的移相式感應(yīng)加熱電源的鎖相移相調(diào)功的控制平臺(tái),即鎖相環(huán)電路和基于UC3879設(shè)計(jì)的移相調(diào)功電路相配合的方案。并設(shè)計(jì)了它激重復(fù)掃頻轉(zhuǎn)自激的啟動(dòng)方法,大大提高了電源的啟動(dòng)成功率。同時(shí)搭建了200W/100kHz移相式感應(yīng)加熱電源實(shí)驗(yàn)平臺(tái),完成了系統(tǒng)閉環(huán)控制,實(shí)驗(yàn)結(jié)果驗(yàn)證了本文理論分析的正確性及控制方案的可行性。
標(biāo)簽: 3879 UC 高頻感應(yīng)
上傳時(shí)間: 2013-07-15
上傳用戶(hù):bruce5996
隨著通訊技術(shù)和電力系統(tǒng)的發(fā)展,對(duì)通訊用電源和電力操作電源的性能、重量、體積、效率和可靠性都提出了更高的要求。而應(yīng)用于中大功率場(chǎng)合的全橋變換器與軟開(kāi)關(guān)的結(jié)合解決了這一問(wèn)題。因此,對(duì)其進(jìn)行研究設(shè)計(jì)具有十分重要的意義。 首先,論文闡述PWM DC/DC變換器的軟開(kāi)關(guān)技術(shù),且根據(jù)移相控制PWM全橋變換器的主電路拓?fù)浣Y(jié)構(gòu),選定適合于本論文的零電壓開(kāi)關(guān)軟開(kāi)關(guān)技術(shù)的電路拓?fù)洌?duì)其基本工作原理進(jìn)行闡述,同時(shí)給出ZVS軟開(kāi)關(guān)的實(shí)現(xiàn)策略。 其次,對(duì)選定的主電路拓?fù)浣Y(jié)構(gòu)進(jìn)行電路設(shè)計(jì),給出主電路中各參量的設(shè)計(jì)及參數(shù)的計(jì)算方法,包括輸入、輸出整流橋及逆變橋的器件的選型,輸入整流濾波電路的參數(shù)設(shè)計(jì)、高頻變壓器及諧振電感的參數(shù)設(shè)計(jì)以及輸出整流濾波電路的參數(shù)設(shè)計(jì)。 然后,論述移相控制電路的形成,對(duì)移相控制芯片進(jìn)行選擇,同時(shí)對(duì)移相控制芯片UC3875進(jìn)行詳細(xì)的分析和設(shè)計(jì)。對(duì)主功率管MOSFET的驅(qū)動(dòng)電路進(jìn)行分析和設(shè)計(jì)。 最后,基于理論計(jì)算,對(duì)系統(tǒng)主電路進(jìn)行仿真,研究其各部分設(shè)計(jì)的參數(shù)是否合乎實(shí)際電路。搭建移相控制ZV SDC/DC全橋變換器的實(shí)驗(yàn)平臺(tái),在系統(tǒng)實(shí)驗(yàn)平臺(tái)上做了大量的實(shí)驗(yàn)。 實(shí)驗(yàn)結(jié)果表明,論文所設(shè)計(jì)的DC/DC變換器能很好的實(shí)現(xiàn)軟開(kāi)關(guān),提高效率,使輸出電壓得到穩(wěn)定控制,最后通過(guò)調(diào)整移相控制電路,可實(shí)現(xiàn)直流輸出的寬范圍調(diào)整,具有很好的工程實(shí)用價(jià)值。
上傳時(shí)間: 2013-08-04
上傳用戶(hù):zklh8989
直流電動(dòng)機(jī)具有優(yōu)良的調(diào)速特性,調(diào)速平滑、簡(jiǎn)單,且范圍大.同時(shí)其過(guò)載能力大,能承受頻繁的沖擊負(fù)載,廣泛應(yīng)用于切削機(jī)床、造紙機(jī)等高性能可控電力拖動(dòng)領(lǐng)域. 以往直流調(diào)速系統(tǒng)控制器采用分立元件,其故障率高,穩(wěn)定性差,技術(shù)落后,很難滿(mǎn)足生產(chǎn)的需要.隨著計(jì)算機(jī)技術(shù)及通信技術(shù)的發(fā)展,數(shù)字化直流調(diào)速系統(tǒng)克服了這一不足,成為直調(diào)系統(tǒng)的主流. 本文設(shè)計(jì)的系統(tǒng)以DSP為主控芯片,監(jiān)控系統(tǒng)控制芯片使用P89C669單片機(jī),通過(guò)上下位機(jī)的數(shù)據(jù)通訊,實(shí)現(xiàn)系統(tǒng)參數(shù)設(shè)計(jì)和調(diào)節(jié)的數(shù)字化.下面是具體工作闡述: 1.設(shè)計(jì)了電封閉直流調(diào)速系統(tǒng)的硬件和軟件,完成兩臺(tái)同軸電機(jī)的電封閉實(shí)驗(yàn). 2.主電路使用三菱公司的IPM-PS21867作為功率輸出模塊,同時(shí)設(shè)計(jì)了驅(qū)動(dòng)保護(hù)電路、控制電路以及通信保護(hù)電路. 3.采用PWM控制方式,編寫(xiě)了系統(tǒng)的軟件.主要包括主程序、通訊顯示程序以及中斷服務(wù)子程序. 4.完成了樣機(jī)的整體布局和調(diào)試,實(shí)現(xiàn)了系統(tǒng)的雙閉環(huán)控制. 5.針對(duì)由于負(fù)載、轉(zhuǎn)動(dòng)慣量等的變化影響系統(tǒng)的調(diào)速性能,本文基于模型參考自適應(yīng)控制原理,給出了雙閉環(huán)調(diào)速系統(tǒng)自適應(yīng)的Narendra方案的具體實(shí)現(xiàn),通過(guò)仿真驗(yàn)證方案的可行性.
標(biāo)簽: DSP 控制 直流調(diào)速系統(tǒng)
上傳時(shí)間: 2013-04-24
上傳用戶(hù):kennyplds
本文的目的在于設(shè)計(jì)一個(gè)自適應(yīng)噪音抵消系統(tǒng),使其能消除含噪語(yǔ)音信號(hào)中的背景噪音,達(dá)到提高語(yǔ)音信號(hào)質(zhì)量的目的.主要工作分為兩大部分.本文在第一部分介紹了自適應(yīng)數(shù)字濾波器的基本理論思想,具體闡述了自適應(yīng)噪聲抵消系統(tǒng)基本原理,并對(duì)自適應(yīng)噪聲抵消系統(tǒng)的指標(biāo)、抵消性能進(jìn)行了計(jì)算分析.自適應(yīng)濾波器的算法是整個(gè)系統(tǒng)的核心,在第一部分中,對(duì)兩種最基本的自適應(yīng)算法,進(jìn)行了詳細(xì)的介紹和分析,并針對(duì)兩種算法的優(yōu)缺點(diǎn)進(jìn)行了詳細(xì)的比較.這一部分中最關(guān)鍵的是對(duì)設(shè)計(jì)的噪聲抵消系統(tǒng)進(jìn)行計(jì)算機(jī)仿真,驗(yàn)證系統(tǒng)設(shè)計(jì)的合理性和算法的正確性.通過(guò)對(duì)自適應(yīng)噪聲抵消器的MATLAB仿真及對(duì)仿真圖形的分析,驗(yàn)證了系統(tǒng)設(shè)計(jì)和自適應(yīng)算法的可行性.第二部分主要完成自適應(yīng)噪聲抵消系統(tǒng)的硬件設(shè)計(jì)和軟件編程.在第一部分計(jì)算機(jī)仿真分析的基礎(chǔ)上,利用高速信號(hào)處理芯片DSP(TMS320LF2407)設(shè)計(jì)了一個(gè)噪聲干擾抵消系統(tǒng),在高速信號(hào)處理芯片(TMS320LF2407)上開(kāi)發(fā)實(shí)現(xiàn)了自適應(yīng)LMS算法.
標(biāo)簽: DSP
上傳時(shí)間: 2013-06-28
上傳用戶(hù):zklh8989
關(guān)于半橋或全橋自舉式浮動(dòng)?xùn)艠O驅(qū)動(dòng)的四個(gè)中文文檔,為飛兆和IR公司技術(shù)文檔,介紹了自舉電路元件的選取及實(shí)際問(wèn)題解決。可從其官網(wǎng)中下載。這里集合上傳~
標(biāo)簽: 驅(qū)動(dòng)
上傳時(shí)間: 2013-07-30
上傳用戶(hù):碉堡1234
自20世紀(jì)80年代以來(lái),正交頻分復(fù)用技術(shù)不但在廣播式數(shù)字音頻和視頻領(lǐng)域得到廣泛的應(yīng)用,而且已經(jīng)成為無(wú)線(xiàn)局域網(wǎng)標(biāo)準(zhǔn)(例如IEEE802.11a和HiperLAN/2等)的一部分。OFDM由于其頻譜利用率高,成本低等原因越來(lái)越受到人們的關(guān)注。隨著人們對(duì)通信數(shù)據(jù)化、寬帶化、個(gè)人化和移動(dòng)化需求的增強(qiáng),OFDM技術(shù)在綜合無(wú)線(xiàn)接入領(lǐng)域?qū)?huì)獲得越來(lái)越廣泛的應(yīng)用。人們開(kāi)始集中越來(lái)越多的精力開(kāi)發(fā)OFDM技術(shù)在移動(dòng)通信領(lǐng)域的應(yīng)用,本文也是基于無(wú)線(xiàn)通信平臺(tái)上的OFDM技術(shù)的運(yùn)用。 本文的所有內(nèi)容都是建立在空地?cái)?shù)據(jù)無(wú)線(xiàn)通信系統(tǒng)下行鏈路FPGA實(shí)現(xiàn)基礎(chǔ)上的。本文作者的主要工作集中在鏈路接收端的FPGA實(shí)現(xiàn)和調(diào)試上。主要包括幀同步(時(shí)間同步)算法的研究與設(shè)計(jì)、OFDM頻率同步算法的研究與設(shè)計(jì)以及同步模塊、OFDM解調(diào)模塊、QAM解調(diào)模塊的FPGA實(shí)現(xiàn)。最終實(shí)現(xiàn)高速數(shù)字圖像傳輸系統(tǒng)下行鏈路在無(wú)線(xiàn)環(huán)境中連通。 對(duì)于無(wú)線(xiàn)移動(dòng)通信系統(tǒng)而言,多普勒頻移、收發(fā)設(shè)備的本地載頻偏差均可能破壞OFDM系統(tǒng)子載波之間的正交性,從而導(dǎo)致ICI,影響系統(tǒng)性能。另外,由于OFDM系統(tǒng)大多采用IFFT/FFT實(shí)現(xiàn)調(diào)制解調(diào),因此在接收方確定FFT的起點(diǎn)對(duì)數(shù)據(jù)的正確解調(diào)也至關(guān)重要。同步技術(shù)即是針對(duì)系統(tǒng)中存在的定時(shí)偏差、頻率偏差進(jìn)行定時(shí)、頻偏的估計(jì)與補(bǔ)償,來(lái)減少各種同步偏差對(duì)系統(tǒng)性能的影響。在OFDM實(shí)現(xiàn)的關(guān)鍵技術(shù)中,同步技術(shù)是十分重要的一部分。本文花費(fèi)了三個(gè)章節(jié)闡述了同步技術(shù)的原理、算法和實(shí)現(xiàn)方法。 目前OFDM系統(tǒng)的載波同步方案,可以歸納為三大類(lèi):輔助數(shù)據(jù)類(lèi),盲估計(jì)類(lèi)和基于循環(huán)前綴的半盲估計(jì)類(lèi)。本文首先分析了各種載波同步方案的優(yōu)缺點(diǎn),并舉例說(shuō)明了各個(gè)載波同步方式的實(shí)現(xiàn)方法。然后具體闡述了本文在FPGA平臺(tái)上實(shí)現(xiàn)的OFDM接收端同步的同步方式,包括其具體算法和FPGA實(shí)現(xiàn)結(jié)構(gòu)。本文所采用的幀同步和頻率同步方案都是采用輔助數(shù)據(jù)類(lèi)的,在闡述其具體算法的同時(shí)對(duì)算法在不同參數(shù)和不同形式下的性能做出了仿真對(duì)比分析。 OFDM的解調(diào)采用FFT算法,在FPGA上的實(shí)現(xiàn)是十分方便的。本文主要闡述其實(shí)現(xiàn)結(jié)構(gòu),重點(diǎn)放在提取有效數(shù)據(jù)部分有效數(shù)據(jù)位置的推導(dǎo)過(guò)程。最后介紹了本文實(shí)現(xiàn)QAM軟解調(diào)的解調(diào)方法。 本文闡述算法采用先提出原理,然后給出具體公式,再根據(jù)公式中的系數(shù)和變量分析算法性能的方式。在闡述實(shí)現(xiàn)方式時(shí)首先給出實(shí)現(xiàn)框圖,然后對(duì)框圖中比較重要或者復(fù)雜的部分進(jìn)行詳細(xì)闡述。在介紹完每個(gè)模塊實(shí)現(xiàn)方式之后給出了仿真或者上板結(jié)果,最后再給出整體測(cè)試結(jié)果。
上傳時(shí)間: 2013-06-26
上傳用戶(hù):希醬大魔王
隨著圖像分辨率的越來(lái)越高,軟件實(shí)現(xiàn)的圖像處理無(wú)法滿(mǎn)足實(shí)時(shí)性的需求;同時(shí)FPGA等可編程器件的快速發(fā)展使得硬件實(shí)現(xiàn)圖像處理變得可行。如今基于FPGA的圖像處理研究成為了國(guó)內(nèi)外的一個(gè)熱門(mén)領(lǐng)域。 本文在FPGA平臺(tái)上,用Verilog HDL實(shí)現(xiàn)了一個(gè)研究圖像處理算法的可重復(fù)配置的硬件模塊架構(gòu),架構(gòu)包括PC機(jī)預(yù)處理和通信軟件,控制模塊,計(jì)算單元,存儲(chǔ)器模塊和通信適配模塊五個(gè)部分。其中的計(jì)算模塊負(fù)責(zé)具體算法的實(shí)現(xiàn),根據(jù)不同的圖像處理算法可以獨(dú)立實(shí)現(xiàn)。架構(gòu)為計(jì)算模塊實(shí)現(xiàn)了一個(gè)可添加、移出接口,不同的算法設(shè)計(jì)只要符合該接口就可以方便的加入到模塊架構(gòu)中來(lái)進(jìn)行調(diào)試和運(yùn)行。 在硬件架構(gòu)的基礎(chǔ)上本文實(shí)現(xiàn)了排序?yàn)V波,中值濾波,卷積運(yùn)算及高斯濾波,形態(tài)學(xué)算子運(yùn)算等經(jīng)典的圖像處理算法。討論了FPGA的圖像處理算法的設(shè)計(jì)方法及優(yōu)化策略,通過(guò)性能分析,F(xiàn)PGA實(shí)現(xiàn)圖像處理在時(shí)間上比軟件處理有了很大的提高;通過(guò)結(jié)果的比較,發(fā)現(xiàn)FPGA的處理結(jié)果達(dá)到了軟件處理幾乎同等的效果水平。最后本文在實(shí)現(xiàn)較大圖片處理和圖像處理窗口的大小可配置性方面做了一定程度的討論和改進(jìn),提高了算法的可用性,同時(shí)為進(jìn)一步的研究提供了更加便利的平臺(tái)。 整個(gè)設(shè)計(jì)都是在ISE8.2和ModelSim第三方仿真軟件環(huán)境下開(kāi)發(fā)的,在xilinx的Spartan-3E XC3S500E硬件平臺(tái)上實(shí)現(xiàn)。在軟件仿真過(guò)程中利用了ISE8.2自帶仿真工具和ModelSim結(jié)合使用。 本課題為制造FPGA的專(zhuān)用圖像處理芯片做了有益的探索性研究,為實(shí)現(xiàn)FPGA為核心處理芯片的實(shí)時(shí)圖像處理系統(tǒng)有著積極的作用。
上傳時(shí)間: 2013-07-29
上傳用戶(hù):愛(ài)順不順
隨著科學(xué)技術(shù)的發(fā)展與公共安全保障需求的提高,視頻監(jiān)控系統(tǒng)在工業(yè)生產(chǎn)、日常生活、警備與軍事方面的應(yīng)用越來(lái)越廣泛。采用基于 FPGA 的SOPC技術(shù)、H.264壓縮編碼技術(shù)和網(wǎng)絡(luò)傳輸控制技術(shù)實(shí)現(xiàn)網(wǎng)絡(luò)視頻監(jiān)控系統(tǒng),在穩(wěn)定性、功能、成本與擴(kuò)展性等方面都有著突出的優(yōu)勢(shì),具有重要的學(xué)術(shù)意義與實(shí)用意義, 本課題所設(shè)計(jì)的網(wǎng)絡(luò)視頻監(jiān)控系統(tǒng)由以Nios Ⅱ?yàn)楹诵牡那度胧綀D像服務(wù)器、相關(guān)網(wǎng)絡(luò)設(shè)備與若干PC機(jī)客戶(hù)端組成。嵌入式圖像服務(wù)器實(shí)時(shí)采集圖像,采用H.264 編碼算法進(jìn)行壓縮,并持續(xù)監(jiān)聽(tīng)網(wǎng)絡(luò)。PC機(jī)客戶(hù)端可通過(guò)網(wǎng)絡(luò)對(duì)服務(wù)器進(jìn)行遠(yuǎn)程訪問(wèn),接收編碼數(shù)據(jù),使用H.264解碼算法重建圖像并實(shí)時(shí)顯示,使監(jiān)控人員有效地掌握現(xiàn)場(chǎng)情況, 在嵌入式圖像服務(wù)器設(shè)計(jì)階段,本文首先進(jìn)行了芯片選型與開(kāi)發(fā)平臺(tái)選擇。然后構(gòu)建圖像采集子系統(tǒng),采用雙緩存乒乓交換的方法設(shè)計(jì)圖像采集用戶(hù)自定義模塊。接著設(shè)計(jì)雙Nios Ⅱ架構(gòu)的SOPC系統(tǒng),闡述了雙軟核設(shè)計(jì)中定制連接、內(nèi)存芯片共享、數(shù)據(jù)搬移、通信與互斥的解決方法。同時(shí)完成了網(wǎng)絡(luò)服務(wù)器的設(shè)計(jì),采用μC/OS-Ⅱ進(jìn)行多任務(wù)的管理與調(diào)度, H.264視頻壓縮編解碼算法設(shè)計(jì)與實(shí)現(xiàn)是本文的重點(diǎn)。文中首先分析H.264.標(biāo)準(zhǔn),規(guī)劃編解碼器結(jié)構(gòu)。接著設(shè)計(jì)了16×16幀內(nèi)預(yù)測(cè)算法,并設(shè)計(jì)宏塊掃描方式,采用兩次判決策略進(jìn)行預(yù)測(cè)模式選擇。然后設(shè)計(jì)4×4子塊掃描方式,編寫(xiě)整數(shù)變換與量化算法程序。熵編碼采用Exp-Golomb編碼與CAVLC相結(jié)合的方案,針對(duì)除拖尾系數(shù)之外的非零系數(shù)值編碼子算法,實(shí)現(xiàn)了一種基于表示范圍判別的編碼方法。最后設(shè)計(jì)了網(wǎng)絡(luò)傳輸?shù)拇a流組成格式,并針對(duì)編碼算法設(shè)計(jì)相應(yīng)解碼算法。使用VC++完成算法驗(yàn)證,并進(jìn)行測(cè)試,觀察不同參數(shù)下壓縮率與失真度的變化。 算法驗(yàn)證完成后,本文進(jìn)行了PC機(jī)客戶(hù)端設(shè)計(jì),使其具有遠(yuǎn)程訪問(wèn)、H.264解碼與實(shí)時(shí)顯示的功能。同時(shí)將H.264 編碼算法程序移植到NiosⅡ中,并將嵌入式圖像服務(wù)器與若干客戶(hù)端接入網(wǎng)絡(luò)進(jìn)行聯(lián)合調(diào)試,構(gòu)建完整的網(wǎng)絡(luò)視頻監(jiān)控系統(tǒng), 實(shí)驗(yàn)結(jié)果表明,本系統(tǒng)視頻壓縮率高,監(jiān)控圖像質(zhì)量良好,充分證明了系統(tǒng)軟硬件與圖像編解碼算法設(shè)計(jì)成功。本系統(tǒng)具有成本低、擴(kuò)展性好及適用范圍廣等優(yōu)點(diǎn),發(fā)展前景十分廣闊。
標(biāo)簽: H264 FPGA 網(wǎng)絡(luò)視頻監(jiān)控
上傳時(shí)間: 2013-04-24
上傳用戶(hù):wang0123456789
在當(dāng)今的廣播系統(tǒng)中,絕大部分的視頻信號(hào)是隔行采樣的。采用這種掃描格式,能夠大幅度地減少視頻的帶寬,但也會(huì)引起彩色爬行、畫(huà)面閃爍、邊緣模糊及鋸齒等現(xiàn)象。這種缺陷經(jīng)人尺寸屏幕放大后就更加明顯。為改善畫(huà)面的視覺(jué)效果,去隔行技術(shù)應(yīng)運(yùn)而生。同時(shí),視頻信號(hào)本身的低幀頻也會(huì)導(dǎo)致行抖動(dòng)、線(xiàn)爬行以及大面積閃爍等視覺(jué)效果上的缺陷。增加掃描頻率會(huì)把這些視覺(jué)缺陷搬移到人眼不敏感的高頻區(qū)域上去從而產(chǎn)生較好的主觀圖象質(zhì)量。而為了適應(yīng)不同顯示終端以及對(duì)圖像大小變化的要求就必須對(duì)原始信號(hào)分辨率即每幀行數(shù)和每行像素?cái)?shù)進(jìn)行變換。因此去隔行、幀頻轉(zhuǎn)換、分辨率變換成為視頻格式轉(zhuǎn)換的基本內(nèi)容。 FPGA 的出現(xiàn)是VLSI技術(shù)和EDA技術(shù)發(fā)展的結(jié)果。FPGA器件集成度高、體積小,具有通過(guò)用戶(hù)編程實(shí)現(xiàn)專(zhuān)門(mén)應(yīng)用的功能。它允許電路設(shè)計(jì)者利用基于計(jì)算機(jī)的開(kāi)發(fā)平臺(tái),經(jīng)過(guò)設(shè)計(jì)輸入、仿真、測(cè)試和校驗(yàn),直到達(dá)到預(yù)期的結(jié)果。使用FPGA器件可以大大縮短系統(tǒng)的研制周期,減少資金投入。另外采用FPGA器件可以將原來(lái)的電路板級(jí)產(chǎn)品集成芯片級(jí)產(chǎn)品,從而降低了功耗,提高了可靠性,同時(shí)還可以很方便的對(duì)設(shè)計(jì)進(jìn)行在線(xiàn)修改。 該文在介紹了視頻格式轉(zhuǎn)換中的主要算法后,重點(diǎn)對(duì)去隔行、幀頻轉(zhuǎn)換、分辨率變換的FPGA綜合實(shí)現(xiàn)方案進(jìn)行了由簡(jiǎn)單到復(fù)雜的深入研究,分別給出了最簡(jiǎn)解決方案、基于非線(xiàn)性算法的解決方案和基于運(yùn)動(dòng)補(bǔ)償?shù)慕鉀Q方案。最簡(jiǎn)解決方案利用線(xiàn)性算法將去隔行,幀頻轉(zhuǎn)換,分辨率變換三項(xiàng)處理同時(shí)實(shí)現(xiàn),達(dá)到FPGA內(nèi)部資源和外部RAM耗用量都為最小的要求,是后續(xù)復(fù)雜方案的基礎(chǔ)。其中去隔行采用場(chǎng)合并方式,幀頻轉(zhuǎn)換采用幀重復(fù)方式,分辨率變換采用均勻插值方式。基于非線(xiàn)性算法的解決方案中加入了對(duì)靜止區(qū)域的判斷,靜止區(qū)域的輸出像素值直接選用相應(yīng)位置的已存輸入數(shù)據(jù),非靜止區(qū)域的輸出像素值通過(guò)對(duì)已存輸入數(shù)據(jù)進(jìn)行非線(xiàn)性運(yùn)算得出。基于運(yùn)動(dòng)補(bǔ)償?shù)慕鉀Q方案在對(duì)靜止區(qū)域進(jìn)行判斷和處理的基礎(chǔ)上,對(duì)欲生成的變頻后的場(chǎng)間插值幀進(jìn)行運(yùn)動(dòng)估計(jì),根據(jù)運(yùn)動(dòng)矢量得出非靜止區(qū)域的輸出像素值。其中為求得輸入場(chǎng)間相應(yīng)時(shí)間位置上的插值幀輸出數(shù)據(jù),該方案采用了自定義的前后向塊匹配運(yùn)動(dòng)估計(jì)方式,通過(guò)對(duì)三步搜索算法的高效實(shí)現(xiàn),將SAD 值進(jìn)行比較得出運(yùn)動(dòng)矢量。
標(biāo)簽: FPGA 視頻格式轉(zhuǎn)換 算法研究
上傳時(shí)間: 2013-07-19
上傳用戶(hù):米卡
在仿真環(huán)境下實(shí)現(xiàn)TMS320C6000系列DSP的程序自引導(dǎo)
上傳時(shí)間: 2013-08-03
上傳用戶(hù):tdyoung
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1