對MSP430的C編譯器做詳細(xì)講解,使讀者熟練掌握IAR軟件的使用
上傳時(shí)間: 2013-06-02
上傳用戶:13913148949
PIC C語言編程是新手入門的書,適合喜歡PIC單片機(jī)的朋友看看!
標(biāo)簽: PIC C語言 單片機(jī) 程序設(shè)計(jì)
上傳時(shí)間: 2013-06-07
上傳用戶:qq1908191241
非常好用的適合撰寫如C/C++或Java等程序語言的編輯器,可以自動(dòng)列出程序的變量,量數(shù)等。
上傳時(shí)間: 2013-04-24
上傳用戶:hjshhyy
超聲波測距C程序 超聲波測距C程序 超聲波測距C程序
上傳時(shí)間: 2013-04-24
上傳用戶:luominghua
很經(jīng)典的C語言程序,共100例,是學(xué)習(xí)C語言的必備資料
上傳時(shí)間: 2013-07-30
上傳用戶:水口鴻勝電器
《C與指針》學(xué)指針的最經(jīng)典資料,里面有深入的指針系統(tǒng)講解,對深入理解C語言很有幫助
標(biāo)簽: 指針
上傳時(shí)間: 2013-06-24
上傳用戶:zwei41
視頻圖像處理的應(yīng)用越來越廣泛,各種處理算法也日趨成熟,相關(guān)的硬件技術(shù)不斷地推陳出新。視頻圖像處理系統(tǒng)的硬件實(shí)現(xiàn)一般來說有三種方式:數(shù)字信號(hào)處理器(Digital Signal Processor)、專用集成芯片(Application Specific Integrated Circuit)和現(xiàn)場可編程邏輯門陣列(Field Programmable Gate Array)以及相關(guān)電路組成。最近幾年,隨著電子設(shè)計(jì)自動(dòng)化(Electronic Design Automation)技術(shù)的迅速發(fā)展,使得基于FPGA的可編程片上系統(tǒng)(System On a Programmable Chip)逐漸成為嵌入式系統(tǒng)。應(yīng)用的一種趨勢。特別地,在視頻圖像處理系統(tǒng)設(shè)計(jì)中,數(shù)據(jù)量大,要求處理速度快,靈活性高,F(xiàn)PGA有其獨(dú)特的優(yōu)勢。鑒于此,本文對基于FPGA和SOPC技術(shù)的視頻圖像處理系統(tǒng)進(jìn)行了研究。 本文介紹了Xilinx公司FPGA的結(jié)構(gòu)和功能特點(diǎn),以及可編程片上系統(tǒng)的開發(fā)工具和片內(nèi)系統(tǒng)設(shè)計(jì)流程。根據(jù)視頻信號(hào)的相關(guān)知識(shí),編寫了視頻圖像處理IP核,構(gòu)建了視頻圖像處理系統(tǒng)。整個(gè)系統(tǒng)以FPGA為核心器件,內(nèi)嵌PowerPC405處理器模塊,通過ⅡC總線完成視頻解碼芯片的初始化,總體上實(shí)現(xiàn)了對視頻圖像信號(hào)的采集、處理、存儲(chǔ)和顯示。 本文最后對系統(tǒng)進(jìn)行了調(diào)試。經(jīng)過實(shí)驗(yàn)驗(yàn)證,系統(tǒng)能正確和可靠地工作。整個(gè)系統(tǒng)的邏輯資源消耗占FPGA的百分之十幾,剩余的資源可以做許多硬件算法或其它方面的應(yīng)用。
標(biāo)簽: 視頻圖像 處理系統(tǒng)
上傳時(shí)間: 2013-05-24
上傳用戶:kaka
一大堆的C語言源碼,很經(jīng)典講了很多經(jīng)典的算法。如果想學(xué)習(xí)就來下吧!-
上傳時(shí)間: 2013-04-24
上傳用戶:xuan‘nian
這篇論文以數(shù)字電視條件接收系統(tǒng)為研究對象,系統(tǒng)硬件設(shè)計(jì)以DSP和FPGA為實(shí)現(xiàn)平臺(tái),采用以DSP實(shí)現(xiàn)其加密算法、以FPGA實(shí)現(xiàn)其外圍電路,對數(shù)字電視條件接收系統(tǒng)進(jìn)行設(shè)計(jì)。首先根據(jù)數(shù)字電視條件接收系統(tǒng)的原理及其軟硬分離的發(fā)展趨勢,提出采用 DSP+FPGA結(jié)構(gòu)的設(shè)計(jì)方式,將ECC與AES加密算法應(yīng)用于SK與CW的加密;根據(jù)其原理對系統(tǒng)進(jìn)行總體設(shè)計(jì),同時(shí)對系統(tǒng)各部分的硬件原理圖進(jìn)行詳細(xì)設(shè)計(jì),并進(jìn)行 PCB設(shè)計(jì)。其次采用從上而下的設(shè)計(jì)方式,對FPGA實(shí)現(xiàn)的邏輯功能劃分為各個(gè)功能模塊,然后再對各個(gè)模塊進(jìn)行設(shè)計(jì)、仿真。采用Quartus Ⅱ7.2軟件對FPGA實(shí)現(xiàn)的邏輯功能進(jìn)行設(shè)計(jì)、仿真。仿真結(jié)果表明:基于通用加擾算法(CSA)的加擾器模塊,滿足TS流加擾要求;塊加密模塊的最高時(shí)鐘頻率達(dá)到229.89MHz,流加密模塊的最高時(shí)鐘頻率達(dá)到331.27MHz,對于實(shí)際的碼流來說,具有比較大的時(shí)序裕量;DSP接口模塊滿足 ADSP BF-535的讀寫時(shí)序;包處理模塊實(shí)現(xiàn)對加密后數(shù)據(jù)的包處理。最后對條件接收系統(tǒng)中加密算法程序采用結(jié)構(gòu)化、模塊化的編程方式進(jìn)行設(shè)計(jì)。 ECC設(shè)計(jì)時(shí)采用C語言與匯編語言混合編程,充分利用兩種編程語言的優(yōu)勢。將ECC 與AES加密算法在VisualDSP++3.0開發(fā)環(huán)境下進(jìn)行驗(yàn)證,并下載至ADSP BF-535評(píng)估板上運(yùn)行。輸出結(jié)果表明:有限域運(yùn)算匯編語言編程的實(shí)現(xiàn)方式,其運(yùn)行速度明顯提高, 192位加法提高380個(gè)時(shí)鐘周期,32位乘法提高92個(gè)時(shí)鐘周期;ECC與AES達(dá)到加密要求。上述工作對數(shù)字電視條件接收系統(tǒng)的設(shè)計(jì)具有實(shí)際的應(yīng)用價(jià)值。關(guān)鍵詞:條件接收,DSP,F(xiàn)PGA,ECC,AEs
標(biāo)簽: DSPFPGA 數(shù)字電視 條件接收系統(tǒng)
上傳時(shí)間: 2013-07-03
上傳用戶:www240697738
c語言學(xué)習(xí)的經(jīng)典教程,全書PDF格式清晰版,是眾多學(xué)習(xí)高級(jí)語言的好幫手。
標(biāo)簽: 譚浩強(qiáng) C語言 教材
上傳時(shí)間: 2013-07-28
上傳用戶:wzr0701
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1