亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

硬盤分區(qū)表

  • 萬用表測量技巧.rar

    測量技巧萬用表實(shí)用測量技法與故障檢修電子技能基礎(chǔ)

    標(biāo)簽: 萬用表 測量

    上傳時(shí)間: 2013-05-18

    上傳用戶:wsf950131

  • 基于FPGA的視頻圖像處理系統(tǒng).rar

    隨著電子技術(shù)和計(jì)算機(jī)技術(shù)的飛速發(fā)展,視頻圖像處理技術(shù)近年來得到極大的重視和長足的發(fā)展,其應(yīng)用范圍主要包括數(shù)字廣播、消費(fèi)類電子、視頻監(jiān)控、醫(yī)學(xué)成像及文檔影像處理等領(lǐng)域。當(dāng)前視頻圖像處理主要問題是當(dāng)處理的數(shù)據(jù)量很大時(shí),處理速度慢,執(zhí)行效率低。而且視頻算法的軟件和硬件仿真和驗(yàn)證的靈活性低。 本論文首先根據(jù)視頻信號的處理過程和典型視頻圖像處理系統(tǒng)的構(gòu)成提出了基于FPGA的視頻圖像處理系統(tǒng)總體框圖;其次選擇視頻轉(zhuǎn)換芯片SAA7113,完成視頻圖像采集模塊的設(shè)計(jì),主要分三步完成:1)配置視頻轉(zhuǎn)換芯片的工作模式,完成視頻轉(zhuǎn)化芯片SAA7113的初始化:2)通過分析輸出數(shù)據(jù)流的格式標(biāo)準(zhǔn),來識別奇偶場信號、場消隱信號和有效行數(shù)據(jù)的開始和結(jié)束信號三種控制信號,并根據(jù)控制信號,用Verilog硬件描述語言編程實(shí)現(xiàn)圖像數(shù)據(jù)的采集;3)分析SRAM的讀寫控制時(shí)序,采用兩塊SRAM完成圖像數(shù)據(jù)的存儲。然后編寫軟件測試文件,在ISE Simulator仿真環(huán)境進(jìn)行程序測試與運(yùn)行,并分析仿真結(jié)果,驗(yàn)證了數(shù)據(jù)采集和存儲的正確性;最后,對常用視頻圖像算法的MATLAB仿真,選擇適當(dāng)?shù)乃阕樱捎霉ぞ進(jìn)ATLAB、System Generator for DSP和ISE,利用模塊構(gòu)建方式,搭建視頻算法平臺,實(shí)現(xiàn)圖像平滑濾波、銳化濾波算法,在Simulink中仿真并自動(dòng)生成硬件描述語言和網(wǎng)表,對資源的消耗做簡要分析。 本論文的創(chuàng)新點(diǎn)是采用新的開發(fā)環(huán)境System Generator for DSP實(shí)現(xiàn)視頻圖像算法。這種開發(fā)視頻圖像算法的方式靈活性強(qiáng)、設(shè)計(jì)周期短、驗(yàn)證方便、是視頻圖像處理發(fā)展的必然趨勢。

    標(biāo)簽: FPGA 視頻圖像 處理系統(tǒng)

    上傳時(shí)間: 2013-05-20

    上傳用戶:fudong911

  • 基于FPGA的直擴(kuò)調(diào)制解調(diào)器的設(shè)計(jì)與實(shí)現(xiàn).rar

    擴(kuò)頻通信系統(tǒng)與常規(guī)的通信系統(tǒng)相比,具有很強(qiáng)的抗窄帶干擾,抗多徑干擾,抗人為干擾的能力,并具有信息隱蔽、多址保密通信等優(yōu)點(diǎn)。在近年來得到了迅速的發(fā)展。本論文主要討論和實(shí)現(xiàn)了基于FPGA的直接序列擴(kuò)頻信號的解擴(kuò)解調(diào)處理。論文對該直擴(kuò)通信系統(tǒng)和FPGA設(shè)計(jì)方法進(jìn)行了相關(guān)研究,最后用Altera公司的最新的FPGA開發(fā)平臺Quarus Ⅱ5.0實(shí)現(xiàn)了相關(guān)設(shè)計(jì)。 整個(gè)系統(tǒng)分為兩個(gè)部分,發(fā)送部分和接收部分。發(fā)送部分主要有串并轉(zhuǎn)換、差分卷積編碼、PN碼擴(kuò)頻、QPSK調(diào)制、成型濾波等模塊。接收部分主要有前端抗干擾、數(shù)字下變頻、解擴(kuò)解調(diào)等模塊。 論文首先介紹了擴(kuò)頻通信系統(tǒng)的特點(diǎn)以及相關(guān)技術(shù)的國內(nèi)外發(fā)展現(xiàn)狀,并介紹了本論文的研究思路和內(nèi)容。 然后,論文分析了幾種常用的窄帶干擾抑制、載波同步及PN碼同步算法,結(jié)合實(shí)際需要,設(shè)計(jì)了一種零中頻DSSS解調(diào)解擴(kuò)方案。給出了抗窄帶干擾、PN碼捕獲及跟蹤以及載波同步的算法分析,采用了基于數(shù)字外差調(diào)制的自適應(yīng)陷波器來進(jìn)行前端窄帶干擾抑制處理,用基于自適應(yīng)門限技術(shù)的滑動(dòng)相關(guān)捕獲和分時(shí)復(fù)用單相關(guān)器跟蹤來改善PN碼同步的性能,用基于硬判決的COSTAS(科斯塔斯)環(huán)來減少載波提取的算法復(fù)雜度,用改進(jìn)型CORDIC算法實(shí)現(xiàn)NCO來方便的進(jìn)行擴(kuò)展。 接著,論文給出了系統(tǒng)總體設(shè)計(jì)和發(fā)送及接受子系統(tǒng)的各個(gè)功能模塊的實(shí)現(xiàn)分析以及在Quartus Ⅱ5.0上的實(shí)現(xiàn)細(xì)節(jié),給出了仿真結(jié)果。 然后論文介紹了整個(gè)系統(tǒng)的硬件電路設(shè)計(jì)和它在真實(shí)系統(tǒng)中連機(jī)調(diào)試所得到的測試結(jié)果,結(jié)果表明該系統(tǒng)具有性能穩(wěn)定,靈活性好,生產(chǎn)調(diào)試容易,體積小,便于升級等特點(diǎn)并且達(dá)到課題各項(xiàng)指標(biāo)的要求。 最后是對論文工作的一些總結(jié)和對今后工作的展望。

    標(biāo)簽: FPGA 調(diào)制解調(diào)器

    上傳時(shí)間: 2013-05-23

    上傳用戶:磊子226

  • PCB_LAYOUT(臺灣資深硬體工程師15年Layout資料).rar

    臺灣資深硬體工程師15年Layout資料

    標(biāo)簽: PCB_LAYOUT Layout 工程師

    上傳時(shí)間: 2013-07-19

    上傳用戶:6404552

  • proteus中基于51單片機(jī)的數(shù)字電壓表的仿真.rar

    proteus中基于51單片機(jī)的數(shù)字電壓表的仿真

    標(biāo)簽: proteus 51單片機(jī) 數(shù)字電壓表

    上傳時(shí)間: 2013-07-11

    上傳用戶:kbnswdifs

  • 萬用表和示波器的使用方法.rar

    萬用表和示波器的使用方法.rar 兩個(gè)DOC文件,對初入電子行業(yè)的程序員很有幫助。

    標(biāo)簽: 萬用表 示波器

    上傳時(shí)間: 2013-04-24

    上傳用戶:小碼農(nóng)lz

  • 基于ADE7878芯片的諧波電能表的設(shè)計(jì)與校表流程

    基于ADE7878芯片的諧波電能表的設(shè)計(jì)與校表流程:本文主要介紹了ADI公司最新推出的三相高精度多功能電能計(jì)量芯片ADE7878,以及其在諧波計(jì)量中的應(yīng)用,重點(diǎn)闡述了ADE7878的功能特點(diǎn),典型電路

    標(biāo)簽: 7878 ADE 芯片 電能表

    上傳時(shí)間: 2013-07-29

    上傳用戶:釣鰲牧馬

  • LED驅(qū)動(dòng)IC產(chǎn)品參數(shù)比較表

    LED驅(qū)動(dòng)IC產(chǎn)品參數(shù)比較表

    標(biāo)簽: LED IC產(chǎn)品 驅(qū)動(dòng) 參數(shù)

    上傳時(shí)間: 2013-05-21

    上傳用戶:stvnash

  • FPGA的測試

    隨著FPGA(FieldProgrammableGateArray)器件的應(yīng)用越來越廣泛且重要,F(xiàn)PGA的測試技術(shù)也得到了廣泛重視和研究。基于FPGA可編程的特性,應(yīng)用獨(dú)立的測試(工廠測試)需要設(shè)計(jì)數(shù)個(gè)測試編程和測試向量來完成FPGA的測試,確保芯片在任何用戶可能的編程下都可靠工作。 本論文正是針對上述問題,以XilinxXC4000E系列FPGA為主要的研究對象,在詳細(xì)研究FPGA內(nèi)部結(jié)構(gòu)的基礎(chǔ)上,基于“分治法”的基本思路對FPGA的測試?yán)碚摵头椒ㄗ隽颂剿餍匝芯俊?研究完成了對可編程邏輯模塊(ConfigrableLogicBlock)及其子模塊的測試。主要基于“分治法”對CLB及其子模塊進(jìn)位邏輯(CLM)、查找表(LUT)的RAM工作模式等進(jìn)行了測試劃分,分別實(shí)現(xiàn)了以“一維陣列”為基礎(chǔ)的測試配置和測試向量,以較少了測試編程次數(shù)完成了所有CLB資源的測試。 研究完成了對互連資源(ConfigrableInterconnectResource)的測試。基于普通數(shù)據(jù)總線的測試方法,針對互連資源主要由線段和NMOS開關(guān)管組成的特點(diǎn)及其自身的故障模型,通過手工連線實(shí)現(xiàn)測試配置,僅通過4次編程就實(shí)現(xiàn)了對其完全測試。 在測試?yán)碚撗芯康幕A(chǔ)上,我們開發(fā)了能對FPGA器件進(jìn)行實(shí)際測試的測試平臺。基于硬件仿真器的測試平臺通過高速光纖連接工作站上的EDA仿真軟件,把軟件語言描述的測試波形通過硬件仿真器轉(zhuǎn)化為真實(shí)測試激勵(lì),測試響應(yīng)再讀回到仿真軟件進(jìn)行觀察,能夠靈活、快速的完成FPGA器件的配置和測試。該平臺在國內(nèi)首次實(shí)現(xiàn)了軟硬件協(xié)同在線測試FPGA。在該平臺支持下,我們成功完成了對各軍、民用型號FPGA的測試任務(wù)。 本研究成果為國內(nèi)自主研發(fā)FPGA器件提供了有力保障,具有重大科研與實(shí)踐價(jià)值,成功解決了國外公司在FPGA測試技術(shù)上的壟斷問題,幫助國產(chǎn)FPGA器件實(shí)現(xiàn)完全國產(chǎn)化。

    標(biāo)簽: FPGA 測試

    上傳時(shí)間: 2013-05-17

    上傳用戶:wangyi39

  • ADXL345數(shù)據(jù)表

    加速度傳感器ADXL345的數(shù)據(jù)表,內(nèi)有詳細(xì)的ADXL345說明。

    標(biāo)簽: ADXL 345 數(shù)據(jù)表

    上傳時(shí)間: 2013-04-24

    上傳用戶:mdrd3080

主站蜘蛛池模板: 长泰县| 额济纳旗| 大荔县| 武义县| 永和县| 东港市| 苗栗市| 神农架林区| 吉林市| 龙江县| 云浮市| 革吉县| 兴义市| 镇沅| 维西| 开平市| 芜湖县| 潢川县| 丰台区| 淮安市| 山东| 荣成市| 焦作市| 刚察县| 柳江县| 彰武县| 营口市| 中牟县| 恩施市| 赤城县| 柘荣县| 哈尔滨市| 屯昌县| 城市| 兰州市| 江达县| 稻城县| 松江区| 左贡县| 罗城| 同德县|