1、啟動(dòng)操作,啟動(dòng)Multisim10以后,出現(xiàn)以下界面,如圖1所示。2、Multisim10打開后的界面如圖2所示:主要有菜單欄,工具欄,縮放欄,設(shè)計(jì)欄,仿真欄,工程欄,元件欄,儀器欄,電路圖編輯窗口等部分組成。3、選擇文件/新建/原理圖,即彈出圖3所示的主設(shè)計(jì)窗口。(1).選中“模擬虛擬元件(ANALOG_VIRTUAC)其“元件”欄中僅有虛擬比較器、三端虛擬運(yùn)放和五端虛擬運(yùn)放3個(gè)品種可供調(diào)用。(2).選中“運(yùn)算放大器(OPAMP)。其“元件”欄中包括了國外許多公司提供的多達(dá)4243種各種規(guī)格運(yùn)放可供調(diào)用。(3).選中“諾頓運(yùn)算放大器(OPAMP_NORTON其“元件”欄中有16種規(guī)格諾頓運(yùn)放可供調(diào)用。(4).選中“比較器(COMPARATOR)其“元件”欄中有341種規(guī)格比較器可供調(diào)用。(5).選中“寬帶運(yùn)放(WIDEBAND_AMPS其“元件”欄中有144種規(guī)格寬帶運(yùn)放可供調(diào)用,寬帶運(yùn)放典型值達(dá)100MHz主要用于視頻放大電路。(6).選中“特殊功能運(yùn)放(SPECIAL_FUNCTION)其“元件”欄中有165種規(guī)格特殊功能運(yùn)放可供調(diào)用,主要包括測(cè)試運(yùn)放、視頻運(yùn)放、乘法器/除法器、前置放大器和有源濾波器等。
標(biāo)簽: multisim
上傳時(shí)間: 2022-07-22
上傳用戶:wangshoupeng199
CPU:MSP430系列單片機(jī)的CPU和通用微處理器基本相同,只是在設(shè)計(jì)上采用了面向控制的結(jié)構(gòu)和指令系統(tǒng)。MSP430的內(nèi)核CPU結(jié)構(gòu)是按照精簡(jiǎn)指令集和高透明的宗旨而設(shè)計(jì)的,使用的指令有硬件執(zhí)行的內(nèi)核指令和基于現(xiàn)有硬件結(jié)構(gòu)的仿真指令。這樣可以提高指令執(zhí)行速度和效率,增強(qiáng)了MSP430的實(shí)時(shí)處理能力。存儲(chǔ)器:存儲(chǔ)程序、數(shù)據(jù)以及外圍模塊的運(yùn)行控制信息。有程序存儲(chǔ)器和數(shù)據(jù)存儲(chǔ)器。對(duì)程序存儲(chǔ)器訪問總是以字形式取得代碼,而對(duì)數(shù)據(jù)可以用字或字節(jié)方式訪問。其中MSP430各系列單片機(jī)的程序存儲(chǔ)器有ROM、OTP、EPROM和FLASH型。外圍模塊:經(jīng)過MAB、MDB、中斷服務(wù)及請(qǐng)求線與CPU相連。MSP430不同系列產(chǎn)品所包含外圍模塊的種類及數(shù)目可能不同。它們分別是以下一些外圍模塊的組合:時(shí)鐘模塊、看門狗、定時(shí)器A、定時(shí)器B、比較器A、串口0、1、硬件乘法器、液晶驅(qū)動(dòng)器、模數(shù)轉(zhuǎn)換、數(shù)模轉(zhuǎn)換、端口、基本定時(shí)器、DMA控制器等。
上傳時(shí)間: 2022-07-28
上傳用戶:slq1234567890
VIP專區(qū)-嵌入式/單片機(jī)編程源碼精選合集系列(83)資源包含以下內(nèi)容:1. TI MSP430 I2C模塊實(shí)現(xiàn) 日歷時(shí)鐘系統(tǒng)設(shè)計(jì)方案的源碼 全部代碼.2. 基于TI MSP430 的SmartMedia卡的本地存儲(chǔ)系統(tǒng)源碼.3. Altera CycloneIII_Starter_Kit 開發(fā)板原理圖.4. 嵌入式程序.5. 飛利普ARM2132電路原理圖及PCB圖,protel99格式。.6. 在Quartus下使用D觸發(fā)器來加入延遲.7. USB轉(zhuǎn)并口 含有PCB和原理圖 速度已經(jīng)有所改善.8. Jennic ZigBee中文開發(fā)指南.9. cs8900網(wǎng)卡在嵌入式系統(tǒng)中的驅(qū)動(dòng),網(wǎng)上很少有此網(wǎng)卡驅(qū)動(dòng)的源代碼,并且cs8900的datasheet寫的非常亂,這個(gè)網(wǎng)卡驅(qū)動(dòng)是我用了快2個(gè)星期弄出來的,分享給大家,希望大家少走彎路..10. 本人購買的嵌入式系統(tǒng)開發(fā)板里面帶的光盤資料,非常有用的實(shí)時(shí)操作系統(tǒng),源代碼開發(fā)..11. 嵌入式系統(tǒng)開發(fā).在S3C44B0X處理器下的一個(gè)相當(dāng)于pc電腦的BIOS,主要實(shí)現(xiàn)系統(tǒng)啟動(dòng)以及初始化功能.非常底層的代碼..12. 杭州立宇泰的s3c2410開發(fā)板的USB啟動(dòng)代碼,里有usb驅(qū)動(dòng).可降低usb開發(fā)的難度..13. 串口阿啊啊 啊啊幾個(gè)拉開覺得福阿德司法阿斯頓金卡速度fiao].14. TI公司的AD8361的VHDL控制程序.15. ST71x以太網(wǎng)測(cè)試程序.開發(fā)環(huán)境:ads. 連好網(wǎng)線,在windows下.16. 液晶FM12864-1驅(qū)動(dòng)程序.17. Maxim實(shí)時(shí)時(shí)鐘芯片DS1302驅(qū)動(dòng)程序.18. ADI芯片AD7705驅(qū)動(dòng)程序.19. GM8125芯片的驅(qū)動(dòng)程序.20. 新型網(wǎng)絡(luò)芯片enc28j60驅(qū)動(dòng)程序.21. 北京合眾達(dá)電子技術(shù)有限責(zé)任公司用于DSP圖像處理程序設(shè)計(jì)文獻(xiàn).22. 基于fpga和sopc的用VHDL語言編寫的EDA含異步清0和同步時(shí)鐘使能的加法計(jì)數(shù)器.23. 基于fpga和sopc的用VHDL語言編寫的EDA7段數(shù)碼顯示譯碼器.24. 基于fpga和sopc的用VHDL語言編寫的EDA8段數(shù)碼顯示譯碼器.25. 基于fpga和sopc的用VHDL語言編寫的EDA數(shù)控分頻器.26. 基于fpga和sopc的用VHDL語言編寫的EDA正弦信號(hào)發(fā)生器.27. 基于fpga和sopc的用VHDL語言編寫的EDA8位16進(jìn)制頻率計(jì).28. 基于fpga和sopc的用VHDL語言編寫的EDA序列檢測(cè)器.29. 基于fpga和sopc的用VHDL語言編寫的EDA的ADC0809采樣控制電路.30. 基于fpga和sopc的用VHDL語言編寫的EDA數(shù)據(jù)采集電路和簡(jiǎn)易存儲(chǔ)示波器.31. 基于fpga和sopc的用VHDL語言編寫的EDA比較器和D/A器件實(shí)現(xiàn).32. 基于fpga和sopc的用VHDL語言編寫的EDA移位相加硬件乘法器.33. 基于fpga和sopc的用VHDL語言編寫的EDA樂曲硬件演奏電路.34. 基于fpga和sopc的用VHDL語言編寫的EDA乒乓球游戲電路.35. 基于fpga和sopc的用VHDL語言編寫的EDA等精度頻率設(shè)計(jì).36. 基于fpga和sopc的用VHDL語言編寫的EDA采樣高速A/D的存儲(chǔ)示波器.37. 基于fpga和sopc的用VHDL語言編寫的EDA信號(hào)采集與頻譜分析電路.38. 基于fpga和sopc的用VHDL語言編寫的EDA的DDS信號(hào)發(fā)生器.39. 基于fpga和sopc的用VHDL語言編寫的EDA數(shù)字移相信號(hào)發(fā)生器.40. 基于fpga和sopc的用VHDL語言編寫的EDA的PS/2鼠標(biāo)鍵盤控制模塊.
標(biāo)簽:
上傳時(shí)間: 2013-04-15
上傳用戶:eeworm
為了縮短加法電路運(yùn)行時(shí)間,提高FPGA運(yùn)行效率,利用選擇進(jìn)位算法和差額分組算法用硬件電路實(shí)現(xiàn)32位加法器,差額分組中的加法單元是利用一種改進(jìn)的超前進(jìn)位算法實(shí)現(xiàn),選擇進(jìn)位算法可使不同的分組單元并行運(yùn)算,利用低位的運(yùn)算結(jié)果選擇高位的進(jìn)位為1或者進(jìn)位為零的運(yùn)算結(jié)果,節(jié)省了進(jìn)位選擇等待的時(shí)間,最后利用XILINX進(jìn)行時(shí)序仿真,在FPGA上進(jìn)行驗(yàn)證,可穩(wěn)定運(yùn)行在高達(dá)50兆的頻率,理論分析與計(jì)算機(jī)仿真表明該算法切實(shí)可行、有效并且易于實(shí)現(xiàn)。
標(biāo)簽: 進(jìn)位 加法器 硬件 電路實(shí)現(xiàn)
上傳時(shí)間: 2013-12-19
上傳用戶:jshailingzzh
乘法器是硬件設(shè)計(jì)中的很常見也很重要的一個(gè)模塊,它的VHDL硬件實(shí)現(xiàn)很好的解決了軟件編程中做乘法速度慢的問題,在實(shí)時(shí)高速系統(tǒng)應(yīng)用中或DSP軟核或數(shù)字信號(hào)處理硬件實(shí)現(xiàn)算法中,經(jīng)常能使用到乘法器,所以經(jīng)典的高速乘法器IP 很有參考價(jià)值
標(biāo)簽: 乘法器 硬件設(shè)計(jì) 模塊
上傳時(shí)間: 2015-03-18
上傳用戶:yimoney
關(guān)于硬件平臺(tái)實(shí)現(xiàn)乘法器的構(gòu)架的書,不錯(cuò)哦。
標(biāo)簽: 硬件平臺(tái) 乘法器 構(gòu)架
上傳時(shí)間: 2013-12-26
上傳用戶:gxmm
使用硬件實(shí)現(xiàn),通過FPGA驗(yàn)證的效率較高的加法器,
標(biāo)簽: FPGA 硬件實(shí)現(xiàn) 效率 加法器
上傳時(shí)間: 2016-05-11
上傳用戶:希醬大魔王
使用硬件實(shí)現(xiàn),效率較高的乘法器,通過FPGA驗(yàn)證的
標(biāo)簽: FPGA 硬件實(shí)現(xiàn) 效率 乘法器
上傳時(shí)間: 2013-12-10
上傳用戶:龍飛艇
DS18B20 單線數(shù)字溫度計(jì)指南,除硬件結(jié)構(gòu)介紹外,還包含有匯編語言源代碼及C語言源你碼,是一個(gè)很不錯(cuò)的開發(fā)參考資料.
上傳時(shí)間: 2016-09-20
上傳用戶:wyc199288
用硬件描述語言編程實(shí)現(xiàn)減法器,實(shí)現(xiàn)兩個(gè)操作數(shù)的減法
上傳時(shí)間: 2014-01-14
上傳用戶:gundamwzc
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1