亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

硬件工程

  • MP3制作方法和原理圖(包括硬件部分知識(shí))

    ·詳細(xì)說(shuō)明:MP3制作方法和原理圖(包括硬件部分知識(shí))-MP3 manufacture method and schematic diagram (including hardware partial knowledge) 文件列表:   MP3制作   .......\新型MP3解碼芯片VS1001K及其應(yīng)用.files   .......\.............

    標(biāo)簽: MP3 原理圖 硬件

    上傳時(shí)間: 2013-05-27

    上傳用戶(hù):yph853211

  • 基于FPGA的有源濾波器系統(tǒng)硬件設(shè)計(jì)

    由于各種非線性電力電子裝置的和功率開(kāi)關(guān)器件的廣泛應(yīng)用產(chǎn)生了諧波。隨著對(duì)電能質(zhì)量要求的不斷提高,各種治理諧波的電力電子裝置就產(chǎn)生了。諧波治理的方法主要有無(wú)源濾波技術(shù)和有源電力濾波器技術(shù)。傳統(tǒng)的方法采用LC 無(wú)源濾波器,與無(wú)源濾波器相比有源電力濾波器具有很大的優(yōu)越性,因此越來(lái)越多的應(yīng)用到治理諧波污染中。隨著以DSP 和FPGA 的高速發(fā)展,以全數(shù)字化控制技術(shù)實(shí)現(xiàn)的有源電力濾波器必將更多的應(yīng)用到諧波裝置中去。本文深入分析了諧波治理的研究背景意義和有源濾波器的研究現(xiàn)狀和發(fā)展趨勢(shì)。介紹了有源濾波器的基本的工作原理;分類(lèi);諧波的檢測(cè)方法和控制策略,在各個(gè)方法的比較上選用基于瞬時(shí)無(wú)功功率理論的諧波檢測(cè)法對(duì)諧波電流進(jìn)行了檢測(cè)。并提出了一種基于 DSP 及FPGA 控制的有源電力濾波器的設(shè)計(jì)方案,重點(diǎn)研究了三相并聯(lián)型有源濾波器的控制系統(tǒng)及硬件設(shè)計(jì)。本文還對(duì)系統(tǒng)的功率器件進(jìn)行了分析并選用IGBT 作為其開(kāi)關(guān)器件。設(shè)計(jì)了IGBT 驅(qū)動(dòng)及保護(hù)電路,利用理論分析和仿真結(jié)果設(shè)定了系統(tǒng)直流側(cè)電容和輸出電感的參數(shù)。對(duì)整個(gè)系統(tǒng)進(jìn)行了Simulink 仿真實(shí)驗(yàn),選用DSP 和和FPGA 作為核心處理芯片,DSP 用來(lái)采集數(shù)據(jù)并檢測(cè)諧波,F(xiàn)PGA 用來(lái)實(shí)現(xiàn)PWM 脈沖的輸出。設(shè)計(jì)并調(diào)試出非線性負(fù)載,傳感器采集,電流電壓調(diào)理電路,主電路,過(guò)零檢測(cè)電路,IGBT 的驅(qū)動(dòng)及吸收緩沖電路。并在此基礎(chǔ)上搭建出了試驗(yàn)平臺(tái)。給出了DSP 及FPGA 的軟件設(shè)計(jì)思想和流程。

    標(biāo)簽: FPGA 有源濾波器 硬件設(shè)計(jì)

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):youth25

  • VHDL硬件描述語(yǔ)言與數(shù)字邏輯電路設(shè)計(jì)

    ·VHDL硬件描述語(yǔ)言與數(shù)字邏輯電路設(shè)計(jì) 

    標(biāo)簽: VHDL 硬件描述語(yǔ)言 數(shù)字邏輯 電路設(shè)計(jì)

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):李彥東

  • MPEG4解碼源代碼(包含完整的工程文件)

    ·詳細(xì)說(shuō)明:MPEG4解碼源代碼 包含完整的工程文件。-MPEG4 decoding source code contains the integrity the project document. 文件列表:   jpeglib   .......\Basic.h   .......\BMPDLG.cpp   .......\BMPDLG.h &n

    標(biāo)簽: MPEG4 解碼 源代碼 工程

    上傳時(shí)間: 2013-07-06

    上傳用戶(hù):jlyaccounts

  • 《從算法設(shè)計(jì)到硬件邏輯的實(shí)現(xiàn)》

    ·本書(shū)是《從算法設(shè)計(jì)到硬線邏輯的實(shí)現(xiàn)——復(fù)雜數(shù)字邏輯系統(tǒng)的Verilog HDL設(shè)計(jì)技術(shù)和方法》的配套用書(shū)。主要內(nèi)容包括12個(gè)實(shí)驗(yàn)練習(xí)和Verilog的語(yǔ)法手冊(cè)。各個(gè)實(shí)驗(yàn)由淺入深,從簡(jiǎn)單到復(fù)雜,介紹了用Verilog語(yǔ)言設(shè)計(jì)數(shù)字電路系統(tǒng)的實(shí)用方法與技術(shù),有較強(qiáng)的實(shí)踐性與指導(dǎo)意義。語(yǔ)法部分包括標(biāo)志符的使用、基本語(yǔ)句以及系統(tǒng)任務(wù)與函數(shù)的介紹。內(nèi)容較為詳盡,可方便學(xué)生與工程技術(shù)人員查詢(xún)使用,對(duì)學(xué)習(xí)Veri

    標(biāo)簽: 算法設(shè)計(jì) 硬件 邏輯

    上傳時(shí)間: 2013-06-30

    上傳用戶(hù):萬(wàn)有引力

  • 《Verilog HDL 硬件描述語(yǔ)言》

    ·詳細(xì)說(shuō)明:正式出版物《Verilog HDL 硬件描述語(yǔ)言》一書(shū)的精美 PDF 電子版。- Official publication Verilog HDL Hardware Description Language a book fine PDF electron version.目      錄譯者序前言第1章   簡(jiǎn)介&n

    標(biāo)簽: nbsp Verilog HDL 硬件描述語(yǔ)言

    上傳時(shí)間: 2013-07-02

    上傳用戶(hù):6404552

  • 《牛津英語(yǔ) 電子與機(jī)械工程》

    ·《牛津英語(yǔ) 電子與機(jī)械工程》(Oxford English for Electrical and Mechanical Engineering)資料鏈接 http://www.oup.com/elt/catalogue/isbn/5286?cc=global國(guó)外高校學(xué)生或工程人員的學(xué)習(xí)用書(shū),內(nèi)容生動(dòng)實(shí)用,英語(yǔ)與專(zhuān)業(yè)知識(shí)的結(jié)合,中級(jí)讀物,值得向大家推薦。

    標(biāo)簽: nbsp 牛津 機(jī)械工程 英語(yǔ)

    上傳時(shí)間: 2013-07-23

    上傳用戶(hù):gdgzhym

  • 中國(guó)模具工程大典 第7卷 壓力鑄造與金屬型鑄造模具設(shè)計(jì).pdf

    資料->【F】機(jī)械結(jié)構(gòu)->【F1】機(jī)械叢書(shū)->中國(guó)模具工程大典 (共9卷)->中國(guó)模具工程大典 第7卷 壓力鑄造與金屬型鑄造模具設(shè)計(jì).pdf

    標(biāo)簽: 模具 工程 壓力

    上傳時(shí)間: 2013-06-18

    上傳用戶(hù):cy_ewhat

  • (全美經(jīng)典)工程電磁場(chǎng)基礎(chǔ)

    ·(全美經(jīng)典)工程電磁場(chǎng)基礎(chǔ) J.A.埃德米尼斯特爾 2002年 7-03-009390-9

    標(biāo)簽: 工程 電磁場(chǎng)

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):zhangyigenius

  • 神經(jīng)網(wǎng)絡(luò)PID飛行控制算法的FPGA實(shí)現(xiàn)

    神經(jīng)網(wǎng)絡(luò)控制算法作為一種比較成熟的智能控制算法,在空空導(dǎo)彈的理論研究中也得到了很多應(yīng)用,但它的實(shí)際應(yīng)用通常是通過(guò)軟件實(shí)現(xiàn)的,而軟件實(shí)現(xiàn)是串行執(zhí)行指令,運(yùn)行速度慢,可靠性低,很難滿足實(shí)際導(dǎo)彈制導(dǎo)系統(tǒng)實(shí)時(shí)性的要求??刂扑惴ㄓ布?shí)現(xiàn)的最大特點(diǎn)就是可提高控制算法的實(shí)時(shí)運(yùn)算速度和可靠性。本課題針對(duì)導(dǎo)彈制導(dǎo)系統(tǒng),以FPGA為硬件平臺(tái)研究神經(jīng)網(wǎng)絡(luò)控制算法的硬件實(shí)現(xiàn)。本文首先對(duì)BP神經(jīng)網(wǎng)絡(luò)算法思想進(jìn)行了深入分析,并對(duì)BP網(wǎng)絡(luò)的各個(gè)階段進(jìn)行了理論推導(dǎo),最后對(duì)BP神經(jīng)網(wǎng)絡(luò)PID飛行控制算法進(jìn)行了研究和總結(jié),為硬件實(shí)現(xiàn)提供了理論基礎(chǔ)。基于對(duì)上述理論的深入研究和分析,本文提出了一種適合FPGA實(shí)現(xiàn)該神經(jīng)網(wǎng)絡(luò)控制算法的硬件實(shí)現(xiàn)模型。在該模型中,神經(jīng)網(wǎng)絡(luò)各層之間采用串行執(zhí)行數(shù)據(jù)方式,層間則采用并行運(yùn)行方式,可有效提高系統(tǒng)的運(yùn)算速度。由于模塊化、層次化的自頂向下的模塊化設(shè)計(jì)方法可有效減少錯(cuò)誤的產(chǎn)生,是設(shè)計(jì)復(fù)雜大規(guī)模系統(tǒng)的理想設(shè)計(jì)方法。本文采用了此設(shè)計(jì)方法,通過(guò)把系統(tǒng)模塊化,對(duì)各個(gè)子模塊分別用VHDL硬件描述語(yǔ)言進(jìn)行描述,并基于QUARTUS II軟件開(kāi)發(fā)平臺(tái)進(jìn)行綜合和仿真,直到達(dá)到研究設(shè)計(jì)要求。最后將仿真程序源代碼下載配置到具體的Cyclone II系列EP2C70 FPGA芯片中,應(yīng)用于某實(shí)際導(dǎo)彈控制系統(tǒng)的研究。理論分析和實(shí)驗(yàn)結(jié)果表明該神經(jīng)網(wǎng)絡(luò)飛行控制算法的FPGA硬件實(shí)現(xiàn)是有效可行的,可滿足系統(tǒng)實(shí)時(shí)性的要求,為制導(dǎo)系統(tǒng)的實(shí)際工程實(shí)現(xiàn)提供了基礎(chǔ)。

    標(biāo)簽: FPGA PID 神經(jīng)網(wǎng)絡(luò) 飛行控制

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):冇尾飛鉈

主站蜘蛛池模板: 铁岭县| 邯郸市| 正镶白旗| 马公市| 新泰市| 蒙自县| 东丽区| 清涧县| 镇康县| 元氏县| 新建县| 浏阳市| 威宁| 岑溪市| 浙江省| 陕西省| 英吉沙县| 修水县| 六安市| 丹寨县| 南皮县| 色达县| 望谟县| 钟山县| 凉山| 漳州市| 荥经县| 镇安县| 望都县| 金乡县| 平远县| 邵阳市| 卓尼县| 惠东县| 高陵县| 日喀则市| 子洲县| 沙洋县| 台江县| 密云县| 三原县|