作為在保障網絡安全方面扮演著至關重要角色的防火墻技術從出現到發展至今一直是網絡安全研究中的關鍵技術之一,隨著互聯網的迅猛發展,它在信息化、網絡化的過程中也變的越來越重要。為了使防火墻能快速且深入地對網絡數據傳輸過程中的海量信息進行安全檢測,并能應對來自各個網絡層的威脅,將傳統的基于軟件的防火墻轉向硬件平臺實現是不可阻擋的發展趨勢。 首先闡述了網絡安全的現狀、網絡安全研究的重大意義、防火墻目前的發展狀況及未來的發展趨勢,然后介紹了防火墻的概念、功能和分類。重點分析了著名的開源入侵檢測系統Snort的功能實現及數據結構,對Linux中自帶的網絡安全工具Iptables/Netfilter的工作原理做了簡要介紹,然后對現在較流行的基于軟件的字符串匹配算法和硬件實現方法進行對比分析,通過對已存在的解決方法的深入研究,提出了基于ARM處理器并采用內容可尋址存儲器(CAM)的硬件防火墻系統設計方案。將Snort中對數據包載荷檢測部分中的順序檢測替換為由CAM結合Wu-Manbcr多模式匹配算法實現,其中CAM完成短模式匹配,Wu-Manber算法完成長模式匹配,并將Snort與Iptables/Netfilter有機結合移植到基于ARM的嵌入式平臺中,系統可以通過主機對防火墻的狀態進行實時監控和規則更新。 設計了防火墻的整個硬件電路,其中重點分析了CAM模塊的設計。通過對Sourcefire的Snort VRT2.4版免費規則庫的統計分析和計算模擬得出了對規則集的最佳劃分長度;在軟件部分研究了Bootloader制作、Linux內核的裁減與移植及根文件系統制作等內容。重點分析了摩托羅拉公司的專用CAM芯片MCM69C432的驅動程序設計和相應的調用方法,并結合主機軟件部分的功能分析了雙方的通信協議及實現,最后通過程序對系統仿真并選用林肯數據集進行模擬測試,測試結果表明系統比以前效率有了大幅提高,過濾速度已達到最初設計目標,證明了此硬件防火墻方案的可行性。 最后總結了本人的工作并指出此種方案的硬件防火墻的不足、需要改進之處和它的良好應用前景。
上傳時間: 2013-07-24
上傳用戶:lanwei
模糊控制是近代控制理論中一種基于模糊數學理論、采用語言規則與模糊推理等新穎技術的高級控制策略,它是當前研究熱點——智能控制中的一個重要分支,發展迅速、應用廣泛、實效顯著、引人關注。 本書主要內容有模糊數學基礎、模糊邏輯理論、模糊控制系統與模糊控制器、模糊控制器的設計與分析、模糊控制理論研究、基于多值邏輯的硬件模糊控制器、模糊集成控制器與系統、模糊控制用的通用芯片和模糊控制應用實例等。這次修訂著重增加了多值邏輯理論與應用技術、模糊Petri網和模糊H網理論及嵌入式模糊Petri網知識表示與推理算法,以及基于多值邏輯的模糊控制器硬件實現機理、設計與性能分析等內容。原理與理論部分的論述條理清楚,通俗易懂;應用技術與實例面廣量多,說明翔實;全書圖文并茂,由淺入深;開卷有益,宜于自學入門。 本書可作為各高等院校相關專業的教師、研究生和高年級學生的教學與研究的參考用書;也可以作為信息學科相關領域,特別是自動化領域的高科技研究和開發部門與公司的工程技術人員、科研工作者的主要參考書。
上傳時間: 2013-06-24
上傳用戶:suxuan110425
波前處理機是自適應光學系統中實時信號處理和運算的核心,隨著自適應光學系統得發展,波前傳感器的采樣頻率越來越高,這就要求波前處理機必須有更強的數據處理能力以保證系統的實時性。在整個波前處理機的工作流程中,對CCD傳來的實時圖像數據進行實時處理是第一步,也是十分重要的一步。如果不能保證圖像處理的實時性,那么后續的處理過程都無從談起。因此,研制高性能的圖像處理平臺,對波前處理機性能的提高具有十分重要的意義。 論文介紹了本研究課題的背景以及國內外圖像處理技術的應用和發展狀況,接著介紹了傳統的專用和通用圖像處理系統的結構、特點和模型,并通過分析DSP芯片以及DSP系統的特點,提出了基于DSP和FPGA芯片的實時圖像處理系統。該系統不同于傳統基于PC機模式的圖像處理系統,發揮了DSP和FPGA兩者的優勢,能更好地提高圖像處理系統實時性能,同時也最大可能地降低成本。 論文根據圖像處理系統的設計目的、應用需求確定了器件的選型。介紹了主要的器件,接著從系統架構、邏輯結構、硬件各功能模塊組成等方面詳細介紹了DSP+FPGA圖像處理系統硬件設計,并分析了包括各種參數指標選擇、連接方式在內的具體設計方法以及應該注意的問題。 論文在闡述傳輸線理論的基礎上,在制作PCB電路板的過程中,針對高速電路設計中易出現的問題,詳細分析了高速PCB設計中的信號完整性問題,包括反射、串擾等,說明了高速PCB的信號完整性、電源完整性和電磁兼容性問題及其解決方法,進行了一定的理論和技術探討和研究。 論文還介紹了基于FPGA的邏輯設計,包括了圖像采集模塊的工作原理、設計方案和SDRAM控制器的設計,介紹了SDRAM的基本操作和工作時序,重點闡述系統中可編程器件內部模塊化SDRAM控制器的設計及仿真結果。 論文最后描述了硬件系統的測試及調試流程,并給出了部分的調試結果。 該系統主要優點有:實時性、高速性。硬件設計的執行速度,在高速DSP和FPGA中實現信號處理算法程序,保證了系統實時性的實現;性價比高。自行研究設計的電路及硬件系統比較好的解決了高速實時圖像處理的需求。
上傳時間: 2013-04-24
上傳用戶:firstbyte
隨著交通工具的迅猛發展,智能交通系統(Intelligent TransportationSystems,簡稱ITS)在交通管理中受到廣泛的關注。而在ITS中,車牌識別(LicensePlate Recognition,簡稱LPR)是其核心技術。車牌識別系統主要由數據采集和車牌識別算法兩個部分組成。由于車牌清晰程度、攝像機性能、氣候條件等因素的影響,牌照中的字符可能出現不清楚、扭曲、缺損或污跡干擾,這都給識別造成一定難度。因此,在復雜背景中快速準確地進行車牌定位成為車牌識別系統的難點。 本文研究和設計了一種集圖象采集,圖象識別,圖象傳輸等于一體的實時嵌入式系統。該平臺包括硬件系統設計與應用程序開發兩個方面,充分利用TI公司的C6000系列DSP強大的并行運算能力、以及FPGA的靈活時序邏輯控制技術,從硬件方面實現系統的高速運行。 本文的主要工作有兩部分組成,具體如下: (1) 在硬件設計方面:實現由A/D、電源、FPGA、DSP以及SDRAM和FLASH所組成的車牌識別系統;設計并完成系統的原理圖和印制板圖;完成電路板調試,以及完成FPGA.在高速圖像采集中的veriIog應用程序開發。 (2) 在軟件開發方面:完成Philips公司的SAA7113H的配置代碼開發,以及DSP底層的部分驅動程序開發。 該系統能夠實現25幀每秒的數字視頻流圖像數據的輸出,并由FPGA負責完成一幅720×572數據量的圖像采集。DSP負責系統的嵌入式操作,包括系統的控制和車牌識別算法的實現。 目前,嵌入式車牌識別系統硬件平臺已經搭建成功,系統軟件代碼程序也已經開發完成。本系統能夠實現高速圖像采集、嵌入式操作與車牌識別算法、UART數據通信等功能,具有速度快、穩定性高、體積小、功耗低等特點,為車牌識別算法提供一個較好的驗證平臺。
上傳時間: 2013-07-30
上傳用戶:gdgzhym
遺傳算法是一種基于自然選擇原理的優化算法,在很多領域有著廣泛的應用。但是,遺傳算法使用計算機軟件實現時,會隨著問題復雜度和求解精度要求的提高,產生很大的計算延時,這種計算的延時限制了遺傳算法在很多實時性要求較高場合的應用。為了提升運行速度,可以使用FPGA作為硬件平臺,設計數字系統完成遺傳算法。和軟件實現相比,硬件實現盡管在實時性和并行性方面具有很大優勢,但同時會導致系統的靈活性不足、通用性不強。本文針對上述矛盾,使用基于功能的模塊化思想,將基于FPGA的遺傳算法硬件平臺劃分成兩類模塊:系統功能模塊和算子功能模塊。針對不同問題,可以在保持系統功能模塊不變的前提下,選擇不同的遺傳算子功能模塊完成所需要的優化運算。本文基于Xilinx公司的Virtex5系列FPGA平臺,使用VerilogHDL語言實現了偽隨機數發生模塊、隨機數接口模塊、存儲器接口/控制模塊和系統控制模塊等系統功能模塊,以及基本位交叉算子模塊、PMX交叉算子模塊、基本位變異算子模塊、交換變異算子模塊和逆轉變異算子模塊等遺傳算法功能模塊,構建了系統功能構架和遺傳算子庫。該設計方法不僅使遺傳算法平臺在解決問題時具有更高的靈活性和通用性,而且維持了系統架構的穩定。本文設計了多峰值、不連續、不可導函數的極值問題和16座城市的旅行商問題 (TSP)對遺傳算法硬件平臺進行了測試。根據測試結果,該硬件平臺表現良好,所求取的最優解誤差均在1%以內。相對于軟件實現,該系統在求解一些復雜問題時,速度可以提高2個數量級。最后,本文使用FPGA實現了粗粒度并行遺傳算法模型,并用于 TSP問題的求解。將硬件平臺的運行速度在上述基礎上提高了近1倍,取得了顯著的效果。關鍵詞:遺傳算法,硬件實現,并行設計,FPGA,TSP
上傳時間: 2013-06-15
上傳用戶:hakim
波束形成模塊是聲納信號處理系統中的核心部分,其作用為在空域上加強來自某一方向的信號,抑制干擾,同時探測目標的方位。因此,波束形成模塊的研究在水下探測器、水下武器引信等聲納系統中顯得尤為重要。本文基于陣列波束形成的原理對圓陣自適應波束形成展開了比較深入的研究。 首先,本文概述了聲納波束形成的研究背景和研究現狀。基于本課題所研究的主動聲納模型,分析了主動聲納信號,提出應用復基帶信號進行波束形成的方案;對接收波束形成的原理和方法進行了比較詳細的推導和論述。 其次,本文重點對均勻圓形陣列流形的波束形成作了詳細分析和波束圖函數推導,并且應用MATLAB軟件進行了仿真分析。然后對LMS自適應算法進行了介紹,由對LMS算法的分析推導了DLMS算法,并對LMS算法和DLMS算法進行了分析,并將DLMS算法應用于均勻圓陣波束形成。仿真結果表明,基于FIR濾波架構的DLMS算法以犧牲部分收斂速度為代價,可獲得高速并行處理能力。DLMS自適應波束形成方法能使目標方向信號加強,同時將干擾信號零陷。 最后,本文介紹了基于FPGA的并行度為2的8陣元DLMS自適應波束形成設計思路以及實現方法。系統的整體結構采用了并行處理架構,而在單個支路采用了流水線技術。并應用硬件描述(VHDL)語言在QuartusⅡ4.0環境下設計了各軟件模塊和功能仿真。
上傳時間: 2013-04-24
上傳用戶:moonkoo7
DVB-T機頂盒原理圖及PCB,文件中帶有原理圖與PCB,可以用PADS打開,希望學習硬件的可以好好學習學習一下哦,想做參考設計的請您仔細核對一下,不保證原理圖里面沒有bug,但是學習之用還是可以的^_^
上傳時間: 2013-06-11
上傳用戶:624971116
由于各種非線性電力電子裝置的和功率開關器件的廣泛應用產生了諧波。隨著對電能質量要求的不斷提高,各種治理諧波的電力電子裝置就產生了。諧波治理的方法主要有無源濾波技術和有源電力濾波器技術。傳統的方法采用LC 無源濾波器,與無源濾波器相比有源電力濾波器具有很大的優越性,因此越來越多的應用到治理諧波污染中。隨著以DSP 和FPGA 的高速發展,以全數字化控制技術實現的有源電力濾波器必將更多的應用到諧波裝置中去。本文深入分析了諧波治理的研究背景意義和有源濾波器的研究現狀和發展趨勢。介紹了有源濾波器的基本的工作原理;分類;諧波的檢測方法和控制策略,在各個方法的比較上選用基于瞬時無功功率理論的諧波檢測法對諧波電流進行了檢測。并提出了一種基于 DSP 及FPGA 控制的有源電力濾波器的設計方案,重點研究了三相并聯型有源濾波器的控制系統及硬件設計。本文還對系統的功率器件進行了分析并選用IGBT 作為其開關器件。設計了IGBT 驅動及保護電路,利用理論分析和仿真結果設定了系統直流側電容和輸出電感的參數。對整個系統進行了Simulink 仿真實驗,選用DSP 和和FPGA 作為核心處理芯片,DSP 用來采集數據并檢測諧波,FPGA 用來實現PWM 脈沖的輸出。設計并調試出非線性負載,傳感器采集,電流電壓調理電路,主電路,過零檢測電路,IGBT 的驅動及吸收緩沖電路。并在此基礎上搭建出了試驗平臺。給出了DSP 及FPGA 的軟件設計思想和流程。
上傳時間: 2013-04-24
上傳用戶:youth25
目 錄 第一章 概述 3 第一節 硬件開發過程簡介 3 §1.1.1 硬件開發的基本過程 4 §1.1.2 硬件開發的規范化 4 第二節 硬件工程師職責與基本技能 4 §1.2.1 硬件工程師職責 4 §1.2.1 硬件工程師基本素質與技術 5 第二章 硬件開發規范化管理 5 第一節 硬件開發流程 5 §3.1.1 硬件開發流程文件介紹 5 §3.2.2 硬件開發流程詳解 6 第二節 硬件開發文檔規范 9 §2.2.1 硬件開發文檔規范文件介紹 9 §2.2.2 硬件開發文檔編制規范詳解 10 第三節 與硬件開發相關的流程文件介紹 11 §3.3.1 項目立項流程: 11 §3.3.2 項目實施管理流程: 12 §3.3.3 軟件開發流程: 12 §3.3.4 系統測試工作流程: 12 §3.3.5 中試接口流程 12 §3.3.6 內部驗收流程 13 第三章 硬件EMC設計規范 13 第一節 CAD輔助設計 14 第二節 可編程器件的使用 19 §3.2.1 FPGA產品性能和技術參數 19 §3.2.2 FPGA的開發工具的使用: 22 §3.2.3 EPLD產品性能和技術參數 23 §3.2.4 MAX + PLUS II開發工具 26 §3.2.5 VHDL語音 33 第三節 常用的接口及總線設計 42 §3.3.1 接口標準: 42 §3.3.2 串口設計: 43 §3.3.3 并口設計及總線設計: 44 §3.3.4 RS-232接口總線 44 §3.3.5 RS-422和RS-423標準接口聯接方法 45 §3.3.6 RS-485標準接口與聯接方法 45 §3.3.7 20mA電流環路串行接口與聯接方法 47 第四節 單板硬件設計指南 48 §3.4.1 電源濾波: 48 §3.4.2 帶電插拔座: 48 §3.4.3 上下拉電阻: 49 §3.4.4 ID的標準電路 49 §3.4.5 高速時鐘線設計 50 §3.4.6 接口驅動及支持芯片 51 §3.4.7 復位電路 51 §3.4.8 Watchdog電路 52 §3.4.9 單板調試端口設計及常用儀器 53 第五節 邏輯電平設計與轉換 54 §3.5.1 TTL、ECL、PECL、CMOS標準 54 §3.5.2 TTL、ECL、MOS互連與電平轉換 66 第六節 母板設計指南 67 §3.6.1 公司常用母板簡介 67 §3.6.2 高速傳線理論與設計 70 §3.6.3 總線阻抗匹配、總線驅動與端接 76 §3.6.4 布線策略與電磁干擾 79 第七節 單板軟件開發 81 §3.7.1 常用CPU介紹 81 §3.7.2 開發環境 82 §3.7.3 單板軟件調試 82 §3.7.4 編程規范 82 第八節 硬件整體設計 88 §3.8.1 接地設計 88 §3.8.2 電源設計 91 第九節 時鐘、同步與時鐘分配 95 §3.9.1 時鐘信號的作用 95 §3.9.2 時鐘原理、性能指標、測試 102 第十節 DSP技術 108 §3.10.1 DSP概述 108 §3.10.2 DSP的特點與應用 109 §3.10.3 TMS320 C54X DSP硬件結構 110 §3.10.4 TMS320C54X的軟件編程 114 第四章 常用通信協議及標準 120 第一節 國際標準化組織 120 §4.1.1 ISO 120 §4.1.2 CCITT及ITU-T 121 §4.1.3 IEEE 121 §4.1.4 ETSI 121 §4.1.5 ANSI 122 §4.1.6 TIA/EIA 122 §4.1.7 Bellcore 122 第二節 硬件開發常用通信標準 122 §4.2.1 ISO開放系統互聯模型 122 §4.2.2 CCITT G系列建議 123 §4.2.3 I系列標準 125 §4.2.4 V系列標準 125 §4.2.5 TIA/EIA 系列接口標準 128 §4.2.5 CCITT X系列建議 130 參考文獻 132 第五章 物料選型與申購 132 第一節 物料選型的基本原則 132 第二節 IC的選型 134 第三節 阻容器件的選型 137 第四節 光器件的選用 141 第五節 物料申購流程 144 第六節 接觸供應商須知 145 第七節 MRPII及BOM基礎和使用 146
標簽: 硬件工程師
上傳時間: 2013-05-28
上傳用戶:pscsmon
·內容簡介本書由淺入深、全面系統地介紹了DSP芯片的基本原理、開發和應用。首先介紹了目前廣泛應用的DSP芯片的基本結構和特征,以及定點和浮點DSP處理中的一些關鍵問題;其次介紹了目前應用最廣的TI DSP芯片中的TMS320C5000系列及其硬件結構、匯編指令和尋址方式;然后介紹了基于C和匯編語言的開發方法、芯片的開發工具及使用,重點介紹了CCS集成開發環境:較為詳細地介紹了DSP系統的軟硬件設計方
上傳時間: 2013-04-24
上傳用戶:阿四AIR