很好的幾個(gè)FPGA工程,對(duì)提高FPGA設(shè)計(jì)有一定的幫助(注:代碼為Verilog編寫)。
標(biāo)簽: Verilog FPGA 工程 設(shè)計(jì)實(shí)例
上傳時(shí)間: 2013-08-21
上傳用戶:英雄
在文件夾YL2440_CPLD中有做好的CPLD工程,請用Xilinx ISE 6.2打開.
上傳時(shí)間: 2013-08-26
上傳用戶:cainaifa
提出了一種基于FPGA的高階高速F IR濾波器的設(shè)計(jì)與實(shí)現(xiàn)方法。通過一個(gè)169階的均方根\r\n升余弦滾降濾波器的設(shè)計(jì),介紹了如何應(yīng)用流水線技術(shù)來設(shè)計(jì)高階高速F IR濾波器,并且對(duì)所設(shè)計(jì)的\r\nFIR濾波器性能、資源占用進(jìn)行了分析。
標(biāo)簽: FPGA 濾波器 實(shí)現(xiàn)方法
上傳時(shí)間: 2013-08-31
上傳用戶:小火車?yán)怖怖?/p>
該工程文件實(shí)現(xiàn)ARM系統(tǒng)中CPLD的邏輯工作,起到外圍資源的邏輯地址譯碼功能
上傳時(shí)間: 2013-09-05
上傳用戶:zcs023047
EDA工程建模及其管理方法研究2 1 隨著微電子技術(shù)與計(jì)算機(jī)技術(shù)的日益成熟,電子設(shè)計(jì)自動(dòng)化(EDA)技術(shù)在電子產(chǎn)品與集成電路 (IC)芯片特別是單片集成(SoC)芯片的設(shè)計(jì)應(yīng)用中顯得越來越重要。EDA技術(shù)采用“自上至下”的設(shè)計(jì)思想,允許設(shè)計(jì)人員能夠從系統(tǒng)功能級(jí)或電路功能級(jí)進(jìn)行產(chǎn)品或芯片的設(shè)計(jì),有利于產(chǎn)品在系統(tǒng)功能上的綜合優(yōu)化,從而提高了電子設(shè)計(jì)項(xiàng)目的協(xié)作開發(fā)效率,降低新產(chǎn)品的研發(fā)成本。 近十年來,EDA電路設(shè)計(jì)技術(shù)和工程管理方面的發(fā)展主要呈現(xiàn)出兩個(gè)趨勢: (1) 電路的集成水平已經(jīng)進(jìn)入了深亞微米的階段,其復(fù)雜程度以每年58%的幅度迅速增加,芯片設(shè)計(jì)的抽象層次越來越高,而產(chǎn)品的研發(fā)時(shí)限卻不斷縮短。 (2) IC芯片的開發(fā)過程也日趨復(fù)雜。從前期的整體設(shè)計(jì)、功能分,到具體的邏輯綜合、仿真測試,直至后期的電路封裝、排版布線,都需要反復(fù)的驗(yàn)證和修改,單靠個(gè)人力量無法完成。IC芯片的開發(fā)已經(jīng)實(shí)行多人分組協(xié)作。由此可見,如何提高設(shè)計(jì)的抽象層次,在較短時(shí)間內(nèi)設(shè)計(jì)出較高性能的芯片,如何改進(jìn)EDA工程管理,保證芯片在多組協(xié)作設(shè)計(jì)下的兼容性和穩(wěn)定性,已經(jīng)成為當(dāng)前EDA工程中最受關(guān)注的問題。
上傳時(shí)間: 2013-11-10
上傳用戶:yan2267246
電磁閥設(shè)計(jì)中電磁力的工程計(jì)算方法
上傳時(shí)間: 2013-11-21
上傳用戶:二驅(qū)蚊器
一、PCB設(shè)計(jì)團(tuán)隊(duì)的組建建議 二、高性能PCB設(shè)計(jì)的硬件必備基礎(chǔ)三、高性能PCB設(shè)計(jì)面臨的挑戰(zhàn)和工程實(shí)現(xiàn) 1.研發(fā)周期的挑戰(zhàn) 2.成本的挑戰(zhàn) 3.高速的挑戰(zhàn) 4.高密的挑戰(zhàn) 5.電源、地噪聲的挑戰(zhàn) 6.EMC的挑戰(zhàn) 7.DFM的挑戰(zhàn)四、工欲善其事,必先利其器摘要:本文以IT行業(yè)的高性能的PCB設(shè)計(jì)為主線,結(jié)合Cadence在高速PCB設(shè)計(jì)方面的強(qiáng)大功能,全面剖析高性能PCB設(shè)計(jì)的工程實(shí)現(xiàn)。正文:電子產(chǎn)業(yè)在摩爾定律的驅(qū)動(dòng)下,產(chǎn)品的功能越來越強(qiáng),集成度越來越高、信號(hào)的速率越來越快,產(chǎn)品的研發(fā)周期也越來越短,PCB的設(shè)計(jì)也隨之進(jìn)入了高速PCB設(shè)計(jì)時(shí)代。PCB不再僅僅是完成互連功能的載體,而是作為所有電子產(chǎn)品中一個(gè)極為重要的部件。本文從高性能PCB設(shè)計(jì)的工程實(shí)現(xiàn)的角度,全面剖析IT行業(yè)高性能PCB設(shè)計(jì)的方方面面。實(shí)現(xiàn)高性能的PCB設(shè)計(jì)首先要有一支高素質(zhì)的PCB設(shè)計(jì)團(tuán)隊(duì)。一、PCB設(shè)計(jì)團(tuán)隊(duì)的組建建議自從PCB設(shè)計(jì)進(jìn)入高速時(shí)代,原理圖、PCB設(shè)計(jì)由硬件工程師全權(quán)負(fù)責(zé)的做法就一去不復(fù)返了,專職的PCB工程師也就應(yīng)運(yùn)而生。
標(biāo)簽: PCB 性能 工程實(shí)現(xiàn)
上傳時(shí)間: 2013-11-23
上傳用戶:talenthn
工程制圖及AutoCAD(安徽水利水電職業(yè)技術(shù)學(xué)院)
上傳時(shí)間: 2013-10-19
上傳用戶:zwei41
6 GEMS壓力變送器3000系列-超高壓變送器 GEMS壓力變送器3000的行業(yè)應(yīng)用: 船舶、工程機(jī)械 產(chǎn)品特點(diǎn): ■工作壓力可高達(dá)10,000PSI ■高精度-在整個(gè)應(yīng)用過程中,精度在±0.15%之內(nèi) ■高穩(wěn)定性-長期漂移≤0.05%FS/6年 ■高的抗震動(dòng)性能-采用了薄膜濺射式設(shè)計(jì),取消了易破的連接線 GEMS壓力變送器3000的性能參數(shù) 精度 0.15%FS 重復(fù)性 0.03%FS 長期穩(wěn)定性 0.06%F.S/年 壓力范圍 0-500、1000、2000、3000、5000、6000、7500、10,000psi 耐壓 2xF.S,15,000PSI,Max. 破裂壓力 7xFS 4xFS,對(duì)于10,000psi 疲勞壽命 108次滿量程循環(huán) 零點(diǎn)公差 0.5%F.S 量程公差 0.5%F.S,響應(yīng)時(shí)間0.5毫秒 溫度影響 溫漂 1.5%FS(-20℃到80℃) 2%FS(-40℃到100℃) 2.7%FS(-55℃到120℃) GEMS壓力變送器3000的環(huán)境參數(shù) 振動(dòng) 正弦曲線,峰值70g,5~5000HZ(根據(jù)MIL-STD810,514.2方法程序I) EMC 30V/m(100V/m Survivability) 電壓輸出 電路 見PDF文件(3線) 激勵(lì) 高于滿程電壓1.5VDC,最大到35VDC@6mA 最小環(huán)路電阻 (FS輸出/2)Kohms 供電靈敏度 0.01%FS/Volt 電流輸出 電路 2線 環(huán)路供電電壓 24VDC(7-35VDC) 輸出 4-20mA 最大環(huán)路電阻 (Vs-7)x50Ω 供電靈敏度 0.01%FS/V 比率輸出 輸出 0.5v到4.5v(3線)@5VDC供電 輸出激勵(lì)電壓 5VDC(4.75V-7VDC) GEMS壓力變送器3000的物理參數(shù) 殼體 IP65代碼G(NEMA4);IP67代碼F(NEMA6) 接液部件 17-4和15-5不銹鋼 電氣連接 見訂貨指南 壓力連接 1/4″NPT或G1/4 重量(約) 110g(電纜重量另加:75g/m) 機(jī)械震動(dòng) 1000g/MIL-STD810,方法516.2,程序Ⅳ 加速度 在任意方向施加100g的穩(wěn)定加速度時(shí)1bar(15psi)量程變送器的輸出會(huì)波動(dòng)0.032%FS/g,量程增大到400bar(6000psi)時(shí)輸出波動(dòng)會(huì)按對(duì)數(shù)遞減至0.0007%FS/g. 認(rèn)證等級(jí) CE
上傳時(shí)間: 2013-10-09
上傳用戶:sdfsdfs1
本書是一本介紹電源理論與工程技術(shù)設(shè)計(jì)相結(jié)合的工具書,介紹了電源在系統(tǒng)中的作用,設(shè)計(jì)流程......
標(biāo)簽: 開關(guān)電源 工程技術(shù) 設(shè)計(jì)指南 電源
上傳時(shí)間: 2013-10-14
上傳用戶:31633073
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1