隨著數(shù)字電子技術(shù)的發(fā)展,數(shù)字信號(hào)處理技術(shù)廣泛應(yīng)用于通訊、語音處理、計(jì)算機(jī)和多媒體等領(lǐng)域。快速傅里葉變換FFT作為數(shù)字信號(hào)處理的核心技術(shù)之一,使離散傅里葉變換的運(yùn)算時(shí)間縮短了幾個(gè)數(shù)量級(jí)。 現(xiàn)場(chǎng)可編程門陣列FPGA是近年來迅速發(fā)展起來的新型可編程器件。隨著它的不斷應(yīng)用,使電子設(shè)計(jì)的規(guī)模和集成度不斷提高,同時(shí)也帶來了電子系統(tǒng)設(shè)計(jì)方法和設(shè)計(jì)思想的不斷推陳出新。 本文主要研究如何利用FPGA實(shí)現(xiàn)FFT處理器,包括算法選取、算法驗(yàn)證、系統(tǒng)結(jié)構(gòu)設(shè)計(jì)、各個(gè)模塊設(shè)計(jì)、FPGA實(shí)現(xiàn)和測(cè)試整個(gè)流程。設(shè)計(jì)采用基-2按時(shí)間抽取算法,以XILINX公司提供的ISE6.1為軟件平臺(tái),利用Verilog HDL描述的方式實(shí)現(xiàn)了512點(diǎn)16bits復(fù)數(shù)塊浮點(diǎn)結(jié)構(gòu)的FFT系統(tǒng),并以FPGA芯片VirtexⅡXC2V1000為硬件平臺(tái),進(jìn)行了仿真、綜合等工作。仿真結(jié)果表明其計(jì)算結(jié)果達(dá)到了一定的精度,運(yùn)算速度可以滿足一般實(shí)時(shí)信號(hào)處理的要求。
上傳時(shí)間: 2013-04-24
上傳用戶:lwwhust
國外著名的電路教材的中文版。周玉坤翻譯。 電路第六版系統(tǒng)地講述了電路中的基本概念、基本理論、基本分析和計(jì)算方法。全書共分18章。主要內(nèi)容有電路基本元件、簡單電阻電路分析、電路常見分析法、運(yùn)算放大器基本應(yīng)用電路、一階和二階電路的分析、正弦穩(wěn)態(tài)分析及其功率計(jì)算、平衡三相電路、拉普拉斯變換及其應(yīng)用、選頻電路、有源濾波器、傅里葉級(jí)數(shù)及傅里葉變換和雙端口網(wǎng)絡(luò)等。書中包含豐富的例題、詳盡的圖表資料,且內(nèi)容新,講解透徹,是一本電路分析的優(yōu)秀教材。
標(biāo)簽: 電路
上傳時(shí)間: 2013-04-24
上傳用戶:tfyt
隨著生物工程及醫(yī)學(xué)影像學(xué)的發(fā)展,磁共振成像在醫(yī)學(xué)診斷學(xué)方面發(fā)揮著越來越重要的角色。磁場(chǎng)的均勻性是大型醫(yī)療設(shè)備——核磁共振(MRI)成像的理論基礎(chǔ),是評(píng)價(jià)該設(shè)備的一個(gè)重要的技術(shù)參數(shù),磁場(chǎng)的均勻性分析也是電磁場(chǎng)理論分析的一個(gè)重要方向。良好、穩(wěn)定的磁場(chǎng)均勻性對(duì)核磁共振圖像的信噪比(SNR)的提高有重要的意義,同時(shí)也是飽和壓脂序列實(shí)現(xiàn)的唯一條件。 該課題的主要內(nèi)容是在介紹磁共振成像原理與磁共振超導(dǎo)磁體的超導(dǎo)勻場(chǎng)線圈的形狀及位置的基礎(chǔ)上,分析各個(gè)線圈中電流的大小與空間某點(diǎn)磁場(chǎng)強(qiáng)度的關(guān)系。同時(shí)借鑒磁共振成像原理,設(shè)計(jì)輔助測(cè)量水膜,對(duì)空間某一特定半徑的球體腔內(nèi)各點(diǎn)的磁場(chǎng)強(qiáng)度進(jìn)行自動(dòng)化測(cè)量。在當(dāng)前使用的被動(dòng)式勻場(chǎng)的基礎(chǔ)上,利用分析軟件,對(duì)線圈的選擇及電流的大小進(jìn)行計(jì)算與優(yōu)化。實(shí)驗(yàn)結(jié)果表明效果良好,磁場(chǎng)均勻度有很大的改善。 采用的主要方法是利用磁共振成像原理及傅里葉轉(zhuǎn)化技術(shù)去設(shè)計(jì)一種精確、方便、快捷的勻場(chǎng)方法。通過計(jì)算機(jī)模擬及有限元分析的方法進(jìn)行計(jì)算、優(yōu)化,最終得到理想的磁場(chǎng)均勻度。 良好的磁場(chǎng)均勻性是磁共振成像的基礎(chǔ),是飽和壓脂序列(FATSAT)、平面回波成像(EPI)、彌散成像、頻譜分析等一系列近幾年新出現(xiàn)的先進(jìn)序列實(shí)現(xiàn)的前提條件。從而為臨床醫(yī)學(xué)提供了一種先進(jìn)的檢查手段,為疾病診治的及時(shí)性、準(zhǔn)確性、可靠性及病灶確切位置的判斷都提供了基礎(chǔ)。 該文所介紹的磁場(chǎng)均勻性測(cè)量、分析方法以及在此基礎(chǔ)上設(shè)計(jì)的勻場(chǎng)計(jì)算分析軟件已在多臺(tái)磁共振安裝調(diào)試過程中得到應(yīng)用,達(dá)到了預(yù)期的目的,能夠滿足現(xiàn)場(chǎng)調(diào)試的要求。該方法對(duì)于今后超導(dǎo)磁體磁共振的磁場(chǎng)均勻性調(diào)試,及在醫(yī)學(xué)影像學(xué)方面的發(fā)展有很好的應(yīng)用價(jià)值。該項(xiàng)技術(shù)在該領(lǐng)域的推廣必然會(huì)提高磁場(chǎng)均勻性的精度,推動(dòng)醫(yī)學(xué)影像學(xué)及臨床診斷學(xué)的發(fā)展。并能帶來良好的社會(huì)效益及經(jīng)濟(jì)效益,具有關(guān)闊的應(yīng)用前景。
標(biāo)簽: 磁共振 超導(dǎo)磁體 磁場(chǎng)
上傳時(shí)間: 2013-04-24
上傳用戶:tianjinfan
隨著電網(wǎng)中非線性負(fù)載的迅速增加,電能質(zhì)量日趨惡化,這不僅嚴(yán)重影響電網(wǎng)安全高效的運(yùn)行,而且對(duì)經(jīng)典的電力測(cè)量理論、方法和儀表的設(shè)計(jì)都提出了新的挑戰(zhàn)。電力檢測(cè)系統(tǒng)的發(fā)展和應(yīng)用,對(duì)電力系統(tǒng)的安全運(yùn)行有重要意義,并且具有明顯的經(jīng)濟(jì)效益和社會(huì)效益。 本文講述了諧波測(cè)量的基本理論,著重對(duì)傅里葉變換進(jìn)行說明,使用PSIM軟件對(duì)諧波信號(hào)進(jìn)行仿真,并給出仿真結(jié)果。以電力監(jiān)控領(lǐng)域現(xiàn)階段的技術(shù)為參考,提出并研制了一種基于ARM和DSP的嵌入式平臺(tái)的電力監(jiān)控系統(tǒng)。該系統(tǒng)為了能滿足實(shí)時(shí)諧波分析算法運(yùn)算量大的要求,它采用模塊化設(shè)計(jì),核心CPU按數(shù)據(jù)處理和控制兩種功能分別采用美國TI公司生產(chǎn)的TMS320LF2407芯片和Samsung公司基于ARM920T內(nèi)核的16/32位S3C2410A微處理器,兩個(gè)核心芯片各自在不同的電路板上獨(dú)立運(yùn)行,充分發(fā)揮DSP芯片的數(shù)字信號(hào)處理優(yōu)勢(shì)和ARM的控制功能,以實(shí)現(xiàn)系統(tǒng)中的復(fù)雜軟件算法,運(yùn)算速度也能得以提高。 系統(tǒng)硬件設(shè)計(jì)包括DSP數(shù)據(jù)采集模塊、實(shí)時(shí)時(shí)鐘電路和ARM的時(shí)鐘電路、存儲(chǔ)器接口電路、SDRAM電路、串行接口電路、通信模塊接口電路、LCD顯示等電路的設(shè)計(jì)。 系統(tǒng)軟件設(shè)計(jì)主要包括操作系統(tǒng)的移植以及應(yīng)用程序的設(shè)計(jì),應(yīng)用程序設(shè)計(jì)由ARM主控程序設(shè)計(jì)、網(wǎng)絡(luò)通訊程序、ARM與DSP通訊程序設(shè)計(jì)以及DSP數(shù)據(jù)處理程序設(shè)計(jì)組成。
標(biāo)簽: ARM DSP 電能質(zhì)量 在線監(jiān)控系統(tǒng)
上傳時(shí)間: 2013-04-24
上傳用戶:sun_pro12580
本書首版于1962年,目前已是第六版。得益于作者長期教學(xué)經(jīng)驗(yàn)的積累,本書已被國外許多著名大學(xué)選為電子、電力工程領(lǐng)域入門課程的教材。作者從3個(gè)最基本的科學(xué)定律(歐姆定律、基爾霍夫電壓定律和基爾霍夫電流定律)推導(dǎo)出了電路分析中常用的分析方法及分析工具。書中首先介紹電路的基本參量以及電路的基本概念,然后結(jié)合基爾霍夫電壓和電流定律,介紹節(jié)點(diǎn)和網(wǎng)孔分析法以及疊加定理、電源變換等常用電路分析方法,并將運(yùn)算放大器作為電路元件加以介紹;交流電路的分析開始于電容、電感的時(shí)域電路特性,然后分析RLC電路的正弦穩(wěn)態(tài)響應(yīng),并介紹交流電路的功率分析方法,接著還對(duì)多相電路、磁耦合電路的性能分析進(jìn)行了介紹;為了使讀者更深入了解電路的頻域特性,本書還介紹了復(fù)頻率、拉普拉斯變換和s域分析、頻率響應(yīng)、傅里葉分析、二端口網(wǎng)絡(luò)等內(nèi)容。作者注重將理論和實(shí)踐相結(jié)合,很多例題、練習(xí)、章后習(xí)題還是正文中的應(yīng)用實(shí)例都取自于業(yè)界的典型應(yīng)用,這也是本書的一大特色。 本書可作為信息電子類、電氣工程類、計(jì)算機(jī)類和應(yīng)用物理類本科生的雙語教學(xué)用書,也可作為從事電子技術(shù)、電氣工程、通信工程領(lǐng)域工作的工程技術(shù)人員的參考書
上傳時(shí)間: 2013-05-27
上傳用戶:cccole0605
fft算法,學(xué)習(xí)數(shù)字信號(hào)的基本也是最重要的算法,用于各種控制領(lǐng)域的最基本算法
標(biāo)簽: 傅里葉變換
上傳時(shí)間: 2013-04-24
上傳用戶:Wwill
傅里葉變換是信號(hào)處理領(lǐng)域中較完善、應(yīng)用較廣泛的一種分析手段.但傅里葉變換只是一種時(shí)域或頻域的分析方法,它要求信號(hào)具有統(tǒng)計(jì)平穩(wěn),即時(shí)不變的特性.但是實(shí)際應(yīng)用中存在很多非平穩(wěn)信號(hào),它們并不能很好的用傅立葉變換來處理.小波變換的出現(xiàn)解決了這個(gè)問題,它在處理非平穩(wěn)信號(hào)方面具有傅立葉變換無法比擬的優(yōu)越性.小波變換在通信技術(shù)、信號(hào)處理、地球物理、水利電力、醫(yī)療等領(lǐng)域中獲得了日益廣泛的應(yīng)用.小波變換的研究成為了當(dāng)今學(xué)術(shù)界的一個(gè)熱點(diǎn).隨著現(xiàn)代數(shù)字信號(hào)處理朝著高速實(shí)時(shí)的方向發(fā)展,純軟件的程序式信號(hào)處理方法越來越不能滿足實(shí)際應(yīng)用的需求,因此人們希望用硬件電路來實(shí)現(xiàn)高速信號(hào)處理問題.基于以上原因,該文在研究了小波變換的基本理論和特點(diǎn)的基礎(chǔ)上,重點(diǎn)研究了小波變換的VLSI電路構(gòu)架,并用FPGA實(shí)現(xiàn)了它的功能.毫無疑問,該文所做的具體工作在理論和實(shí)踐上都有參考價(jià)值.論文中,在簡單介紹了小波變換的基本理論、特點(diǎn)和應(yīng)用;對(duì)信號(hào)小波變換分解,重構(gòu)的MATLAB算法進(jìn)行了分析,為硬件實(shí)現(xiàn)奠定了理論基礎(chǔ).論文在研究了小波核心算法MALLAT算法的基礎(chǔ)上,以直觀的圖形方式描述了算法的流程圖;并由此提出了基于VLSI的電路模塊架構(gòu).根據(jù)上述模塊結(jié)構(gòu),對(duì)相關(guān)模塊進(jìn)行了硬件描述語言(VERILOG-HDL)的建模,并且在仿真平臺(tái)上(ACTIVE-HDL)進(jìn)行了仿真.在仿真正確的前提下,該文選用了EP20K100BC356-1V芯片作為目標(biāo)器件進(jìn)行了綜合和后仿真,并且將仿真結(jié)果通過MATLAB與理論參數(shù)進(jìn)行了比較,結(jié)果表明設(shè)計(jì)是正確的.對(duì)設(shè)計(jì)中存在的誤差和部分模塊的進(jìn)一步優(yōu)化,該文也作了分析和說明,為下一步實(shí)現(xiàn)通用IP核設(shè)計(jì)奠定了基礎(chǔ).
上傳時(shí)間: 2013-06-27
上傳用戶:zhaoq123
現(xiàn)場(chǎng)可編程門陣列(FPGA)是近年來迅速發(fā)展起來的新型可編程器件。隨著它的不斷應(yīng)用和發(fā)展,也使電子設(shè)計(jì)的規(guī)模和集成度不斷提高。同時(shí)也帶來了電子系統(tǒng)設(shè)計(jì)方法和設(shè)計(jì)思想的不斷推陳出新。 隨著數(shù)字電子技術(shù)的發(fā)展,數(shù)字信號(hào)處理的理論和技術(shù)廣泛的應(yīng)用于通訊、語音處理、計(jì)算機(jī)和多媒體等領(lǐng)域。快速傅里葉變換(FFT)作為數(shù)字信號(hào)處理的核心技術(shù)之一,是離散傅里葉變換的運(yùn)算時(shí)間縮短了幾個(gè)數(shù)量級(jí)。FFT已經(jīng)成為現(xiàn)代信號(hào)處理的重要理論之一。 該文的目的就是研究如何應(yīng)用FPGA實(shí)現(xiàn)FFT算法,研制具有自己知識(shí)產(chǎn)權(quán)的FFT信號(hào)處理器具有重要的理論意義和實(shí)用意義。 設(shè)計(jì)采用基4算法設(shè)計(jì)了一個(gè)具有實(shí)用價(jià)值的FFT實(shí)時(shí)硬件處理器。其中使用了改進(jìn)的CORDIC流水線結(jié)構(gòu)設(shè)計(jì)了FFT的蝶型運(yùn)算單元,將硬件不易于實(shí)現(xiàn)、運(yùn)算緩慢的乘法單元轉(zhuǎn)換成硬件易于實(shí)現(xiàn)、運(yùn)算快捷的加法單元。并根據(jù)基4算法的尋址特點(diǎn)設(shè)計(jì)了簡單快速的地址發(fā)生器。整體采用流水線的工作方式,并將雙端口RAM、只讀ROM全部內(nèi)置在FPGA芯片內(nèi)部,使整個(gè)系統(tǒng)的數(shù)據(jù)交換和處理速度得以提高。 整個(gè)設(shè)計(jì)利用ALTERA公司提供的QUARTUSⅡ4.0開發(fā)軟件,采用先進(jìn)的層次化設(shè)計(jì)思想,使用一片F(xiàn)PGA芯片完成了整個(gè)FFT處理器的電路設(shè)計(jì)。整體設(shè)計(jì)經(jīng)過時(shí)序仿真和硬件仿真,運(yùn)行速度達(dá)到100MHz以上。
上傳時(shí)間: 2013-07-01
上傳用戶:FFAN
DFT(Discrete Fourier Transformation)是數(shù)字信號(hào)分析與處理如圖形、語音及圖像等領(lǐng)域的重要變換工具,直接計(jì)算DFT的計(jì)算量與變換區(qū)間長度N的平方成正比.當(dāng)N較大時(shí),因計(jì)算量太大,直接用DFT算法進(jìn)行譜分析和喜好的實(shí)時(shí)處理是不切實(shí)際的.快速傅里葉變換(Fast Fourier Transformation,簡稱FFT)使DFT運(yùn)算效率提高1~2個(gè)數(shù)量級(jí).本文的目的就是研究如何應(yīng)用FPGA這種大規(guī)模可編程邏輯器件實(shí)現(xiàn)FFT的算法.本設(shè)計(jì)主要采用先進(jìn)的基-4DIT算法研制一個(gè)具有實(shí)用價(jià)值的FFT實(shí)時(shí)硬件處理器.在FFT實(shí)時(shí)硬件處理器的設(shè)計(jì)實(shí)現(xiàn)過程中,利用遞歸結(jié)構(gòu)以及成組浮點(diǎn)制運(yùn)算方式,解決了蝶形計(jì)算、數(shù)據(jù)傳輸和存儲(chǔ)操作協(xié)調(diào)一致問題.合理地解決了位增長問題.同時(shí),采用并行高密度乘法器和流水線(pipeline)工作方式,并將雙端口RAM、只讀ROM全部內(nèi)置在FPGA芯片內(nèi)部,使整個(gè)系統(tǒng)的數(shù)據(jù)交換和處理速度得以很大提高,實(shí)際合理地解決了資源和速度之間相互制約的問題.本設(shè)計(jì)采用Verilog HDL硬件描述語言進(jìn)行設(shè)計(jì),由于在設(shè)計(jì)中采用Xilinx公司提供的稱為Core的IP功能塊極大地提高了設(shè)計(jì)效率.
標(biāo)簽: FPGA FFT 數(shù)字處理器 硬件實(shí)現(xiàn)
上傳時(shí)間: 2013-06-20
上傳用戶:小碼農(nóng)lz
現(xiàn)場(chǎng)可編程門陣列(FPGA)是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,它結(jié)合了微電子技術(shù)、電路技術(shù)和EDA(Electronics Design Automation)技術(shù)。隨著它的廣泛應(yīng)用和快速發(fā)展,使設(shè)計(jì)電路的規(guī)模和集成度不斷提高,同時(shí)也帶來了電子系統(tǒng)設(shè)計(jì)方法和設(shè)計(jì)思想的不斷推陳出新。 隨著數(shù)字電子技術(shù)的發(fā)展,數(shù)字信號(hào)處理的理論和技術(shù)廣泛的應(yīng)用于通訊、語音處理、計(jì)算機(jī)和多媒體等領(lǐng)域。離散傅立葉變換(DFT)作為數(shù)字信號(hào)處理中的基本運(yùn)算,發(fā)揮著重要作用。而快速傅里葉變換(FFT)算法的提出,使離散傅里葉變換的運(yùn)算量減小了幾個(gè)數(shù)量級(jí),使得數(shù)字信號(hào)處理的實(shí)現(xiàn)變得更加容易。FFT已經(jīng)成為現(xiàn)代數(shù)字信號(hào)處理的核心技術(shù)之一,因此對(duì)FFT算法及其實(shí)現(xiàn)方法的研究具有很強(qiáng)的理論和現(xiàn)實(shí)意義。 本文主要研究如何利用FPGA實(shí)現(xiàn)FFT算法,研制具有自主知識(shí)產(chǎn)權(quán)的FFT信號(hào)處理器。該設(shè)計(jì)采用高效基-16算法實(shí)現(xiàn)了一種4096點(diǎn)FFT復(fù)數(shù)浮點(diǎn)運(yùn)算處理器,其蝶形處理單元的基-16運(yùn)算核采用兩級(jí)改進(jìn)的基-4算法級(jí)聯(lián)實(shí)現(xiàn),僅用8個(gè)實(shí)數(shù)乘法器就可實(shí)現(xiàn)基-16蝶形單元所需的8次復(fù)數(shù)乘法運(yùn)算,在保持處理速度的優(yōu)勢(shì)下,比傳統(tǒng)的基-16算法節(jié)省了75%的乘法器邏輯資源。 在重點(diǎn)研究處理器蝶形單元設(shè)計(jì)的基礎(chǔ)上,本文完成了整個(gè)FFT處理器電路的FPGA設(shè)計(jì)。首先基于對(duì)處理器功能和特點(diǎn)的分析,研究了FFT算法的選取和優(yōu)化,并完成了處理器體系結(jié)構(gòu)的設(shè)計(jì);在此基礎(chǔ)上,以提高處理器處理速度和減小硬件資源消耗為重點(diǎn)研究了具體的實(shí)現(xiàn)方案,完成了1.2萬行RTL代碼編程,并在XILINX公司提供的ISE 9.1i集成開發(fā)環(huán)境中實(shí)現(xiàn)了處理器各個(gè)模塊的RTL設(shè)計(jì):隨后,以XILINX Spartan-3系列FPGA芯片xc3S1000為硬件平臺(tái),完成了整個(gè)FFT處理器的電路設(shè)計(jì)實(shí)現(xiàn)。 經(jīng)過仿真驗(yàn)證,本文所設(shè)計(jì)的FFT處理器芯片運(yùn)行速度達(dá)到了100MHz,占用的FPGA門數(shù)為552806,電路的信噪比可以達(dá)到50dB以上,達(dá)到了高速高性能的設(shè)計(jì)要求。
標(biāo)簽: FPGA FFT 信號(hào)處理器
上傳時(shí)間: 2013-04-24
上傳用戶:科學(xué)怪人
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1