文將簡要地介紹基于Lattice FPGA(XO2/XO3/ECP3/ECP5/CrossLink)器件的,MIPI CSI/DSI調(diào)試心得。如有不足,請指正。第一步、確認(rèn)硬件設(shè)計、接口連接1.1、可以使用示波器測量相關(guān)器件的MIPI輸出信號(可分別在靠近輸出端和靠近接收器件接收端測量,進(jìn)而分析信號傳輸問題),來確認(rèn)信號連接是否正常;1.2、如信號質(zhì)量較差(衰減嚴(yán)重、反射現(xiàn)象等等),請先檢查器件焊接是否牢靠,傳輸線上阻抗是否匹配等;1.3、如果信號一切正常,但是仍然無法找到SoT(B8),請確認(rèn)差分線PN是否接反了;注:Lattice FPGA暫時未支持NP翻轉(zhuǎn)功能,不能通過軟件設(shè)置,實現(xiàn)類似SerDes支持的PN翻轉(zhuǎn)功能。1.4、針對非CrossLink器件,請檢查電路連接是否正確。具體請參考本文附件,以及Lattice各個器件的相關(guān)手冊;1.5、如果是MIPI N進(jìn)1出的設(shè)計(N合一),建議各個輸入器件采用用一個時鐘發(fā)生器(晶振),即同源。同時FPGA MIPI Tx所需要的時鐘源,最好也與其同源。如果不同源,建議Tx的時鐘要略高于Rx的時鐘(如Pixel Clock);1.6、如果條件允許,可以通過示波器分析眼圖,以獲得更多的信號完整性信息。
標(biāo)簽:
mipi調(diào)試
FPGA
上傳時間:
2022-07-19
上傳用戶: