高性能濾波器是現(xiàn)代信號(hào)處理的一種基本電路,傳統(tǒng)的設(shè)計(jì)思想和方法運(yùn)算量大,存在優(yōu)化復(fù)雜的缺點(diǎn)。本文采用Pspice 的仿真優(yōu)化工具對(duì)二階低通濾波器基于通帶寬度的目標(biāo)進(jìn)行了優(yōu)化和仿真,結(jié)果表明優(yōu)化目標(biāo)和仿
標(biāo)簽: Pspice 低通濾波器 優(yōu)化設(shè)計(jì) 仿真分析
上傳時(shí)間: 2013-06-25
上傳用戶:1134473521
軟件開發(fā)環(huán)境:ISE 7.1i 硬件開發(fā)環(huán)境:紅色颶風(fēng)II代-Xilinx版 1. 本實(shí)例用于控制開發(fā)板上面的SDRAM完成讀寫功能; 先向SDRAM里面寫數(shù)據(jù),然后再將數(shù)據(jù)讀出來做比較,如果不匹配就通過LED變亮顯示出來,如果一致,LED就不亮。 2. part1目錄是使用Modelsim仿真的工程; 3. part2目錄是在開發(fā)版上面驗(yàn)證的工程; 2.1. part1_32目錄是4m32SDRAM的仿真工程; 2.2. part1_16目錄是4m16SDRAM的仿真工程; \model文件夾里面是仿真模型; \rtl文件夾里面是源文件; \sim文件夾里面是仿真工程; \test_bench文件夾里面是測(cè)試文件; \wave文件夾里面是仿真波形。 3.1. 工程在\project文件夾里面; 3.2. 源文件和管腳分配在\rtl文件夾里面; 3.3. 下載文件在\download文件夾里面,.mcs為PROM模式下載文件,.bit為JTAG調(diào)試下載文件。
標(biāo)簽: Modelsim SDRAM 讀寫 控制
上傳時(shí)間: 2013-04-24
上傳用戶:ZJX5201314
近年來,人們對(duì)無線數(shù)據(jù)和多媒體業(yè)務(wù)的需求迅猛增加,促進(jìn)了寬帶無線通信新技術(shù)的發(fā)展和應(yīng)用。正交頻分復(fù)用 (Orthogonal Frequency Division Multiolexing,OFDM)技術(shù)已經(jīng)廣泛應(yīng)用于各種高速寬帶無線通信系統(tǒng)中。然而 OFDM 系統(tǒng)相比單載波系統(tǒng)更容易受到頻偏和時(shí)偏的影響,因此如何有效地消除頻偏和時(shí)偏,實(shí)現(xiàn)系統(tǒng)的時(shí)頻同步是 OFDM 系統(tǒng)中非常關(guān)鍵的技術(shù)。 本文討論了非同步對(duì) OFDM 系統(tǒng)的影響,分析了當(dāng)前用于 OFDM 系統(tǒng)中基于數(shù)據(jù)符號(hào)的同步算法,并簡(jiǎn)單介紹非基于數(shù)據(jù)符號(hào)同步技術(shù)?;跀?shù)據(jù)符號(hào)的同步技術(shù)通過加入訓(xùn)練符號(hào)或?qū)ьl等附加信息,并利用導(dǎo)頻或訓(xùn)練符號(hào)的相關(guān)性實(shí)現(xiàn)時(shí)頻同步。此算法由于加入了附加信息,降低了帶寬利用率,但同步精度相對(duì)較高,同步捕獲時(shí)間較短。 隨著電子芯片技術(shù)的快速發(fā)展,電子設(shè)計(jì)自動(dòng)化 (Electronic DesignAutomation,EDA) 技術(shù)和可編程邏輯芯片 (FPGA/CPLD) 的應(yīng)用越來越受到大家的重視,為此文中對(duì) EDA 技術(shù)和 Altera 公司制造的 FPGA 芯片的原理和結(jié)構(gòu)特點(diǎn)進(jìn)行了闡述,還介紹了在相關(guān)軟件平臺(tái)進(jìn)行開發(fā)的系統(tǒng)流程。 論文在對(duì)基于數(shù)據(jù)符號(hào)三種算法進(jìn)行較詳細(xì)的分析和研究的基礎(chǔ)上,尤其改進(jìn)了基于導(dǎo)頻符號(hào)的同步算法之后,利用 Altera 公司的 FPGA 芯片EP1S25F102015 在 OuartusⅡ5.0 工具平臺(tái)上實(shí)現(xiàn)了 OFDM 同步的硬件設(shè)計(jì),然后進(jìn)行了軟件仿真。其中對(duì)基于導(dǎo)頻符號(hào)同步的改進(jìn)算法硬件設(shè)計(jì)過程了進(jìn)行了詳細(xì)闡述。不僅如此,對(duì)于基于 PN 序列幀的同步算法和基于循環(huán)前綴 (Cycle Prefix,CP) 的極大似然 (Maximam Likelihood,ML)估計(jì)同步算法也有具體的仿真實(shí)現(xiàn)。 最后,文章還對(duì)它們進(jìn)行了比較,基于導(dǎo)頻符號(hào)同步設(shè)計(jì)的同步精度比較高,但是耗費(fèi)芯片的資源多,另一個(gè)缺點(diǎn)是沒有頻偏估計(jì),因此運(yùn)用受到一定限制。基于 PN 序列幀的同步設(shè)計(jì)使用了最少的芯片資源,但要提取 PN 序列中的信號(hào)數(shù)據(jù)有一定困難?;谘h(huán)前綴的同步設(shè)計(jì)占用了芯片 I/O 腳稍顯多。這幾種同步算法各有優(yōu)缺點(diǎn),但可以根據(jù)不同的信道環(huán)境選用它們。
標(biāo)簽: FPGA 數(shù)據(jù) 同步的 仿真實(shí)現(xiàn)
上傳時(shí)間: 2013-04-24
上傳用戶:斷點(diǎn)PPpp
本文以VB 為主體開發(fā)語言,實(shí)現(xiàn)了參數(shù)化設(shè)計(jì)凸輪和凸輪輪廓設(shè)計(jì)過程的動(dòng)畫仿真,既提高了凸輪設(shè)計(jì)效率,又益于計(jì)算機(jī)輔助教學(xué)。
標(biāo)簽: 凸輪機(jī)構(gòu) 參數(shù) 動(dòng)畫仿真
上傳時(shí)間: 2013-06-13
上傳用戶:www240697738
隨著人們對(duì)無線通信需求和質(zhì)量的要求越來越高,無線通信設(shè)備的研發(fā)也變得越來越復(fù)雜,系統(tǒng)測(cè)試在整個(gè)設(shè)備研發(fā)過程中所占的比重也越來越大。為了能夠盡快縮短研發(fā)周期,測(cè)試人員需要在實(shí)驗(yàn)室模擬出無線信道的各種傳播特性,以便對(duì)所設(shè)計(jì)的系統(tǒng)進(jìn)行調(diào)試與測(cè)試。無線信道仿真器是進(jìn)行無線通信系統(tǒng)硬件調(diào)試與測(cè)試不可或缺的儀器之一。 本文設(shè)計(jì)的無線信道仿真器是以Clarke信道模型為參考,采用基于Jakes模型的改進(jìn)算法,使用Altera公司的StratixⅡ EP2S180模擬實(shí)現(xiàn)了頻率選擇性衰落信道。信道仿真器實(shí)現(xiàn)了四根天線數(shù)據(jù)的上行接收,每根天線由八條可分辨路徑,每條可分辨路徑由64個(gè)反射體構(gòu)成,每根天線可分辨路徑和反射體的數(shù)目可以獨(dú)立配置。通過對(duì)每個(gè)反射體初始角度和初始相位的設(shè)置,并且保證反射體的角度和相位是均勻分布的隨機(jī)數(shù),可以使得同一條路徑不同反射體之間的非相關(guān)特性,得到的多徑傳播信道是一個(gè)離散的廣義平穩(wěn)非相關(guān)散射模型(WSSUS)。無線信道仿真器模擬了上行數(shù)據(jù)傳輸環(huán)境,上行數(shù)據(jù)由后臺(tái)產(chǎn)生后儲(chǔ)存在單板上的SDRAM中。啟動(dòng)測(cè)試之后,上行數(shù)據(jù)在CPU的控制下通過信道仿真器,然后送達(dá)基帶處理板解調(diào),最后測(cè)試數(shù)據(jù)的誤碼率和誤塊率,從而分析基站的上行接收性能。 首先,本文研究了3GPP TS 25.141協(xié)議中對(duì)通信設(shè)備測(cè)試的要求和無線信道自身的特點(diǎn),完成了對(duì)無線信道仿真器系統(tǒng)設(shè)計(jì)方案的吸收和修改。 其次,針對(duì)FPGA內(nèi)部資源結(jié)構(gòu),研究了信道仿真器FPGA實(shí)現(xiàn)過程中的困難和資源的消耗,進(jìn)行了模塊劃分。主要完成了時(shí)延模塊、瑞利衰落模塊、背板接口模塊等的RTL級(jí)代碼的開發(fā)、仿真、綜合和板上調(diào)試;完成了FPGA和后臺(tái)軟件的聯(lián)合調(diào)試;完成了兩天線到四天線的改版工作,使FPGA內(nèi)部的工作頻率翻了一倍,大幅降低了FPGA資源的消耗。 最后,在完成無線信道仿真器的硬件設(shè)計(jì)之后,對(duì)無線信道仿真器的測(cè)試根據(jù)3GPP TS 25.141 V6.13.0協(xié)議中的要求進(jìn)行,即在數(shù)據(jù)誤塊率(BLER)一定的情況下,對(duì)不同信道傳播環(huán)境和不同傳輸業(yè)務(wù)下的信噪比(Eb/No)進(jìn)行測(cè)試,單天線和多天線的測(cè)試結(jié)果符合協(xié)議中規(guī)定的信噪比(Eb/No)的要求。
上傳時(shí)間: 2013-04-24
上傳用戶:小楊高1
軟件無線電(Software Radio)具有高度靈活性、開放性,很容易實(shí)現(xiàn)與現(xiàn)有和未來多種電臺(tái)的兼容,能最大限度的滿足了互聯(lián)互通的要求。而基于多相濾波器組的信道化軟件無線電接收技術(shù)以其固有的全概率接收、降采樣速率以及其大幅提高運(yùn)算速率的能力越來越受到重視。本文主要研究了基于現(xiàn)場(chǎng)可編程門陣列(FPGA)的軟件無線電信道化中頻接收技術(shù)設(shè)計(jì)與實(shí)現(xiàn)。 首先介紹了軟件無線電的基本概念以及其發(fā)展?fàn)顩r,深入討論了軟件無線電的基本理論,主要介紹了設(shè)計(jì)中所用到的帶通采樣技術(shù)、信號(hào)的抽取技術(shù)與多相濾波技術(shù)。 然后簡(jiǎn)要介紹了信道化中頻接收機(jī)的射頻(Radio Frequency,RF)前端接收技術(shù),設(shè)置寬中頻超外差接收機(jī)射頻前端的設(shè)計(jì)指標(biāo),給出了改進(jìn)的實(shí)信號(hào)濾波器組低通型實(shí)現(xiàn)結(jié)構(gòu),并依此推導(dǎo)和建立了實(shí)信號(hào)多相濾波器組信道化中頻接收機(jī)的數(shù)學(xué)模型。 最后基于EP1S80開發(fā)平臺(tái)實(shí)現(xiàn)了實(shí)信號(hào)多相濾波器組信道化的中頻接收機(jī)。給出了多相濾波器、抽取運(yùn)算、FFT運(yùn)算、信道劃分以及復(fù)乘運(yùn)算的設(shè)計(jì)方案。仿真結(jié)果表明,該接收機(jī)能夠?qū)崿F(xiàn)對(duì)中頻信號(hào)的正確接收,驗(yàn)證了系統(tǒng)設(shè)計(jì)的可行性。
標(biāo)簽: 信道 中頻 仿真實(shí)現(xiàn) 收機(jī)設(shè)計(jì)
上傳時(shí)間: 2013-06-12
上傳用戶:qq521
Pr0teus的51系列單片機(jī)仿真的實(shí)例,初學(xué)者很有用的、、、、、、、、、、、、
上傳時(shí)間: 2013-04-24
上傳用戶:chuckbassboy
基于PROTEUS的單片機(jī)系統(tǒng)設(shè)計(jì)與仿真
標(biāo)簽: PROTEUS 單片機(jī) 仿真 系統(tǒng)設(shè)計(jì)
上傳時(shí)間: 2013-04-24
上傳用戶:diaorunze
隨著電子技術(shù)的快速發(fā)展,計(jì)算機(jī)的性能得到了極大的提高,使得利用計(jì)算機(jī)實(shí)現(xiàn)人類的視覺功能成為目前計(jì)算機(jī)領(lǐng)域中最熱門的課題之一?;谝曨l的目標(biāo)檢測(cè)與跟蹤技術(shù)是計(jì)算機(jī)視覺領(lǐng)域中最主要的研究方向之一,它是智能監(jiān)控、人機(jī)交互、移動(dòng)機(jī)器人視覺導(dǎo)航、工業(yè)機(jī)器人手眼系統(tǒng)等應(yīng)用的基礎(chǔ)和關(guān)鍵技術(shù)。在科學(xué)研究和工程應(yīng)用上都有十分誘人的前景。 論文提出了以FPGA為核心的思想,設(shè)計(jì)出一套應(yīng)用于背景靜止視頻序列的動(dòng)態(tài)目標(biāo)檢測(cè)與跟蹤系統(tǒng)。通過位置固定的攝像頭監(jiān)控某一區(qū)域,分析攝像頭采集到的動(dòng)態(tài)視頻序列,計(jì)算出目標(biāo)的運(yùn)動(dòng)參數(shù)。與傳統(tǒng)的基于PC機(jī)的視頻動(dòng)態(tài)目標(biāo)跟蹤系統(tǒng)相比,適應(yīng)了目標(biāo)跟蹤系統(tǒng)對(duì)圖像處理速度的實(shí)時(shí)性與數(shù)據(jù)帶寬越來越高的要求,同時(shí)成本較低、設(shè)計(jì)更靈活,而且硬件重構(gòu)性好、處理速度快、系統(tǒng)易于升級(jí)。 論文的主要工作包括:構(gòu)建目運(yùn)動(dòng)標(biāo)跟蹤系統(tǒng)軟件平臺(tái)和硬件平臺(tái)。應(yīng)用MATLAB對(duì)目標(biāo)檢測(cè)算法進(jìn)行仿真分析比較。采用Synplifty Pro、ModelSim和TimingDesigner等各種EDA軟件工具對(duì)系統(tǒng)中各個(gè)層次的模塊進(jìn)行時(shí)序設(shè)計(jì)、代碼編寫、仿真驗(yàn)證等。最后使用QuartusⅡ?qū)⒄麄€(gè)系統(tǒng)工程文件綜合、布局布線。在察看時(shí)序報(bào)告無誤后,將系統(tǒng)配置文件下載至FPGA開發(fā)板中。 實(shí)現(xiàn)結(jié)果表明:所設(shè)計(jì)的系統(tǒng)能很好地工作在FPGA中,實(shí)現(xiàn)了設(shè)計(jì)要求,為視覺智能監(jiān)控打下基礎(chǔ)。
標(biāo)簽: FPGA 目標(biāo)跟蹤 系統(tǒng)設(shè)計(jì)
上傳時(shí)間: 2013-08-05
上傳用戶:亮劍2210
Proteus_MSP430仿真,描述了msp430的各個(gè)功能特點(diǎn)及應(yīng)用實(shí)例程序等
標(biāo)簽: Proteus_MSP 430 仿真
上傳時(shí)間: 2013-04-24
上傳用戶:凌云御清風(fēng)
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1