亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

目標(biāo)仿真

  • proteus仿真交通燈

    proteus仿真交通燈 十字路口交通燈 并設有定時時間

    標簽: proteus 仿真 交通燈

    上傳時間: 2013-07-17

    上傳用戶:tuilp1a

  • SEED-XDS560PLUS仿真器驅動

    SEED-XDS560PLUS仿真器驅動

    標簽: SEED-XDS PLUS 560 仿真器

    上傳時間: 2013-06-16

    上傳用戶:tyler

  • 基于Pspice的低通濾波器優化設計與仿真分析

    高性能濾波器是現代信號處理的一種基本電路,傳統的設計思想和方法運算量大,存在優化復雜的缺點。本文采用Pspice 的仿真優化工具對二階低通濾波器基于通帶寬度的目標進行了優化和仿真,結果表明優化目標和仿

    標簽: Pspice 低通濾波器 優化設計 仿真分析

    上傳時間: 2013-06-25

    上傳用戶:1134473521

  • TFTLCD顯示系統的設計

    如今IC設計進入了SOC(System-on-chip)設計時代。SOC是指在單一芯片上集成了微控制器、數字信號處理器、存儲器、I/O接口等,可以實現信號采集、轉換、存儲、處理等功能的芯片。SOC設計是基于IP可重用性的設計過程。現在已有不少公司成功地開發了各種SOC總線規范,以便于IP核的可復用性設計。其中,ARM公司開發的AMBA(Advanced Microcontroller Bus Arehitecture)規范已經成為嵌入式應用的行業標準。嵌入式SOC芯片廣泛應用于消費電子產品中,近年來隨著彩屏手機、PDA等移動終端的普及,液晶電視等平板顯示器件的推廣,液晶顯示器已經逐漸取代CRT成為主流的顯示器件。LCD Driver IC作為液晶顯示器的重要部件,需求量也日益增大。嵌入式液晶顯示系統的設計是當今SOC設計中不可缺少的部分,而基于AMBA總線規范的LCD顯示系統更是具備良好的性能和較大的潛力。 本文提出了一種基于AMBA總線規范的彩色TFT-LCD數字圖像顯示解決方案,硬件設計上包括APB存儲接口模塊、LCD控制模塊,并用VHDL硬件描述語言進行了功能仿真,采用Mentor公司Modelsim5.8完成了系統功能驗證;軟件設計上完成了基于SAMSUNG公司S6D0110 TFT-LCD驅動芯片的測試程序的編寫和系統測試。本設計不需要掌握TFT-LCD內部構造,復雜的內部驅動原理,只需要掌握AMBA總線規范和LCD的MPU并行接口時序,采用本課題設計出的LCD顯示控制模塊簡單實用,便于推廣應用。 本課題基于Xilinx公司的VirtexⅡ FF1152 PROTO開發平臺完成了軟件調試,實現了TFT-LCD圖像顯示。調試結果表明硬件和軟件設計正確且取得了較為滿意的結果。

    標簽: TFTLCD 顯示系統

    上傳時間: 2013-06-02

    上傳用戶:小楓殘月

  • 基于FPGA的PCIE1接口設計與實現

    隨著現代計算機技術、微電子技術的進一步結合和發展,可編程邏輯技術已成為當前電子設計領域中最具活力和發展前途的技術。通過采用FPGA/EDA技術,對通信卡的PCI接口、E1接口、外部邏輯電路進行集成,并利用目前通用計算機強大的數字信息處理能力,可大大簡化CTI硬件的設計,降低制造成本,提高系統可靠性。 據此,本論文提出了基于FPGA/EDA技術的PCI-E1接口設計方法,文中對PCI總線接口、E1接口及兩接口的互連等相關技術進行了深入分析,對各功能模塊和系統進行了VHDL建模與仿真。 同時,論文還介紹了基于ALTERACyclone系列FPGA芯片的PCI-E1接口硬件平臺的設計原理和基于DriverWorks的WDM驅動程序的設計方法。 本論文涉及的軟件、硬件系統已經開發、調試完成。測試結果表明:1、論文所研究的PCI接口(主/從設備)在進行配置讀/寫、I/O讀寫、存儲器讀寫及總線的猝發數據傳送等操作中,各項性能符合PCI2.3規范的要求。 2、論文所研究的E1接口支持成幀和不成幀兩種傳輸方式:在成幀模式下,信息的有效傳送速率為31×64Kbit/s;在不成幀的模式下,信息的有效傳送速率為2.048Mbit/s。E1輸出口各項參數符合CCITT相關規范要求。 3、論文所研究的PCI-E1接口在與現網設備、模塊的對接測試中,性能穩定。基于本論文的產品已經正式發布。國內部分廠家已對該產品進行了多方面的綜合測試,并計劃將其應用到實際的生產和研究中。 本論文對于CTI硬件的設計是一項嘗試和革新。測試和應用證明該方法行之有效,符合設計目標,具有較廣闊的應用前景。

    標簽: PCIE1 FPGA 接口設計

    上傳時間: 2013-04-24

    上傳用戶:lixinxiang

  • 基于FPGA的多普勒測頻系統設計

    多普勒計程儀是根據聲波在水中的多普勒效應原理而制成的一種精密測速和計算航程的儀器,它是船用導航設備的重要組成之一。針對于多普勒計程儀的核心問題——頻率估計,本文提出了一種基于FPGA實現的多普勒測頻方案,它具有抗干擾能力強、運算速度快等特點。本論文主要是圍繞系統的測頻方案的設計與實現展開的。 本文主要研究工作包括:設計和調試基于FPGA的多普勒測頻系統的硬件電路;通過對測頻算法的研究,采用VHDL語言設計和實現系統的測頻算法和其它接口控制程序,并通過軟件仿真,測試設計的正確性。 測頻系統的硬件電路設計是本論文工作的主要部分之一,也是基于FPGA的多普勒測頻系統的核心部分。整個系統以FPGA作為主處理器,完成系統中所有的數字信號處理和外圍接口控制,同時,基于FPGA豐富的片內可編程邏輯資源和外部I/O資源,系統還擴展了豐富的通信接口(UART、USB和以太網接口)和顯示電路(LCD和LED),使系統便于與PC機進行數據交換和控制。 系統的軟件實現是本文工作的另一重要部分。本文通過對測頻算法的研究,完成了基于VHDL實現的過零檢測法和FFT算法,同時也實現了對接收機信號的自動增益控制、信號采集和與計算機的通信功能等。

    標簽: FPGA 多普勒 測頻 系統設計

    上傳時間: 2013-04-24

    上傳用戶:121212121212

  • 三相電流型自然采樣SPWM整流器

    隨著全控型變流技術的不斷發展和應用領域的不斷拓寬,具有高功率因數的PWM整流器在工業領域中逐漸得到普遍重視。在目前的PWM調制方法中,自然采樣SPWM具有控制靈活、輸出脈沖波形好、諧波含量低等優點,是一種性能優良的調制方法。傳統的基于DSP的SPWM實現方法受DSP本身串行程序流工作模式的限制,是很難實時完成自然采樣SPWM的計算的,這在一些特殊的應用領域限制了PWM整流器性能的提高。為此,論文提出了一種基于FPGA的自然采樣SPWM實現方法,并在三相電流型整流器樣機上進行了實驗驗證。由于FPGA具有豐富的可編程邏輯資源和I/O口,并且可以采用并行工作方式,因此控制系統具有更快的處理速度、更小的控制延時和更好的實時性,有利于PWM整流器性能的提高。仿真和實驗研究都表明本文的設計是正確有效的。

    標簽: SPWM 三相 電流型 整流器

    上傳時間: 2013-06-16

    上傳用戶:黑漆漆

  • SDRAM讀寫控制的實現與Modelsim仿真

    軟件開發環境:ISE 7.1i 硬件開發環境:紅色颶風II代-Xilinx版 1. 本實例用于控制開發板上面的SDRAM完成讀寫功能; 先向SDRAM里面寫數據,然后再將數據讀出來做比較,如果不匹配就通過LED變亮顯示出來,如果一致,LED就不亮。 2. part1目錄是使用Modelsim仿真的工程; 3. part2目錄是在開發版上面驗證的工程; 2.1. part1_32目錄是4m32SDRAM的仿真工程; 2.2. part1_16目錄是4m16SDRAM的仿真工程; \model文件夾里面是仿真模型; \rtl文件夾里面是源文件; \sim文件夾里面是仿真工程; \test_bench文件夾里面是測試文件; \wave文件夾里面是仿真波形。 3.1. 工程在\project文件夾里面; 3.2. 源文件和管腳分配在\rtl文件夾里面; 3.3. 下載文件在\download文件夾里面,.mcs為PROM模式下載文件,.bit為JTAG調試下載文件。

    標簽: Modelsim SDRAM 讀寫 控制

    上傳時間: 2013-04-24

    上傳用戶:ZJX5201314

  • 基于VB的凸輪機構的參數化設計及其動畫仿真

    本文以VB 為主體開發語言,實現了參數化設計凸輪和凸輪輪廓設計過程的動畫仿真,既提高了凸輪設計效率,又益于計算機輔助教學。

    標簽: 凸輪機構 參數 動畫仿真

    上傳時間: 2013-06-13

    上傳用戶:www240697738

  • DDR2SDRAM存儲器接口設計

    內部存儲器負責計算機系統內部數據的中轉、存儲與讀取,作為計算機系統中必不可少的三大件之一,它對計算機系統性能至關重要。內存可以說是CPU處理數據的“大倉庫”,所有經過CPU處理的指令和數據都要經過內存傳遞到電腦其他配件上,因此內存性能的好壞,直接影響到系統的穩定性和運行性能。在當今的電子系統設計中,內存被使用得越來越多,并且對內存的要求越來越高。既要求內存讀寫速度盡可能的快、容量盡可能的大,同時由于競爭的加劇以及利潤率的下降,人們希望在保持、甚至提高系統性能的同時也能降低內存產品的成本。面對這種趨勢,設計和實現大容量高速讀寫的內存顯得尤為重要。因此,近年來內存產品正經歷著從小容量到大容量、從低速到高速的不斷變化,從技術上也就有了從DRAM到SDRAM,再到DDR SDRAM及DDR2 SDRAM等的不斷演進。和普通SDRAM的接口設計相比,DDR2 SDRAM存儲器在獲得大容量和高速率的同時,對存儲器的接口設計也提出了更高的要求,其接口設計復雜度也大幅增加。一方面,由于I/O塊中的資源是有限的,數據多路分解和時鐘轉換邏輯必須在FPGA核心邏輯中實現,設計者可能不得不對接口邏輯進行手工布線以確保臨界時序。而另一方面,不得不處理好與DDR2接口有關的時序問題(包括溫度和電壓補償)。要正確的實現DDR2接口需要非常細致的工作,并在提供設計靈活性的同時確保系統性能和可靠性。 本文對通過Xilinx的Spartan3 FPGA實現DDR2內存接口的設計與實現進行了詳細闡述。通過Xilinx FPGA提供了I/O模塊和邏輯資源,從而使接口設計變得更簡單、更可靠。本設計中對I/O模塊及其他邏輯在RTL代碼中進行了配置、嚴整、執行,并正確連接到FPGA上,經過仔細仿真,然后在硬件中驗證,以確保存儲器接口系統的可靠性。

    標簽: DDR2SDRAM 存儲器 接口設計

    上傳時間: 2013-06-08

    上傳用戶:fairy0212

主站蜘蛛池模板: 霸州市| 巩义市| 黎城县| 张家口市| 拜城县| 新源县| 永泰县| 北宁市| 红原县| 临夏市| 普安县| 南充市| 西青区| 霍邱县| 察雅县| 崇文区| 汉中市| 唐山市| 福贡县| 栾城县| 凤冈县| 兴仁县| 缙云县| 泰兴市| 防城港市| 贞丰县| 健康| 荣成市| 庆云县| 尤溪县| 哈密市| 额敏县| 靖安县| 新沂市| 乌鲁木齐市| 林甸县| 奎屯市| 盐山县| 平凉市| 南康市| 准格尔旗|