分析了MATLAB/Simulink 中DSP Builder 模塊庫在FPGA 設計中優點,\\r\\n然后結合FSK 信號的產生原理,給出了如何利用DSP Builder 模塊庫建立FSK 信號發生器模\\r\\n型,以及對FSK 信號發生器模型進行算法級仿真和生成VHDL 語言的方法,并在modelsim\\r\\n中對FSK 信號發生器進行RTL 級仿真,最后介紹了在FPGA 芯片中實現FSK 信號發生器的設\\r\\n計方法。
標簽: Simulink Builder MATLAB FPGA
上傳時間: 2013-08-20
上傳用戶:herog3
多路18b20測溫顯示系統,可同時測量n個第三18b20
標簽: 18b20 多路 測溫 顯示系統
上傳時間: 2013-08-21
上傳用戶:zhangchu0807
描述了一個用于微波傳輸設備的16QAM接收機解調芯片的FPGA實現,芯片集成了定時恢復、載波恢復和自適應盲判決反饋均衡器(DFE),采用恒模算法(CMA)作為均衡算法。芯片支持高達25M波特的符號速率,在一片EP1C12Q240C8(ALTERA)上實現,即將用于量產的微波傳輸設備中。\\r\\n
標簽: FPGA QAM 16 接收機
上傳時間: 2013-08-22
上傳用戶:23333
自己課程設計寫的程序,用FPGA控制ADC0809的轉換時序來完成模/數轉換,然后將轉換完的數字信號傳遞給0832
標簽: FPGA 0809 ADC 轉換
上傳時間: 2013-08-30
上傳用戶:小寶愛考拉
8051工作于11.0592MHZ,RAM擴展為128KB的628128,FlashRom擴展為128KB的AT29C010A\r\n 128KB的RAM分成4個區(Bank) 地址分配為0x0000-0x7FFF\r\n 128KB的FlashRom分成8個區(Bank) 地址分配為0x8000-0xBFFF\r\n 為了使8051能訪問整個128KB的RAM空間和128KB的FlashRom空間,在CPLD內建兩個寄存器\r\n RamBankReg和FlashRomBankReg用于存放高位地址
標簽: 128 FlashRom 8051 KB
上傳用戶:cainaifa
自己現在用的CPLD下載線,用74HC244芯片\r\n要注意設置下載模式
標簽: CPLD 244 74 HC
上傳時間: 2013-08-31
上傳用戶:dancnc
基于FPGA測控系統研究論文,內容相當不錯,解壓后格式為nh用CAJViewer打開
標簽: FPGA 測控 系統研究 論文
上傳時間: 2013-09-01
上傳用戶:蔣清華嗯
無淪是用離散邏輯、可編程邏輯,還是用全定制硅器件實現的任何數字設計,為了成功地操\r\n作,可靠的時鐘是非常關鍵的。設計不良的時鐘在極限的溫度、電壓或制造工藝的偏差情況下將\r\n導致錯誤的行為,并且調試困難、花銷很大。 在設計PLD/FPGA時通常采用幾種時鐘類型。時鐘可\r\n分為如下四種類型:全局時鐘、門控時鐘、多級邏輯時鐘和波動式時鐘。多時鐘系統能夠包括上\r\n述四種時鐘類型的任意組合。
標簽: FPGA PLD 時鐘
上傳時間: 2013-09-04
上傳用戶:yelong0614
\r\n經典的Protel99se入門教程,孫輝著北京郵電大學出版社出版
標簽: Protel 99 se
上傳時間: 2013-09-11
上傳用戶:Yukiseop
Protel99畫的一款四層工控板內容詳細,使用方便
標簽: Protel 99 工控板
上傳時間: 2013-09-13
上傳用戶:1397412112
蟲蟲下載站版權所有 京ICP備2021023401號-1