亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

白板系統(tǒng)

  • Mega128 Epm240開發(fā)板

    Mega128+Epm240(或570)開發(fā)板,原理圖+PCB公開

    標簽: Mega 128 Epm 240

    上傳時間: 2013-07-18

    上傳用戶:ljthhhhhh123

  • 卷積編碼和維特比譯碼的FPGA實現(xiàn)

    由于其很強的糾錯性能和適合硬件實現(xiàn)的編譯碼算法,卷積編碼和軟判決維特比譯碼目前已經(jīng)廣泛應(yīng)用于衛(wèi)星通信系統(tǒng)。然而隨著航天事業(yè)的發(fā)展,衛(wèi)星有效載荷種類的增多和分辨率的不斷提高,信息量越來越大。如何在低信噪比的功率受限信道條件下提高傳輸速率成為目前亟待解決的問題。本論文結(jié)合在研項目,在編譯碼算法、編譯碼器的設(shè)計與實現(xiàn)、編譯碼器性能提高三個方面對卷積編碼和維特比譯碼進行了深入研究,并進一步介紹了使用VHDL語言和原理圖混合輸入的方式,實現(xiàn)一種(7,3/4)增信刪余方式的高速卷積編碼器和維特比譯碼器的詳細過程;然后將設(shè)計下載到XILINX的Virtex2 FPGA內(nèi)部進行功能和時序確認,最終在整個數(shù)據(jù)傳輸系統(tǒng)中測試其性能。本文所實現(xiàn)的維特比譯碼器速率達160Mbps,遠遠高于目前國內(nèi)此領(lǐng)域內(nèi)的相關(guān)產(chǎn)品速率。 首先,論文具體介紹了卷積編碼和維特比譯碼的算法,研究卷積碼的各種參數(shù)(約束長度、生成多項式、碼率以及增信刪余等)對其譯碼性能的影響;針對項目需求,確定卷積編碼器的約束長度、生成多項式格式、碼率和相應(yīng)的維特比譯碼器的回歸長度。 其次,論文介紹了編解碼器的軟、硬件設(shè)計和調(diào)試一根據(jù)已知條件,使用VHDL語言和原理圖混合輸入的方式設(shè)計卷積編碼和維特比譯碼的源代碼和原理圖,分別采用功能和電路級仿真,確定卷積編碼和維特比譯碼分別需要占用的資源,考慮卷積編碼器和維特比譯碼器的具體設(shè)計問題,包括編譯碼的基本結(jié)構(gòu),各個模塊的功能及實現(xiàn)策略,編譯碼器的時序、邏輯綜合等;根據(jù)軟件仿真結(jié)果,分別確定卷積編碼器和維特比譯碼器的接口、所需的FPGA器件選型和進行各自的印制板設(shè)計。利用卷積碼本身的特點,結(jié)合FPGA內(nèi)部結(jié)構(gòu),采用并行卷積編碼和譯碼運算,設(shè)計出高速編譯碼器;對軟、硬件分別進行驗證和調(diào)試,并將驗證后的軟件下載到FPGA進行電路級調(diào)試。 最后,論文討論了卷積編碼和維特比譯碼的性能:利用已有的測試設(shè)備在整個數(shù)據(jù)傳輸系統(tǒng)中測試其性能(與沒有采用糾錯編碼的數(shù)傳系統(tǒng)進行比對);在信道中加入高斯白噪聲,模擬高斯信道,進行誤碼率和信噪比測試。

    標簽: FPGA 卷積 編碼 譯碼

    上傳時間: 2013-04-24

    上傳用戶:mingaili888

  • Protel99四層板入門與提高

    Protel99四層板入門與提高,高手不必看了。

    標簽: Protel 99 四層板

    上傳時間: 2013-04-24

    上傳用戶:葉山豪

  • 實驗開發(fā)評估板設(shè)計與實現(xiàn)

    信號與信息處理是信息科學中近幾年來發(fā)展最為迅速的學科之一,隨著片上系統(tǒng)(SOC,System On Chip)時代的到來,FPGA正處于革命性數(shù)字信號處理的前沿。基于FPGA的設(shè)計可以在系統(tǒng)可再編程及在系統(tǒng)調(diào)試,具有吞吐量高,能夠更好地防止授權(quán)復制、元器件和開發(fā)成本進一步降低、開發(fā)時間也大大縮短等優(yōu)點。然而,FPGA器件是基于SRAM結(jié)構(gòu)的編程工藝,掉電后編程信息立即丟失,每次加電時,配置數(shù)據(jù)都必須重新下載,并且器件支持多種配置方式,所以研究FPGA器件的配置方案在FPGA系統(tǒng)設(shè)計中具有極其重要的價值,這也給用于可編程邏輯器件編程的配置接口電路和實驗開發(fā)設(shè)備提出了更高的要求。 本論文基于IEEE1149.1標準和USB2.0技術(shù),完成了FPGA配置接口電路及實驗開發(fā)板的設(shè)計與實現(xiàn)。作者在充分理解IEEE1149.1標準和USB技術(shù)原理的基礎(chǔ)上,針對Altcra公司專用的USB數(shù)據(jù)配置電纜USB-Blaster,對其內(nèi)部工作原理及工作時序進行測試與詳細分析,完成了基于USB配置接口的FPGA芯片開發(fā)實驗電路的完整軟硬件設(shè)計及功能時序仿真。作者最后進行了軟硬件調(diào)試,完成測試與驗證,實現(xiàn)了對Altera系列PLD的配置功能及實驗開發(fā)板的功能。 本文討論的USB下載接口電路被驗證能在Altera的QuartusII開發(fā)環(huán)境下直接使用,無須在主機端另行設(shè)計通信軟件,其兼容性較現(xiàn)有設(shè)計有所提高。由于PLD(Programmable Logic Device)廠商對其知識產(chǎn)權(quán)嚴格保密,使得基于USB接口的配置電路應(yīng)用受到很大限制,同時也加大了自行對其進行開發(fā)設(shè)計的難度。 與傳統(tǒng)的基于PC并口的下載接口電路相比,本設(shè)計的基于USB下載接口電路及FPGA實驗開發(fā)板具有更高的編程下載速率、支持熱插拔、體積小、便于攜帶、降低對PC硬件傷害,且具備其它下載接口電路不具備的SignalTapII嵌入式邏輯分析儀和調(diào)試NiosII嵌入式軟核處理器等明顯優(yōu)勢。從成本來看,本設(shè)計的USB配置接口電路及FPGA實驗開發(fā)板與其同類產(chǎn)品相比有較強的競爭力。

    標簽: 實驗 評估板

    上傳時間: 2013-06-07

    上傳用戶:2525775

  • DSP開發(fā)板全套原理圖.rar

    DSP開發(fā)板全套原理圖.rar TI的C6201EVM的原理圖 開發(fā)板是基于TMS320F2812的學習開發(fā)平臺

    標簽: DSP 開發(fā)板 原理圖

    上傳時間: 2013-07-28

    上傳用戶:athjac

  • EP3C25開發(fā)板原理圖

    ALTERA公司開發(fā)板EP3C25的原理圖,

    標簽: C25 EP3 EP 3C

    上傳時間: 2013-04-24

    上傳用戶:pinksun9

  • 單片機開發(fā)板PCB圖

    是基于51單片機的開發(fā)板的PCB圖,值得你我共同研究。

    標簽: PCB 單片機開發(fā)板

    上傳時間: 2013-07-07

    上傳用戶:er1219

  • MFRC500開發(fā)板設(shè)計資料含源碼

    一份很難得的MFRC500開發(fā)板設(shè)計資料,包括源程序、原理圖、PCB圖,源程序在KEIL環(huán)境下編譯,打開壓縮包后直接點擊PRJ文件,即可編譯使用。

    標簽: MFRC 500 開發(fā)板 設(shè)計資料

    上傳時間: 2013-04-24

    上傳用戶:英雄

  • CYCLONE的EP1C6Q240C8開發(fā)板原理圖

    ATERA的CYCLONE系列EP1C6Q240C8開發(fā)板的原理圖。

    標簽: CYCLONE 240C Q240 240

    上傳時間: 2013-07-26

    上傳用戶:han0097

  • PCB板蛇形走線的作用

    PCB板蛇形走線的作用 PCB板蛇形走線的作用

    標簽: PCB 蛇形 線的作用

    上傳時間: 2013-06-14

    上傳用戶:cee16

主站蜘蛛池模板: 施秉县| 涞源县| 亳州市| 涞水县| 扶沟县| 安国市| 韩城市| 德令哈市| 曲阳县| 凌源市| 固镇县| 江阴市| 通榆县| 田林县| 蒙城县| 班戈县| 陈巴尔虎旗| 赤城县| 石城县| 宜兰市| 梨树县| 平顶山市| 察雅县| 全南县| 南丰县| 武宁县| 太白县| 肇东市| 永宁县| 株洲县| 桂阳县| 庆云县| 南雄市| 富民县| 盈江县| 高安市| 兴宁市| 娄烦县| 资兴市| 江口县| 中宁县|