高性能ADC產(chǎn)品的出現(xiàn),給混合信號測試領(lǐng)域帶來前所未有的挑戰(zhàn)。并行ADC測試方案實(shí)現(xiàn)了多個ADC測試過程的并行化和實(shí)時化,減少了單個ADC的平均測試時間,從而降低ADC測試成本。本文實(shí)現(xiàn)了基于FPGA的ADC并行測試方法。在閱讀相關(guān)文獻(xiàn)的基礎(chǔ)上,總結(jié)了常用ADC參數(shù)測試方法和測試流程。使用FPGA實(shí)現(xiàn)時域參數(shù)評估算法和頻域參數(shù)評估算法,并對2個ADC在不同樣本數(shù)條件下進(jìn)行并行測試。 本研究通過在FPGA內(nèi)部實(shí)現(xiàn)ADC測試時域算法和頻域算法相結(jié)合的方法來搭建測試系統(tǒng),完成了音頻編解碼器WM8731L的控制模式接口、音頻數(shù)據(jù)接口、ADC測試時域算法和頻域算法的FPGA實(shí)現(xiàn)。整個測試系統(tǒng)使用Angilent33220A任意信號發(fā)生器提供模擬激勵信號,共用一個FPGA內(nèi)部實(shí)現(xiàn)的采樣時鐘控制模塊。并行測試系統(tǒng)將WM8731.L片內(nèi)的兩個獨(dú)立ADC的串行輸出數(shù)據(jù)分流成左右兩通道,并對其進(jìn)行串并轉(zhuǎn)換。然后對左右兩個通道分別配置一個FFT算法模塊和時域算法模塊,并行地實(shí)現(xiàn)了ADC參數(shù)的評估算法。在樣本數(shù)分別為128和4096的實(shí)驗(yàn)條件下,對WM8731L片內(nèi)2個被測.ADC并行地進(jìn)行參數(shù)評估,被測參數(shù)包括增益GAIN、偏移量OFFSET、信噪比SNR、信號與噪聲諧波失真比SINAD、總諧波失真THD等5個常用參數(shù)。實(shí)驗(yàn)結(jié)果表明,通過在FPGA內(nèi)配置2個獨(dú)立的參數(shù)計(jì)算模塊,可并行地實(shí)現(xiàn)對2個相同ADC的參數(shù)評估,減小單個ADC的平均測試時間。FPGA片內(nèi)實(shí)時評估算法的實(shí)現(xiàn)節(jié)省了測試樣本傳輸至自動測試機(jī)PC端的時間。而且只需將HDL代碼多次復(fù)制,就可實(shí)現(xiàn)多個被測ADC在同一時刻并行地被評估,配置靈活。基于FPGA的ADC并行測試方法易于實(shí)現(xiàn),具有可行性,但由于噪聲的影響,測試精度有待進(jìn)一步提高。該方法可用于自動測試機(jī)的混合信號選項(xiàng)卡或測試子系統(tǒng)。
上傳時間: 2013-06-07
上傳用戶:gps6888
·詳細(xì)說明:Actions 炬力 MP3 播放器2071、2073系列主控芯片 參考電路圖,完整電路圖。-Actions the torch strength MP3 player 2,071, 2,073 series hosts control the chip reference circuit diagram, complete circuit diagram.
標(biāo)簽: Actions 2071 2073 nbsp
上傳時間: 2013-04-24
上傳用戶:amwfhv
500W太陽能光伏并網(wǎng)逆變器電路設(shè)計(jì)圖.由實(shí)驗(yàn)波形可以看出,所設(shè)計(jì)的光伏并網(wǎng)逆變器工作穩(wěn)定。性能良好。由于采用了以TMS320F240型:DSP為主的控制電路,系統(tǒng)具有較好的動態(tài)響應(yīng)特性。采用了具有最大功率跟蹤和反孤島控制功能的軟件設(shè)計(jì),因而能充分利用太陽能電池的能源且能檢測孤島效應(yīng)的發(fā)生。
標(biāo)簽: 500W 太陽能光伏 并網(wǎng)逆變器 電路設(shè)計(jì)
上傳時間: 2013-04-24
上傳用戶:lty6899826
·詳細(xì)說明:Procyon方案(手工制作的MP3播放器電路及資料)-procyon plan, hand-planted MP3 player electric circuit and material 文件列表: procyon方案 ...........\Code ...........\....\ata_if.c ...........\
上傳時間: 2013-05-21
上傳用戶:qweqweqwe
·詳細(xì)說明:一個西門子變頻器控制代碼的生成程序,主要用于DSP控制,除了調(diào)試用的iostream.h頭文件,沒有其他任何頭文件,可以方面的運(yùn)用與各種DSP,也可以移植到windows和linux下。文件列表: ordermake .........\Debug .........\ordermaker.c ..
上傳時間: 2013-07-22
上傳用戶:cxl274287265
·該編程器使用Atmel STK500_2協(xié)議,使用AVR Studio4.xx STK500工具進(jìn)行編程.使用方法請參照ATMEL官方資料. 通信接口:STK500和PC機(jī)之間的通信通過RS232來進(jìn)行.STK500使用115.2k的波特率.8個字節(jié),1個停止位,沒有奇偶校驗(yàn). PC機(jī)也必須設(shè)置為同樣才能進(jìn)行通信. 可以使用ISP模式或者PP(并行變成)模式都可實(shí)現(xiàn)燒
上傳時間: 2013-06-10
上傳用戶:lepoke
·變頻器電路維修與故障實(shí)例分析
標(biāo)簽: 變頻器 分 電路維修 故障實(shí)例
上傳時間: 2013-04-24
上傳用戶:ywqaxiwang
生物醫(yī)學(xué)信號是源于一個生物系統(tǒng)的一類信號,像心音、腦電、生物序列和基因以及神經(jīng)活動等,這些信號通常含有與生物系統(tǒng)生理和結(jié)構(gòu)狀態(tài)相關(guān)的信息,它們對這些系統(tǒng)狀態(tài)的研究和診斷具有很大的價(jià)值。信號拾取、采集和處理的正確與否直接影響到生物醫(yī)學(xué)研究的準(zhǔn)確性,如何有效地從強(qiáng)噪聲背景中提取有用的生物醫(yī)學(xué)信號是信號處理技術(shù)的重要問題。 設(shè)計(jì)自適應(yīng)濾波器對帶有工頻干擾的生物醫(yī)學(xué)信號進(jìn)行濾波,從而消除工頻干擾,獲得最佳的濾波效果是本研究要解決的問題。生物醫(yī)學(xué)信號具有信號弱、噪聲強(qiáng)、頻率范圍較低、隨機(jī)性強(qiáng)等特點(diǎn)。由于心電(electrocardiogram,ECG)信號的確定性、穩(wěn)定性、規(guī)則性都比其他生物信號高,便于準(zhǔn)確評估和檢測濾波效果,本研究采用ECG信號作為原始的模板信號。 本研究將新的電子芯片技術(shù)與現(xiàn)代信號處理技術(shù)相結(jié)合,從過去單一的軟件算法研究,轉(zhuǎn)向軟件與硬件結(jié)合,從而提高自適應(yīng)速度和精度,而且可以使系統(tǒng)的開發(fā)周期縮短、成本降低、容易升級和變更。 采用現(xiàn)場可編程邏輯器件(Field Programmable Gate Array,F(xiàn)PGA)作為新的ECG快速提取算法的硬件載體,加快信號處理的速度。為了將ECG快速提取算法轉(zhuǎn)換為常用的適合于FPGA芯片的定點(diǎn)數(shù)算法,研究中詳細(xì)分析了定點(diǎn)數(shù)的量化效應(yīng)對自適應(yīng)噪聲消除器的影響,以及對浮點(diǎn)數(shù)算法和定點(diǎn)數(shù)算法的復(fù)合自適應(yīng)濾波器的各種參數(shù)的選擇,如步長因子和字長選擇。研究中以定點(diǎn)數(shù)算法中的步長因子和字長選擇,作為FPGA設(shè)計(jì)的基礎(chǔ),利用串并結(jié)合的硬件結(jié)構(gòu)實(shí)現(xiàn)自適應(yīng)濾波器,并得到了預(yù)期的效果,準(zhǔn)確提取改善后的ECG信號。 研究中,在MATLAB(Matrix Laboratry)軟件的環(huán)境下模擬,選取帶有50Hz工頻干擾的不同信噪比的ECG原始信號,在浮點(diǎn)數(shù)情況下,原始信號通過采用最小均方LMS(LeastMean Squares)算法的浮點(diǎn)數(shù)自適應(yīng)濾波器后,根據(jù)信噪比的改善和收斂速度,確定不同的最佳μ值,并在定點(diǎn)數(shù)情況下,在最佳μ值的情況下,原始信號通過采用LMs算法的定點(diǎn)數(shù)自適應(yīng)濾波器后,根據(jù)信噪比的改善效果和采用硬件的經(jīng)濟(jì)性,確定最佳的定點(diǎn)數(shù)。并了解LMS算法中步長因子、定點(diǎn)數(shù)字長值對信號信噪比、收斂速度和硬件經(jīng)濟(jì)性的影響。從而得出針對含有工頻干擾的不同信噪比的原始ECG,應(yīng)該采用什么樣的μ值和什么樣的定點(diǎn)數(shù)才能對原始ECG的改善和以后的硬件實(shí)現(xiàn)取得最佳的效果,并根據(jù)所得到的數(shù)據(jù)和結(jié)果,在FPGA上實(shí)現(xiàn)自適應(yīng)濾波器,使自適應(yīng)濾波器能對帶有工頻干擾的ECG原始信號有最佳的濾波效果。
上傳時間: 2013-04-24
上傳用戶:gzming
·摘要: 以電機(jī)控制專用芯片TMS320F240DSP為控制核心,空間矢量脈寬調(diào)制(SVPWM)技術(shù)為理論依據(jù),設(shè)計(jì)了一款高性價(jià)比的全數(shù)字小功率變頻器;采用現(xiàn)代電力電子變換技術(shù)(AC-DC-AC)和高級數(shù)字信號處理器等技術(shù),給出了一種小功率通用變頻器的設(shè)計(jì)方案和詳細(xì)硬件軟件設(shè)計(jì)過程,利用軟件實(shí)現(xiàn)了七段式SVPWM的生成,通過實(shí)驗(yàn)說明,所提出并設(shè)計(jì)的這種新型變頻器結(jié)構(gòu)簡單,經(jīng)濟(jì)實(shí)用,具有良
標(biāo)簽: 空間矢量脈寬調(diào)制 小功率 變頻器
上傳時間: 2013-04-24
上傳用戶:axxsa
·現(xiàn)在國內(nèi)網(wǎng)站上流行的USB及RS232接口的PIC全系列編程器.
標(biāo)簽: nbsp Programmer PIC Serial
上傳時間: 2013-06-22
上傳用戶:thh29
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1