隨著我國工業(yè)和國民經(jīng)濟(jì)的快速發(fā)展,電網(wǎng)負(fù)荷急劇增加,特別是沖擊性、非線性負(fù)荷所占比重不斷加大,使得供電電壓發(fā)生波動(dòng)和閃變,嚴(yán)重影響著電網(wǎng)的電能質(zhì)量。根據(jù)國際電工委員會(huì)(IEC)電磁兼容(EMC)標(biāo)準(zhǔn)IEC61000-3-7以及國標(biāo)GB12326-2000,電壓波動(dòng)和閃變己成為衡量電能質(zhì)量的重要指標(biāo)。 電壓波動(dòng)和閃變作為衡量電能質(zhì)量的重要指標(biāo),能更直接、迅速地反映出電網(wǎng)的供電質(zhì)量。然而,目前國內(nèi)還沒有很好的電壓波動(dòng)與閃變測量的數(shù)字信號(hào)處理方法。為此,論文在深入研究電壓波動(dòng)和閃變測量技術(shù)的基礎(chǔ)上,提出一種基于Simulink/DSP Builder的數(shù)字信號(hào)處理的FPGA設(shè)計(jì)方法,利用DSP Builder工具將Simulink的模型文件(.mdl)轉(zhuǎn)化成通用的硬件描述語言VHDL文件,避免了VHDL語言手動(dòng)編寫系統(tǒng)的煩瑣過程,從而能夠?qū)⒏嗑杏谙到y(tǒng)算法的優(yōu)化上。該方法充分利用Matlab/Simulink系統(tǒng)建模的優(yōu)勢,同時(shí)也能夠發(fā)揮FPGA并行執(zhí)行速度快、測量精度高的優(yōu)點(diǎn)。 論文首先介紹了電壓波動(dòng)和閃變的基木概念、特征量,闡述了電壓波動(dòng)與閃變的測量原理,分析比較了現(xiàn)有測量方法和裝置的特點(diǎn)和優(yōu)劣。然后依據(jù)電壓波動(dòng)與閃變測量的IEC標(biāo)準(zhǔn)以及國家標(biāo)準(zhǔn),在對電壓波動(dòng)與閃變測量模擬仿真的基礎(chǔ)上研究其數(shù)字化實(shí)現(xiàn)方法,即采用數(shù)字濾波的方式在Simulink/DSP Builder工具下設(shè)計(jì)電壓波動(dòng)與閃變測量系統(tǒng)的數(shù)字模型。同時(shí)在ModelSim SE6.1d軟件下進(jìn)行了系統(tǒng)功能仿真,并且在Altera公司的FPGA設(shè)計(jì)軟件QuartusⅡ6.0下進(jìn)行了系統(tǒng)時(shí)序仿真。 仿真結(jié)果表明,基于Simulink/DSP Builder窗口化的數(shù)字信號(hào)處理的FPGA設(shè)計(jì)方案,設(shè)計(jì)簡單、快捷高效,能夠滿足電壓波動(dòng)和閃變測量最初的系統(tǒng)設(shè)計(jì)要求,為進(jìn)一步從事電壓波動(dòng)和閃變測量研究提供了一種全新的設(shè)計(jì)理念,具有一定的理論與現(xiàn)實(shí)意義。
標(biāo)簽: FPGA 電壓波動(dòng) 測量
上傳時(shí)間: 2013-07-10
上傳用戶:笨小孩
MP3音樂是目前最為流行的音樂格式,因其音質(zhì)、復(fù)雜度與壓縮比的完美折中,占據(jù)著廣闊的市場,不僅在互聯(lián)網(wǎng)上廣為流傳,而且在便攜式設(shè)備領(lǐng)域深受人們喜愛。本文以MPEG-1的MP3音頻解碼器為研究對象,在實(shí)時(shí)性、面積等約束條件下,研究MP3解碼電路的設(shè)計(jì)方法,實(shí)現(xiàn)FPGA原型芯片,研究MP3原型芯片的驗(yàn)證方法。 論文的主要貢獻(xiàn)如下: (1)使用算法融合方法合并MP3解碼過程的相關(guān)步驟,以減少緩沖區(qū)存儲(chǔ)單元的容量和訪存次數(shù)。如把重排序步驟融合到反量化模塊,可以減少一半的讀寫RAM操作;把IMDCT模塊內(nèi)部的三個(gè)算法步驟融合在一起進(jìn)行設(shè)計(jì),可以省去存儲(chǔ)中間計(jì)算結(jié)果的緩存區(qū)單元。 (2)反量化、立體聲處理等模塊中,采用流水線設(shè)計(jì)技術(shù),設(shè)置寄存器把較長的組合邏輯路徑隔開,提高了電路的性能和可靠性;使用連續(xù)訪問公共緩存技術(shù),合理規(guī)劃各計(jì)算子模塊的工作時(shí)序,將數(shù)據(jù)計(jì)算的時(shí)間隱藏在訪存過程中;充分利用頻率線的零值區(qū)特性,有效地減少數(shù)據(jù)計(jì)算量,加快了數(shù)據(jù)處理的速度。 (3)設(shè)計(jì)了MP3硬件解碼器的FPGA原型芯片。采用Verilog HDL硬件描述語言設(shè)計(jì)RTL級(jí)電路,完成功能仿真,以Altera公司Stratix II系列的EP2S180 FPGA開發(fā)板為平臺(tái),實(shí)現(xiàn)MP3解碼器的FPGA原型芯片。MP3硬件解碼器在Stratix II EP2S180器件內(nèi)的資源利用率約為5%,其中組合邏輯查找表ALUT為7189個(gè),寄存器共有4024個(gè),系統(tǒng)頻率可達(dá)69.6MHz,充分滿足了MP3解碼過程的實(shí)時(shí)性要求。實(shí)驗(yàn)結(jié)果表明,MP3音頻解碼FPGA原型芯片可正常播放聲音,解碼音質(zhì)良好。
上傳時(shí)間: 2013-07-01
上傳用戶:xymbian
隨著Internet的不斷發(fā)展,人們希望日常生活中所用到的嵌入式設(shè)備都能夠很方便地實(shí)現(xiàn)Intemet接入,這對嵌入式系統(tǒng)設(shè)計(jì)提出了新的挑戰(zhàn),要求低成本、多功能、高性能。這些是目前嵌入式系統(tǒng)設(shè)計(jì)的熱點(diǎn)。 可編程邏輯器件FPGA在過去的幾十年中取得了飛速發(fā)展,從最初的幾千門到現(xiàn)在的幾百萬門,可靠性與集成度不斷提高,而功耗和成本卻在不斷降低,具有很高的性價(jià)比。再加上開發(fā)周期短、對開發(fā)人員的要求相對較低的優(yōu)點(diǎn),因此被大量應(yīng)用于嵌入式系統(tǒng)設(shè)計(jì)中。 本文是基于FPGA高性價(jià)比、可靈活配置的特點(diǎn),也是當(dāng)前流行的“微控制器+FPGA”的嵌入式系統(tǒng)設(shè)計(jì)方式,所以我們提出了基于FPGA的實(shí)現(xiàn)方案。本文通過在FPGA中硬件實(shí)現(xiàn)嵌入式TCP/IP協(xié)議(包括UDP、IP、ARP、TCP等網(wǎng)絡(luò)協(xié)議)以及以太網(wǎng)MAC協(xié)議,并提供標(biāo)準(zhǔn)MII接口,通過外接PHY實(shí)現(xiàn)網(wǎng)絡(luò)連接。最終成功地通過了驗(yàn)證。 基于FPGA的實(shí)現(xiàn)可以有效地降低成本,同時(shí)可以在其中集成其他功能模塊,提高整個(gè)系統(tǒng)的集成度,減小PCB版圖面積和布線復(fù)雜度,有利于提高系統(tǒng)可靠性。因此,本研究課題對嵌入式系統(tǒng)設(shè)計(jì)有很大的實(shí)用價(jià)值。
上傳時(shí)間: 2013-04-24
上傳用戶:xlcky
工業(yè)X-CT(X-ray Computed Tomography)無損檢測技術(shù)是以不損傷或者破壞被檢測對象的一種高新檢測技術(shù),被譽(yù)為最佳的無損檢測手段,在無損檢測領(lǐng)域日益受到人們的青睞。近年來,各國都在投入大量的人力、物力對其進(jìn)行研究與開發(fā)。 目前,工業(yè)CT主要采用第二代和第三代掃描方式。在工業(yè)CT第三代掃描方式中,掃描系統(tǒng)僅作“旋轉(zhuǎn)”運(yùn)動(dòng),控制系統(tǒng)比較簡單。對此,我國已取得了可喜的成績。然而,對工業(yè)CT系統(tǒng)中的二代掃描運(yùn)動(dòng)控制系統(tǒng),即針對“平移+旋轉(zhuǎn)”運(yùn)動(dòng)的控制系統(tǒng)的研究,我國已有采用,但與發(fā)達(dá)國家相比,還存在較大的差距。二代掃描方式與其它掃描方式相比,具有對被檢物的尺寸沒有要求,且能夠?qū)Ω信d趣的檢測區(qū)域進(jìn)行局部掃描的獨(dú)特優(yōu)點(diǎn)。同時(shí)X光源的射線出束角較小(一般小于20°),因此在工業(yè)X-CT系統(tǒng)主要采用二代掃描運(yùn)動(dòng)控制。有鑒于此,本論文結(jié)合有關(guān)科研項(xiàng)目,開展了工業(yè)X-CT二代掃描控制系統(tǒng)的研究。 論文首先介紹了工業(yè)X-CT系統(tǒng)的工作原理和各種掃描運(yùn)動(dòng)控制方式的特點(diǎn),闡述了開展二代掃描控制的研究目的和意義。其次,根據(jù)二代掃描控制的特點(diǎn),提出了“在優(yōu)先滿足工業(yè)X-CT二代掃描控制的基礎(chǔ)上,力求實(shí)現(xiàn)對工業(yè)X-CT掃描運(yùn)動(dòng)的通用控制,使其能同時(shí)支持一、三代掃描方式”的設(shè)計(jì)思想。據(jù)此,研究確立了基于單片機(jī)AT89LV52及FPGA芯片EP1C3T100C8的運(yùn)動(dòng)控制架構(gòu),以實(shí)現(xiàn)二代掃描控制系統(tǒng)的設(shè)計(jì)方案。論文詳細(xì)介紹了可編程邏輯器件FPGA的工作原理和開發(fā)流程,并對其相關(guān)開發(fā)環(huán)境QuartusII4.1作了闡述。結(jié)合運(yùn)動(dòng)控制系統(tǒng)的硬件設(shè)計(jì),詳細(xì)介紹了各功能模塊的具體設(shè)計(jì)過程,給出了相關(guān)的設(shè)計(jì)原理框圖和實(shí)際運(yùn)行波形。并制作了相應(yīng)的PCB板,調(diào)試了整個(gè)硬件控制系統(tǒng)。最后,論文還詳細(xì)研究了利用VisualC++6.0來完成上位機(jī)控制軟件的設(shè)計(jì),給出了運(yùn)動(dòng)控制主界面及掃描運(yùn)動(dòng)控制功能軟件設(shè)計(jì)的流程圖。 論文對整個(gè)運(yùn)動(dòng)控制系統(tǒng)采用的經(jīng)濟(jì)型的開環(huán)控制技術(shù)所帶來的不利影響,分析研究了增加步進(jìn)電機(jī)的細(xì)分?jǐn)?shù)以提高掃描精度的可能性,并對所研究的控制系統(tǒng)在調(diào)試過程中出現(xiàn)的一些問題及解決方案作了簡要的分析,提出了一些完善方法。
標(biāo)簽: FPGA X-CT 工業(yè) 掃描控制
上傳時(shí)間: 2013-04-24
上傳用戶:stella2015
當(dāng)前,在系統(tǒng)級(jí)互連設(shè)計(jì)中高速串行I/O技術(shù)迅速取代傳統(tǒng)的并行I/O技術(shù)正成為業(yè)界趨勢。人們已經(jīng)意識(shí)到串行I/O“潮流”是不可避免的,因?yàn)樵诟哂?Gbps的速度下,并行I/O方案已經(jīng)達(dá)到了物理極限,不能再提供可靠和經(jīng)濟(jì)的信號(hào)同步方法。基于串行I/O的設(shè)計(jì)帶來許多傳統(tǒng)并行方法所無法提供的優(yōu)點(diǎn),包括:更少的器件引腳、更低的電路板空間要求、減少印刷電路板(PCB)層數(shù)、PCB布局布線更容易、接頭更小、EMI更少,而且抵抗噪聲的能力也更好。高速串行I/O技術(shù)正被越來越廣泛地應(yīng)用于各種系統(tǒng)設(shè)計(jì)中,包括PC、消費(fèi)電子、海量存儲(chǔ)、服務(wù)器、通信網(wǎng)絡(luò)、工業(yè)計(jì)算和控制、測試設(shè)備等。迄今業(yè)界已經(jīng)發(fā)展出了多種串行系統(tǒng)接口標(biāo)準(zhǔn),如PCI Express、串行RapidIO、InfiniBand、千兆以太網(wǎng)、10G以太網(wǎng)XAUI、串行ATA等等。 Aurora協(xié)議是為私有上層協(xié)議或標(biāo)準(zhǔn)上層協(xié)議提供透明接口的串行互連協(xié)議,它允許任何數(shù)據(jù)分組通過Aurora協(xié)議封裝并在芯片間、電路板間甚至機(jī)箱間傳輸。Aurora鏈路層協(xié)議在物理層采用千兆位串行技術(shù),每物理通道的傳輸波特率可從622Mbps擴(kuò)展到3.125Gbps。Aurora還可將1至16個(gè)物理通道綁定在一起形成一個(gè)虛擬鏈路。16個(gè)通道綁定而成的虛擬鏈路可提供50Gbps的傳輸波特率和最大40Gbps的全雙工數(shù)據(jù)傳輸速率。Aurora可優(yōu)化支持范圍廣泛的應(yīng)用,如太位級(jí)路由器和交換機(jī)、遠(yuǎn)程接入交換機(jī)、HDTV廣播系統(tǒng)、分布式服務(wù)器和存儲(chǔ)子系統(tǒng)等需要極高數(shù)據(jù)傳輸速率的應(yīng)用。 傳統(tǒng)的標(biāo)準(zhǔn)背板如VME總線和CompactPCI總線都是采用并行總線方式。然而對帶寬需求的不斷增加使新興的高速串行總線背板正在逐漸取代傳統(tǒng)的并行總線背板。現(xiàn)在,高速串行背板速率普遍從622Mbps到3.125Gbps,甚至超過10Gbps。AdvancedTCA(先進(jìn)電信計(jì)算架構(gòu))正是在這種背景下作為新一代的標(biāo)準(zhǔn)背板平臺(tái)被提出并得到快速的發(fā)展。它由PCI工業(yè)計(jì)算機(jī)制造商協(xié)會(huì)(PICMG)開發(fā),其主要目的是定義一種開放的通信和計(jì)算架構(gòu),使它們能被方便而迅速地集成,滿足高性能系統(tǒng)業(yè)務(wù)的要求。ATCA作為標(biāo)準(zhǔn)串行總線結(jié)構(gòu),支持高速互聯(lián)、不同背板拓?fù)洹⒏咝盘?hào)密度、標(biāo)準(zhǔn)機(jī)械與電氣特性、足夠步線長度等特性,滿足當(dāng)前和未來高系統(tǒng)帶寬的要求。 采用FPGA設(shè)計(jì)高速串行接口將為設(shè)計(jì)帶來巨大的靈活性和可擴(kuò)展能力。Xilinx Virtex-IIPro系列FPGA芯片內(nèi)置了最多24個(gè)RocketIO收發(fā)器,提供從622Mbps到3.125Gbps的數(shù)據(jù)速率并支持所有新興的高速串行I/O接口標(biāo)準(zhǔn)。結(jié)合其強(qiáng)大的邏輯處理能力、豐富的IP核心支持和內(nèi)置PowerPC處理器,為企業(yè)從并行連接向串行連接的過渡提供了一個(gè)理想的連接平臺(tái)。 本文論述了采用Xilinx Virtex-IIPro FPGA設(shè)計(jì)傳輸速率為2.5Gbps的高速串行背板接口,該背板接口完全符合PICMG3.0規(guī)范。本文對串行高速通道技術(shù)的發(fā)展背景、現(xiàn)狀及應(yīng)用進(jìn)行了簡要的介紹和分析,詳細(xì)分析了所涉及到的主要技術(shù)包括線路編解碼、控制字符、逗點(diǎn)檢測、擾碼、時(shí)鐘校正、通道綁定、預(yù)加重等。同時(shí)對AdvancedTCA規(guī)范以及Aurora鏈路層協(xié)議進(jìn)行了分析, 并在此基礎(chǔ)上給出了FPGA的設(shè)計(jì)方法。最后介紹了基于Virtex-IIPro FPGA的ATCA接口板和MultiBERT設(shè)計(jì)工具,可在標(biāo)準(zhǔn)ATCA機(jī)框內(nèi)完成單通道速率為2.5Gbps的全網(wǎng)格互聯(lián)。
上傳時(shí)間: 2013-05-29
上傳用戶:frank1234
數(shù)字超聲診斷設(shè)備在臨床診斷中應(yīng)用十分廣泛,研制全數(shù)字化的醫(yī)療儀器已成為趨勢。盡管很多超聲成像儀器設(shè)計(jì)制造中使用了數(shù)字化技術(shù),但是我們可以說現(xiàn)代VLSI 和EDA 技術(shù)在其中并沒有得到充分有效的應(yīng)用。隨著現(xiàn)代電子信息技術(shù)的發(fā)展,PLD 在很多與B 型超聲成像或多普勒超聲成像有關(guān)的領(lǐng)域都得到了較好的應(yīng)用,例如數(shù)字通信和相控雷達(dá)領(lǐng)域。 在研究現(xiàn)代超聲成像原理的基礎(chǔ)上,我們首先介紹了常見的數(shù)字超聲成像儀器的基本結(jié)構(gòu)和模塊功能,同時(shí)也介紹了現(xiàn)代FPGA 和EDA 技術(shù)。隨后我們詳細(xì)分析討論了B 超中,全數(shù)字化波束合成器的關(guān)鍵技術(shù)和實(shí)現(xiàn)手段。我們設(shè)計(jì)實(shí)現(xiàn)了片內(nèi)高速異步FIFO 以降低采樣率,仿真結(jié)果表明資源使用合理且訪問時(shí)間很小。正交檢波方法既能給出灰度超聲成像所需要的回波的幅值信息,也能給出多普勒超聲成像所需要的回波的相移信息。我們設(shè)計(jì)實(shí)現(xiàn)了基于直接數(shù)字頻率合成原理的數(shù)控振蕩器,能夠給出一對幅值和相位較平衡的正交信號(hào),且在FPGA 片內(nèi)實(shí)現(xiàn)方案簡單廉價(jià)。數(shù)控振蕩器輸出波形的頻率可動(dòng)態(tài)控制且精度較高,對于隨著超聲在人體組織深度上的穿透衰減,導(dǎo)致回波中心頻率下移的聲學(xué)物理現(xiàn)象,可視作將回波接收機(jī)的中心頻率同步動(dòng)態(tài)變化進(jìn)行補(bǔ)償。 還設(shè)計(jì)實(shí)現(xiàn)了B 型數(shù)字超聲診斷儀前端發(fā)射波束聚焦和掃描控制子系統(tǒng)。在單片F(xiàn)PGA 芯片內(nèi)部設(shè)計(jì)實(shí)現(xiàn)了聚焦延時(shí)、脈寬和重復(fù)頻率可動(dòng)態(tài)控制的發(fā)射驅(qū)動(dòng)脈沖產(chǎn)生器、線掃控制、探頭激勵(lì)控制、功能碼存儲(chǔ)等功能模塊,功能仿真和時(shí)序分析結(jié)果表明該子系統(tǒng)為設(shè)計(jì)實(shí)現(xiàn)高速度、高精度、高集成度的全數(shù)字化超聲診斷設(shè)備打下了良好的基礎(chǔ),將加快其研發(fā)和制造進(jìn)程,為生物醫(yī)學(xué)電子、醫(yī)療設(shè)備和超聲診斷等方面帶來新思路。
標(biāo)簽: FPGA 全數(shù)字 中的應(yīng)用 超聲診斷儀
上傳時(shí)間: 2013-06-18
上傳用戶:hfmm633
在信息化發(fā)展的當(dāng)前,音視頻等多媒體作為信息的載體,在社會(huì)生活的各個(gè)領(lǐng)域,起著越來越重要的作用。數(shù)字視頻的海量性成為阻礙其應(yīng)用的的瓶頸之一。在這種情況下,H.264作為新一代的視頻壓縮標(biāo)準(zhǔn),以其高性能的壓縮效率,成為備受關(guān)注的焦點(diǎn)和研究問題。H.264通過運(yùn)動(dòng)估計(jì)/運(yùn)動(dòng)補(bǔ)償(MP/MC)消除視頻時(shí)間冗余,對差值圖像進(jìn)行離散余弦變換(DCT)消除空間冗余,對量化后的系數(shù)進(jìn)行可變長編碼(VLC)消除統(tǒng)計(jì)冗余,獲得了極高的壓縮效率。隨著嵌入式處理器性能的逐漸提升和3G網(wǎng)絡(luò)即將商用的推動(dòng),H.264以其優(yōu)秀的壓縮性能,無論是無線信道傳輸方面,還是存儲(chǔ)容量有限的嵌入式設(shè)備都具有廣闊的應(yīng)用前景。 但H.264在提升壓縮性能的同時(shí)付出的代價(jià)是算法復(fù)雜度的成倍增加,實(shí)際應(yīng)用中人們對視頻解碼的實(shí)時(shí)性要求嚴(yán)格,已出現(xiàn)的對應(yīng)算法代碼多基于PC通用處理器實(shí)現(xiàn),而嵌入式設(shè)備的主頻和處理能力仍然相對有限,存儲(chǔ)容量相對較小,總線速率相對偏低,因此必須對標(biāo)準(zhǔn)對應(yīng)算法進(jìn)行優(yōu)化移植,才能滿足實(shí)際應(yīng)用的需求。 本文在對H.264標(biāo)準(zhǔn)及其新特性進(jìn)行詳細(xì)介紹后,重點(diǎn)研究了在解碼端如何針對解碼耗時(shí)較多的模塊進(jìn)行改進(jìn),然后將算法移植到ARM平臺(tái),并針對平臺(tái)特點(diǎn)作出相應(yīng)優(yōu)化,最后完成解碼圖象顯示,并給出了測試結(jié)果。本文主要完成的工作如下: 詳細(xì)分析了H.264的參考軟件JM中解碼流程,并利用測試工具分析了各模塊耗時(shí),針對耗時(shí)較多的模塊如插值運(yùn)算及去塊濾波模塊,提出了對應(yīng)的改進(jìn)算法并在H.264的參考軟件JM86上進(jìn)行了實(shí)現(xiàn),PC測試實(shí)驗(yàn)證明了算法改進(jìn)的優(yōu)越性和運(yùn)算優(yōu)化的可行性。最后針對ARM平臺(tái),在對程序結(jié)構(gòu)和對應(yīng)代碼進(jìn)行優(yōu)化之后,將其移植到WINCE系統(tǒng)之下,同時(shí)給出了WINCE平臺(tái)解碼后圖象加速顯示方法,并對最終測試結(jié)果與性能做出了評(píng)價(jià)。
標(biāo)簽: 264 ARM 解碼 算法優(yōu)化
上傳時(shí)間: 2013-06-04
上傳用戶:shijiang
隨著當(dāng)今生產(chǎn)力的發(fā)展和技術(shù)的進(jìn)步,生產(chǎn)設(shè)備的自動(dòng)化程度越來越高,傳統(tǒng)的監(jiān)控手段已不能滿足生產(chǎn)自動(dòng)化、智能化和網(wǎng)絡(luò)化的需求。智能巡檢終端作為生產(chǎn)安全的重要輔助設(shè)備,能在復(fù)雜環(huán)境下實(shí)現(xiàn)對多設(shè)備多信號(hào)量的實(shí)時(shí)采集和處理,可以作為解決生產(chǎn)設(shè)備安全運(yùn)行的主要手段之一。近來年嵌入式技術(shù)以其強(qiáng)大的處理能力、高度的可靠性在微控制領(lǐng)域的應(yīng)用越來越廣泛。無線通信技術(shù),特別是GPRS無線網(wǎng)絡(luò)技術(shù)的快速發(fā)展。使互聯(lián)網(wǎng)等寬帶數(shù)據(jù)網(wǎng)絡(luò)與無線通信網(wǎng)絡(luò)實(shí)現(xiàn)互聯(lián),能夠大大提高無線監(jiān)控效率。在分析研究了當(dāng)前國內(nèi)、外設(shè)備巡檢系統(tǒng)研究現(xiàn)狀,并結(jié)合嵌入式技術(shù)和GPRS無線網(wǎng)絡(luò)通訊技術(shù)的基礎(chǔ)上,根據(jù)實(shí)際項(xiàng)目企業(yè)的具體生產(chǎn)要求,論文提出了一種基于GPRS無線通信技術(shù)與嵌入式技術(shù)的無線智能設(shè)備巡檢系統(tǒng)。 本系統(tǒng)采用三星公司的ARM920TS3C2410芯片作為系統(tǒng)處理器,處理器從外部傳感器采集到的相關(guān)數(shù)據(jù),如:溫度、濕度、壓力等,通過SIM—300GRPS無線通訊模塊的AT命令將數(shù)據(jù)通過無線網(wǎng)絡(luò)傳送到移動(dòng)運(yùn)營商GPRS網(wǎng)絡(luò)中,然后將數(shù)據(jù)傳送到生產(chǎn)監(jiān)控中心(指定IP地址或域名)監(jiān)控中心,監(jiān)控中心可以通過專門軟件對從各監(jiān)控點(diǎn)傳遞的數(shù)據(jù)作出分析處理,并通過GPRS網(wǎng)絡(luò)將相關(guān)控制命令反饋給各個(gè)監(jiān)控點(diǎn)。 本課題主要工作集中在兩個(gè)方面:一方面是GPRS無線收發(fā)設(shè)備硬件實(shí)現(xiàn),在這一部分涉及到模塊硬件功能設(shè)計(jì)、無線模塊、嵌入式處理器的選型;另一方面是軟件設(shè)計(jì),給出了系統(tǒng)軟件開發(fā)流程,完成了各模塊的開發(fā)工作。研究和試驗(yàn)表明,該系統(tǒng)具有價(jià)格低廉、穩(wěn)定可靠的特點(diǎn),能滿足遠(yuǎn)程無線數(shù)據(jù)傳輸?shù)膶?shí)際需求。
標(biāo)簽: ARMGPRS 無線智能 巡檢 終端設(shè)計(jì)
上傳時(shí)間: 2013-06-01
上傳用戶:wxhwjf
聚乙烯(PE)管道系統(tǒng)在各個(gè)行業(yè)的應(yīng)用越來越廣泛,特別是PE管道在燃?xì)廨斔秃徒o水排水方面的快速發(fā)展,使得PE管道正在逐步的替代金屬管道系統(tǒng)。PE管道的連接技術(shù)是PE管道系統(tǒng)應(yīng)用中的關(guān)鍵技術(shù)之一,連接的質(zhì)量對PE管道系統(tǒng)整體壽命有重大影響。熱熔對接焊是一種經(jīng)濟(jì)、快速有效的連接方法,具有密封、均勻、牢固的優(yōu)點(diǎn),同時(shí)又有焊接過程復(fù)雜,工藝參數(shù)多的特點(diǎn),對焊接機(jī)的自動(dòng)化程度要求較高。然而,目前國內(nèi)工程上還沒有全自動(dòng)化的熱熔焊接機(jī),焊接過程需要人工干預(yù),管道焊接質(zhì)量難以保證。因此,研究設(shè)計(jì)焊接過程全自動(dòng)化的熱熔對接焊機(jī)對提高焊接質(zhì)量,保證PE管道系統(tǒng)的使用壽命有重要意義。 本文通過分析和研究熱熔對接焊的焊接流程和工藝參數(shù),提出了一種結(jié)合嵌入式技術(shù),使焊接過程全自動(dòng)化的熱熔焊接機(jī)控制系統(tǒng)的實(shí)現(xiàn)方案。本文所設(shè)計(jì)的控制系統(tǒng)實(shí)現(xiàn)了熱熔對接焊的焊接時(shí)序自動(dòng)控制,操作糾錯(cuò)及錯(cuò)誤信息管理,焊接數(shù)據(jù)的管理及追溯。課題研究的主要內(nèi)容有: (1)通過分析全自動(dòng)熱熔對接焊機(jī)的整體需求,構(gòu)建基于ARM7處理器和μC/OS-Ⅱ的嵌入式系統(tǒng)平臺(tái),包括設(shè)計(jì)硬件系統(tǒng)和移植操作系統(tǒng); (2)實(shí)現(xiàn)熱熔對接焊過程的全自動(dòng)化,包括自動(dòng)控制銑削管道端面;測量拖動(dòng)壓力以及自動(dòng)補(bǔ)償拖動(dòng)力;自動(dòng)控制熱板插入后的所有焊接階段即:加壓、成邊、降低壓力、吸熱、抽板、加壓、保壓、冷卻的自動(dòng)控制。焊接過程中各個(gè)階段以曲線方式動(dòng)態(tài)的顯示給用戶,焊接完成后焊接數(shù)據(jù)自動(dòng)存儲(chǔ); (3)實(shí)現(xiàn)系統(tǒng)必須的功能模塊,主要包括LCD圖形用戶界面、數(shù)據(jù)管理模塊、USB移動(dòng)存儲(chǔ)器讀寫模塊。硬件主要實(shí)現(xiàn)電源、復(fù)位和時(shí)鐘電路;USB、SPI總線和UART接口電路;A/D和D/A轉(zhuǎn)換接口電路;LCD接口和JTAG接口電路等。軟件方面主要包括LCD控制芯片驅(qū)動(dòng)程序、基本圖形處理程序、圖形用戶界面、數(shù)據(jù)管理系統(tǒng)、USB控制芯片驅(qū)動(dòng)程序、USB大規(guī)模存儲(chǔ)器協(xié)議實(shí)現(xiàn)、FAT16/FAT32文件系統(tǒng)操作程序以及自動(dòng)控制程序等。
標(biāo)簽: ARM PE管材 熱熔 控制系統(tǒng)
上傳時(shí)間: 2013-04-24
上傳用戶:ddddddos
本課題針對當(dāng)前煤礦企業(yè)對水的依賴性和企業(yè)自身發(fā)展對水源的需求等實(shí)際問題,研制了基于ARM的煤礦水源井監(jiān)控系統(tǒng)。 論文主要介紹了監(jiān)控系統(tǒng)監(jiān)控終端(RTU)的硬件設(shè)計(jì)、軟件算法設(shè)計(jì)以及通訊技術(shù)、電機(jī)的保護(hù)原理和監(jiān)控系統(tǒng)上位機(jī)的軟件設(shè)計(jì)。 監(jiān)控終端(RTU)的算法設(shè)計(jì)方面,針對系統(tǒng)數(shù)據(jù)信號(hào)的特點(diǎn)和系統(tǒng)分析的需要,對水位、流量、出水口壓力采用直流采樣,對相電流、相電壓采用交流信號(hào)采樣。對采樣后的數(shù)據(jù)進(jìn)行數(shù)值分析和計(jì)算,獲得了高精度的煤礦水源井參數(shù)的測量和系統(tǒng)的控制。 通訊部分采用的是具有接收靈敏度高、頻率穩(wěn)定、傳輸效率高等優(yōu)點(diǎn)的無線數(shù)傳電臺(tái)與RS-232組成無線網(wǎng)絡(luò),實(shí)現(xiàn)了數(shù)據(jù)的上下傳輸。 監(jiān)控終端(RTU)的硬件設(shè)計(jì)方面主要采用ARM芯片作為監(jiān)控分站的終端處理核心,實(shí)時(shí)檢測水源井的水位,出水口壓力、流量等參數(shù)。實(shí)時(shí)顯示水源井各參數(shù)的動(dòng)態(tài)特性,并查看水位的歷史變化。同時(shí),ARM處理器通過互感器對數(shù)據(jù)采集處理后,可計(jì)算出水泵電機(jī)的三相電流、電壓的實(shí)際值,根據(jù)電機(jī)的相序電流、電壓的大小,可對電機(jī)實(shí)時(shí)有效的微機(jī)保護(hù)。并根據(jù)監(jiān)控中心命令進(jìn)行相應(yīng)的數(shù)據(jù)處理和數(shù)據(jù)傳送。 監(jiān)控終端軟件方面主要考慮到時(shí)實(shí)采樣的準(zhǔn)確性,uClinux系統(tǒng)在ARM系統(tǒng)上數(shù)據(jù)處理的快速性與實(shí)時(shí)性,以及與監(jiān)控系統(tǒng)軟件的通信顯示方面的可行性與有效性。 系統(tǒng)監(jiān)控的軟件利用VC++6.0中的編程進(jìn)行實(shí)時(shí)數(shù)據(jù)的采集處理和控制、數(shù)據(jù)的實(shí)時(shí)顯示、報(bào)表打印和報(bào)警等功能。通過ADO對象和SQL Sever,與windows系統(tǒng)上的數(shù)據(jù)庫服務(wù)器進(jìn)行實(shí)時(shí)數(shù)據(jù)的交互。
標(biāo)簽: ARM 監(jiān)控系統(tǒng)
上傳時(shí)間: 2013-05-16
上傳用戶:lingduhanya
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1