動(dòng)態(tài)連結(jié)程式庫(kù) (DLL) 一直以來(lái)都是Windows的重要基礎(chǔ),Windows CE也不例外。DLL對(duì)作業(yè)系統(tǒng)十分重要,本節(jié)的內(nèi)容主要是分析loader.c中的程式碼,它負(fù)責(zé)載入EXE和DLL。這裏要討論的是關(guān)於DLL的部分
上傳時(shí)間: 2015-07-01
上傳用戶:vodssv
隨著中國(guó)經(jīng)濟(jì)的迅速發(fā)展,能源問(wèn)題在當(dāng)今社會(huì)中受到越來(lái)越多的關(guān)注.能量回饋系統(tǒng)可以在減緩矛盾方面發(fā)揮重要作用,無(wú)論在減少能源的浪費(fèi)方面或是在新能源的利用開(kāi)發(fā)上.主要運(yùn)用在功率電子負(fù)載、分布式發(fā)電和電機(jī)制動(dòng)能饋等場(chǎng)合.該文主要研究了能量回饋系統(tǒng).電力電子的逆變技術(shù)是能量回饋系統(tǒng)的核心部分,該文講述了電壓型逆變電路和電流型逆變電路在能量回饋系統(tǒng)中的工作實(shí)現(xiàn)原理.電壓型逆變電路是該文的重點(diǎn),針對(duì)中國(guó)電網(wǎng)的形式,對(duì)單相和三相逆變電路作了分析,討論了幾種控制策略的選擇,提出間接電流控制中相位幅值分別控制方法和直接電流控制中滯環(huán)控制方法在逆變器并網(wǎng)中的實(shí)現(xiàn)意義.電流型有源逆變利用移相調(diào)節(jié),適合大功率場(chǎng)合.文章的最后部分比較分析電流型和電壓型電路的性能特點(diǎn).數(shù)字化是控制領(lǐng)域發(fā)展的趨勢(shì),在具體實(shí)現(xiàn)能量回饋系統(tǒng)的過(guò)程中,該文也充分運(yùn)用數(shù)字式控制方式.在電流型逆變系統(tǒng)中,運(yùn)用可編程序控制器(PLC)作為控制核心,并在MCGS組態(tài)平臺(tái)實(shí)現(xiàn)和工控機(jī)的通訊.在電壓型逆變系統(tǒng)中,將數(shù)字信號(hào)處理器(DSP)作為控制中心,實(shí)現(xiàn)外圍電路工作及其控制.在以上基礎(chǔ)上,分別研制了一臺(tái)大功率晶閘管電流型有源逆變器和一臺(tái)電壓型并網(wǎng)逆變器.
上傳時(shí)間: 2013-06-20
上傳用戶:lingduhanya
選相控制開(kāi)關(guān)又稱(chēng)同步開(kāi)關(guān)或相控開(kāi)關(guān),其實(shí)質(zhì)就是控制開(kāi)關(guān)在電壓或電流的期望相位完成合閘或分閘,以主動(dòng)消除開(kāi)關(guān)過(guò)程所產(chǎn)生的涌流和過(guò)電壓等電磁暫態(tài)效應(yīng),提高開(kāi)關(guān)的開(kāi)斷能力。本論文首先分析了提高斷路器可靠性的途徑,介紹了相控開(kāi)關(guān)的研究意義及其優(yōu)點(diǎn);相控開(kāi)關(guān)的基本原理和分合閘操作過(guò)程,為同步開(kāi)關(guān)選相控制器的設(shè)計(jì)提供了理論依據(jù)。 永磁操動(dòng)機(jī)構(gòu)是近幾年正在發(fā)展的一種新型操動(dòng)機(jī)構(gòu),它利用永久磁鐵產(chǎn)生的磁力將真空斷路器保持在分合閘位置,而無(wú)需任何傳統(tǒng)機(jī)械脫扣鎖扣裝置。它機(jī)構(gòu)零部件少,結(jié)構(gòu)簡(jiǎn)單,使斷路器動(dòng)作的可靠性大大提高。二次控制回路采用電子控制模塊,動(dòng)作迅速并可以實(shí)現(xiàn)精確時(shí)間控制,采用開(kāi)關(guān)電源輸入范圍寬,輸入輸出用光耦隔離,功耗低,極大地提高了可靠性,使永磁機(jī)構(gòu)真空斷路器成為真正意義的免維護(hù)智能化斷路器。單線圈永磁機(jī)構(gòu)結(jié)構(gòu)簡(jiǎn)單、體積小,在中壓領(lǐng)域得到越來(lái)越廣泛的應(yīng)用。相控真空開(kāi)關(guān)采用三相獨(dú)立操動(dòng)的單線圈永磁機(jī)構(gòu),其操作電源為由大功率電力電子器件控制的儲(chǔ)能大容量電容器,通過(guò)多次的測(cè)試結(jié)果表明單線圈永磁機(jī)構(gòu)能很好地滿足相控開(kāi)關(guān)的要求,是相控開(kāi)關(guān)的理想選擇。 本文詳細(xì)介紹了以Mega16為控制核心的單線圈永磁機(jī)構(gòu)智能控制器,這種控制系統(tǒng)集保護(hù)、控制、開(kāi)關(guān)量監(jiān)測(cè)等功能于一體。可實(shí)現(xiàn)對(duì)電容電壓實(shí)時(shí)顯示,具有過(guò)電流速斷保護(hù)、過(guò)電壓和欠電壓保護(hù)、閉鎖以及報(bào)警等功能。 通過(guò)相關(guān)試驗(yàn)測(cè)試,表明本系統(tǒng)已經(jīng)初步達(dá)到了設(shè)計(jì)所要達(dá)到的預(yù)期效果,為以后的研究以及同步控制系統(tǒng)的完善和優(yōu)化提供了有益的經(jīng)驗(yàn)和參考。
標(biāo)簽: 單線圈 永磁機(jī)構(gòu) 開(kāi)關(guān)控制器
上傳時(shí)間: 2013-07-02
上傳用戶:一諾88
MPEG-4是目前非常流行的視頻壓縮標(biāo)準(zhǔn),基于MPEG-4的視頻處理系統(tǒng)有兩種體系結(jié)構(gòu):可編程結(jié)構(gòu)和專(zhuān)用結(jié)構(gòu).可編程結(jié)構(gòu)靈活,適用范圍廣,易于升級(jí),但電路復(fù)雜,電路功耗大.專(zhuān)用視頻編解碼器結(jié)構(gòu)硬件開(kāi)銷(xiāo)小,處理速度高.該文主要研究專(zhuān)用的MPEG-4視頻編解碼芯片設(shè)計(jì)方法.目前市場(chǎng)上MPEG-4視頻編解碼芯片主要是Simple Profile級(jí)別的,而我們?cè)O(shè)計(jì)的芯片要實(shí)現(xiàn)Advanced Simple Profile級(jí)別.該文采用了一種基于大規(guī)模FPGA的軟硬件相結(jié)的芯片設(shè)計(jì)方案,我們?cè)O(shè)計(jì)了基于FPGA的MPEG-4芯片設(shè)計(jì)開(kāi)發(fā)平臺(tái),完成算法的硬件仿真與測(cè)試.論文圍繞基于FPGA的MPEG-4芯片開(kāi)發(fā)系統(tǒng)設(shè)計(jì),分為兩個(gè)部分.第一部分介紹了目前國(guó)內(nèi)外實(shí)現(xiàn)MPEG-4視頻處理系統(tǒng)的主要方法和應(yīng)用,概述了國(guó)際上MPEG-4視頻編解碼芯片設(shè)計(jì)的一般方法及其發(fā)展趨勢(shì),詳細(xì)描述了我們的基于FPGA的MPEG-4編解碼芯片開(kāi)發(fā)系統(tǒng)的結(jié)構(gòu).第二部分重點(diǎn)講述了基于FPGA的MPEG-4芯片開(kāi)發(fā)系統(tǒng)各個(gè)電路模塊的設(shè)計(jì),包括電源模塊、FPGA配置模塊、時(shí)鐘生成模塊、視頻輸入/輸出模塊、RS232串口模塊、以太網(wǎng)接口模塊、USB接口模塊等.同時(shí)也介紹了I
標(biāo)簽: MPEG4 FPGA 編解碼芯片 開(kāi)發(fā)系統(tǒng)
上傳時(shí)間: 2013-06-15
上傳用戶:it男一枚
該文利用FPGA技術(shù),設(shè)計(jì)了全概率寬帶數(shù)字接收機(jī)的實(shí)驗(yàn)平臺(tái),并在其上提出了數(shù)字接收機(jī)實(shí)現(xiàn)的可行性方法,以及對(duì)這些方法的驗(yàn)證.該文的主要貢獻(xiàn)和創(chuàng)新有以下幾個(gè)方面.提出了并行結(jié)構(gòu)算法的工程實(shí)現(xiàn),討論了解決前端采樣的高速數(shù)據(jù)流遠(yuǎn)遠(yuǎn)超過(guò)后端DSP處理能力問(wèn)題的可行性方法.利用多相濾波下變頻的并行結(jié)構(gòu)特點(diǎn),使濾波器能夠以高效的形式實(shí)現(xiàn),也使得后端的混頻能夠工作在一個(gè)較低的速率上.經(jīng)過(guò)多相濾波下變頻處理后的數(shù)據(jù),在速率和數(shù)量上都有大幅減少,達(dá)到了現(xiàn)有通用DSP器件的處理能力的要求.針對(duì)多相濾波下變頻與短數(shù)據(jù)快速測(cè)頻算法的特點(diǎn),用FPGA搭建了其實(shí)驗(yàn)?zāi)P?并利用微機(jī)EPP接口,對(duì)實(shí)驗(yàn)?zāi)繕?biāo)板進(jìn)行控制并與其進(jìn)行數(shù)據(jù)交換.利用FPGA的在線編程特性,可以方便靈活對(duì)各種實(shí)現(xiàn)方法加以驗(yàn)證、比較.同時(shí)也給調(diào)試帶來(lái)了方便,可以每個(gè)模塊單獨(dú)調(diào)試而不用改變硬件結(jié)構(gòu),使調(diào)試效率大大提高.該平臺(tái)也可用來(lái)對(duì)其他數(shù)字處理算法進(jìn)行實(shí)現(xiàn)性分析與實(shí)驗(yàn).參考軟件無(wú)線電設(shè)計(jì)的概念和國(guó)內(nèi)外相關(guān)文獻(xiàn),提出了多項(xiàng)濾波下變頻結(jié)構(gòu)的FPGA實(shí)現(xiàn).傳統(tǒng)的DDC通過(guò)數(shù)字混頻、濾波、抽取實(shí)現(xiàn)數(shù)字下變頻,在高速A/D和電子偵察環(huán)境條件下商用DDC不能使用.該文采用濾波器多相分解方法,按數(shù)字混頻序列劃分調(diào)諧信道,使用先抽取,后低通濾波,再混頻的數(shù)字下變頻結(jié)構(gòu),高效實(shí)現(xiàn)了變載頻帶通信號(hào)數(shù)字下變頻.結(jié)合多相濾波下變頻結(jié)構(gòu)、算法對(duì)測(cè)頻精度及速度的要求,提出了短數(shù)據(jù)快速測(cè)頻算法的具體實(shí)現(xiàn),使用流水線的設(shè)計(jì)方法,提高了系統(tǒng)的數(shù)據(jù)吞吐率,在盡可能短的時(shí)間內(nèi)提供多相濾波下變頻所需的載頻位置信息.以上兩部分的FPGA實(shí)現(xiàn)除了純粹的算法模塊外,還包括測(cè)試用的外圍模塊,以及運(yùn)行于實(shí)驗(yàn)平臺(tái)上的控制模塊、緩存、數(shù)據(jù)控制等.這些模塊也用FPGA來(lái)實(shí)現(xiàn).
標(biāo)簽: FPGA 寬帶 實(shí)驗(yàn) 射頻
上傳時(shí)間: 2013-06-22
上傳用戶:haoxiyizhong
多相濾波器主要應(yīng)用于脈沖多普勒雷達(dá)、通信寬帶數(shù)字接收機(jī)、雷達(dá)自適應(yīng)波束形成等信號(hào)處理領(lǐng)域。在多普勒雷達(dá)信號(hào)處理中國(guó)內(nèi)外關(guān)于FIR濾波器設(shè)計(jì)研究的報(bào)道較多,而對(duì)于IIR濾波器的設(shè)計(jì)研究相對(duì)較少,原因是IIR多相濾波器的設(shè)計(jì)復(fù)雜性,使得IIR濾波器在多普勒雷達(dá)數(shù)字信號(hào)處理中難以發(fā)揮重要作用。本文以脈沖多普勒雷達(dá)信號(hào)處理為背景,主要研究數(shù)字多相濾波器的特點(diǎn)和設(shè)計(jì)方法;進(jìn)而研究數(shù)字多相濾波器的數(shù)字仿真方法與FPGA實(shí)現(xiàn)技術(shù)。對(duì)于自主研究、設(shè)計(jì)和實(shí)現(xiàn)雷達(dá)信號(hào)處理的各種結(jié)構(gòu)的濾波器具有重要的意義。 本文討論了FIR數(shù)字濾波器和IIR數(shù)字濾波器的特點(diǎn)和區(qū)別。對(duì)IIR濾波器的多相結(jié)構(gòu)進(jìn)行了理論分析,重點(diǎn)研究了IIR多相濾波器的設(shè)計(jì)原理。根據(jù)此原理進(jìn)行IIR濾波器的多相設(shè)計(jì)并擴(kuò)展到多通道和多級(jí)結(jié)構(gòu)。在此基礎(chǔ)上,根據(jù)本文研究的多普勒雷達(dá)回波信號(hào)需要四通道處理的要求搭建軟件仿真模型,對(duì)所設(shè)計(jì)的2級(jí)4通道IIR多相濾波器組進(jìn)行了仿真實(shí)驗(yàn),給出仿真結(jié)果,并進(jìn)行了討論。 在完成2級(jí)4通道IIR多相濾波器組的軟件仿真后,利用FPGA設(shè)計(jì)平臺(tái),對(duì)該IIR多相濾波器組進(jìn)行了設(shè)計(jì)仿真和綜合實(shí)現(xiàn)。在實(shí)現(xiàn)過(guò)程中進(jìn)行了功能仿真和時(shí)序仿真兩級(jí)仿真驗(yàn)證,結(jié)果表明在模擬硬件環(huán)境中所設(shè)計(jì)的2級(jí)4通道IIR多相濾波器組能夠較好地實(shí)現(xiàn)多普勒雷達(dá)回波信號(hào)多通道的劃分和濾波功能要求,驗(yàn)證了設(shè)計(jì)思路和方法的正確性和可行性。
上傳時(shí)間: 2013-04-24
上傳用戶:gongxinshiwo@163.com
在過(guò)去的十幾年間,F(xiàn)PGA取得了驚人的發(fā)展:集成度已達(dá)到1000萬(wàn)等效門(mén)、速度可達(dá)到400~500MHz。隨著FPGA的集成度不斷增大,在高密度FPGA中,芯片上時(shí)鐘的分布質(zhì)量就變得越來(lái)越重要。時(shí)鐘延時(shí)和時(shí)鐘相位偏移已成為影響系統(tǒng)性能的重要因素。現(xiàn)在,解決時(shí)鐘延時(shí)問(wèn)題主要使用時(shí)鐘延時(shí)補(bǔ)償電路。 為了消除FPGA芯片內(nèi)的時(shí)鐘延時(shí),減小時(shí)鐘偏差,本文設(shè)計(jì)了內(nèi)置于FPGA芯片中的延遲鎖相環(huán),采用一種全數(shù)字的電路結(jié)構(gòu),將傳統(tǒng)DLL中的用模擬方式實(shí)現(xiàn)的環(huán)路濾波器和壓控延遲鏈改進(jìn)為數(shù)字方式實(shí)現(xiàn)的時(shí)鐘延遲測(cè)量電路,和延時(shí)補(bǔ)償調(diào)整電路,配合特定的控制邏輯電路,完成時(shí)鐘延時(shí)補(bǔ)償。在輸入時(shí)鐘頻率不變的情況下,只需一次調(diào)節(jié)過(guò)程即可完成輸入輸出時(shí)鐘的同步,鎖定時(shí)間較短,噪聲不會(huì)積累,抗干擾性好。 在Smic0.18um工藝下,設(shè)計(jì)出的時(shí)鐘延時(shí)補(bǔ)償電路工作頻率范圍從25MHz到300MHz,最大抖動(dòng)時(shí)間為35ps,鎖定時(shí)間為13個(gè)輸入時(shí)鐘周期。另外,完成了時(shí)鐘相移電路的設(shè)計(jì),實(shí)現(xiàn)可編程相移,為用戶提供與輸入時(shí)鐘同頻的相位差為90度,180度,270度的相移時(shí)鐘;時(shí)鐘占空比調(diào)節(jié)電路的設(shè)計(jì),實(shí)現(xiàn)可編程占空比,可以提供占空比為50/50的時(shí)鐘信號(hào);時(shí)鐘分頻電路的設(shè)計(jì),實(shí)現(xiàn)頻率分頻,提供1.5,2,2.5,3,4,5,8,16分頻時(shí)鐘。
標(biāo)簽: FPGA 應(yīng)用于 全數(shù)字 鎖相環(huán)
上傳時(shí)間: 2013-07-06
上傳用戶:LouieWu
針對(duì)高頻感應(yīng)加熱電源中用傳統(tǒng)的模擬鎖相環(huán)跟蹤頻率所存在的問(wèn)題,提出一種非常適合于高頻感應(yīng)加熱的\r\n新型的數(shù)字鎖相環(huán)。使用FPGA 內(nèi)底層嵌入功能單元中的數(shù)字鎖相環(huán)74HCT297 ,并添加少量的數(shù)字電路來(lái)實(shí)現(xiàn)。最后利\r\n用仿真波形驗(yàn)證該設(shè)計(jì)的合理性和有效性。整個(gè)設(shè)計(jì)負(fù)載范圍寬、鎖相時(shí)間短,現(xiàn)已成功應(yīng)用于100 kHz/ 30 kW 的感應(yīng)加\r\n熱電源中。
標(biāo)簽: 高頻感應(yīng) 加熱電源 模擬鎖相環(huán) 頻率
上傳時(shí)間: 2013-08-22
上傳用戶:nairui21
cc65 的編譯器文檔,是e文的
上傳時(shí)間: 2013-12-17
上傳用戶:
本章將介紹Windows CE 的儲(chǔ)存管理。我們將本章內(nèi)容分為兩大部分,前半部會(huì)依序介紹 Windows CE的檔案系統(tǒng)類(lèi)型、 Windows CE儲(chǔ)存管理結(jié)構(gòu)和每一個(gè)層次、以及如何自行開(kāi)發(fā)檔案系統(tǒng)並載入之,後半部則以Ramdisk上的檔案系統(tǒng)為例,實(shí)際分析儲(chǔ)存管理相關(guān)的原始程式碼與資料型態(tài)。
上傳時(shí)間: 2015-07-01
上傳用戶:685
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1