亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

現(xiàn)(xiàn)行預(yù)(yù)測(cè)

  • 1.執(zhí)行「解kavo步驟1.bat」重開(kāi)機(jī) 2.執(zhí)行「解kavo步驟2.bat」 ★:病毒解完後

    1.執(zhí)行「解kavo步驟1.bat」重開(kāi)機(jī) 2.執(zhí)行「解kavo步驟2.bat」 ★:病毒解完後,如有插入隨身碟時(shí)請(qǐng)按住「Shift鍵」不要放開(kāi)直到偵測(cè)完畢後 再執(zhí)行「刪除隨身碟中的autorun.bat」 將會(huì)刪除隨身碟(含所有磁碟)中的autorun.inf 順便建立同檔名的資料夾,用來(lái)防止再被被毒寫入自動(dòng)執(zhí)行檔。

    標(biāo)簽: kavo bat 病毒

    上傳時(shí)間: 2017-08-11

    上傳用戶:yan2267246

  • VIP專區(qū)-嵌入式/單片機(jī)編程源碼精選合集系列(160)

    VIP專區(qū)-嵌入式/單片機(jī)編程源碼精選合集系列(160)資源包含以下內(nèi)容:1. i2c ipcore of altera fpga that uses ahdl lauguage..2. 嵌入式C編程與Atmel AVR 美 Richard Barnett等著 清華 周俊杰 等譯.3. 一個(gè)POWERPC的原理圖,包括ORCAD格式的原理圖等.4. 51s系列單片機(jī)入門的最佳編程器制作資料.5. 一個(gè)開(kāi)源的嵌入式flash播放器的源代碼.6. 一個(gè)用LINUX GTK開(kāi)發(fā)的嵌入式瀏覽器.7. 用C語(yǔ)言編的帶數(shù)碼管顯示的電子琴.8. 希望從事C/C++嵌入式開(kāi)發(fā)的朋友.9. 步進(jìn)電機(jī)的單片機(jī)控制.10. 小波變換及濾波 小波變換及濾波.11. 基于單片機(jī)實(shí)現(xiàn)遙控編碼器PT2262的軟件解碼.12. c_c++嵌入式系統(tǒng)編程.13. spi driver code one marve.14. 正弦波表生成工具.15. 多級(jí)抽取程序,適用于軟件無(wú)線電系統(tǒng).16. keil和Proteus聯(lián)調(diào)所必須的一個(gè)文件.17. 用比較器實(shí)現(xiàn)AD轉(zhuǎn)換.18. FLASH讀寫操作.19. 51單片機(jī)的串行通信仿真例子.20. armok01100828.21. 主要介紹了使用MTV230芯片的開(kāi)發(fā).22. MinGW5 在線安裝程序.23. 這是本人調(diào)用small rtos51的函數(shù)來(lái)仿真寫的基本代碼.24. s3c2440開(kāi)發(fā)板原理圖 s3c2440開(kāi)發(fā)板原理圖.25. AT89c51單片機(jī)下,液晶顯示LCD1602的c語(yǔ)言驅(qū)動(dòng)程序,原創(chuàng)代碼.26. 這是我的開(kāi)發(fā)板的原理圖.27. 51單片機(jī)SPI讀取SCA100角度值,帶溫度補(bǔ)償,精度達(dá)到0.008度..28. motorala模式對(duì)CPLD的讀寫和譯碼.29. 關(guān)于nucleus系統(tǒng)的教程文檔.30. 單片機(jī) 嚴(yán)青新板調(diào)試程序 單片機(jī)最小系統(tǒng)及流水燈程序 更新時(shí)間:2006-12-29 執(zhí)行結(jié)果:在單片機(jī)的P1口上的8個(gè)發(fā)光二極管按流水燈順序而跑動(dòng).31. 實(shí)現(xiàn)利用8051單片機(jī)透過(guò)軟體I2C驅(qū)動(dòng)TSEM0108L感測(cè)器之程式庫(kù).32. 20060531am--Windows嵌入式開(kāi)發(fā)系列課程(1):Windows CE系統(tǒng)定制開(kāi)發(fā)入門.33. s3c2410 tesy program.34. s3c2440開(kāi)發(fā)板元件庫(kù),希望對(duì)初學(xué)者有用.35. s3c2440開(kāi)發(fā)板元件庫(kù),希望對(duì)初學(xué)者有用.36. 能夠較好地實(shí)現(xiàn)大多數(shù)車牌的識(shí)別.37. 計(jì)算機(jī)主板pcb文件,可以拿來(lái)學(xué)習(xí)一下..38. wince操作系統(tǒng)下USB設(shè)備的驅(qū)動(dòng)程序源碼.39. 一本介紹嵌入式OS原理及編程的英文書籍.40. 【cacti】Weathermap使用手冊(cè).

    標(biāo)簽: 強(qiáng)激光 傳輸 控制

    上傳時(shí)間: 2013-04-15

    上傳用戶:eeworm

  • 基于USB的串行通信軟硬件設(shè)計(jì)

    基于USB的串行通信軟硬件設(shè)計(jì)

    標(biāo)簽: USB 串行通信 軟硬件設(shè)計(jì)

    上傳時(shí)間: 2013-08-04

    上傳用戶:eeworm

  • 《三百六十行大觀》(名家繪圖本·中國(guó)傳統(tǒng)行業(yè)圖集)[沈寂主編][上海畫報(bào)版.1997][PDF]

    《三百六十行大觀》(名家繪圖本·中國(guó)傳統(tǒng)行業(yè)圖集)[沈寂主編][上海畫報(bào)版.1997][PDF]

    標(biāo)簽: 1997 圖集

    上傳時(shí)間: 2013-08-04

    上傳用戶:eeworm

  • 基于USB的串行通信軟硬件設(shè)計(jì)-41頁(yè)-0.8M.pdf

    專輯類-數(shù)字處理及顯示技術(shù)專輯-106冊(cè)-9138M 基于USB的串行通信軟硬件設(shè)計(jì)-41頁(yè)-0.8M.pdf

    標(biāo)簽: USB 0.8 41

    上傳時(shí)間: 2013-07-19

    上傳用戶:yatouzi118

  • lunwen1.rar

    臺(tái)灣成功大學(xué)的關(guān)于無(wú)人機(jī)自動(dòng)駕駛控制的論文集(1) 這包共4篇,分別為: 無(wú)人飛機(jī)速度控制器設(shè)計(jì)與實(shí)現(xiàn) 無(wú)人飛行船自主性控制設(shè)計(jì)與實(shí)現(xiàn) 無(wú)人飛行載具導(dǎo)引飛控整合自動(dòng)駕駛儀參數(shù)選取之研究 無(wú)人飛行載具導(dǎo)引飛控之軟體與硬體模擬

    標(biāo)簽: lunwen

    上傳時(shí)間: 2013-08-03

    上傳用戶:luominghua

  • 基于FPGA的高速串行接口模塊仿真設(shè)計(jì).rar

    現(xiàn)代社會(huì)信息量爆炸式增長(zhǎng),由于網(wǎng)絡(luò)、多媒體等新技術(shù)的發(fā)展,用戶對(duì)帶寬和速度的需求快速增加。并行傳輸技術(shù)由于時(shí)鐘抖動(dòng)和偏移,以及PCB布線的困難,使得傳輸速率的進(jìn)一步提升面臨設(shè)計(jì)的極限;而高速串行通信技術(shù)憑借其帶寬大、抗干擾性強(qiáng)和接口簡(jiǎn)單等優(yōu)勢(shì),正迅速取代傳統(tǒng)的并行技術(shù),成為業(yè)界的主流。 本論文針對(duì)目前比較流行并且有很大發(fā)展?jié)摿Φ膬煞N高速串行接口電路——高速鏈路口和Rocket I/O進(jìn)行研究,并以Xilinx公司最新款的Virtex-5 FPGA為研究平臺(tái)進(jìn)行仿真設(shè)計(jì)。本論文的主要工作是以某低成本相控陣?yán)走_(dá)信號(hào)處理機(jī)為設(shè)計(jì)平臺(tái),在其中的一塊信號(hào)處理板上,進(jìn)行了基于LVDS(Low VoltageDifferential Signal)技術(shù)的高速LinkPort(鏈路口)設(shè)計(jì)和基于CML(Current ModeLogic)技術(shù)的Rocket I/O高速串行接口設(shè)計(jì)。首先在FPGA的軟件中進(jìn)行程序設(shè)計(jì)和功能、時(shí)序的仿真,當(dāng)仿真驗(yàn)證通過(guò)之后,重點(diǎn)是在硬件平臺(tái)上進(jìn)行調(diào)試。硬件調(diào)試驗(yàn)證的方法是將DSP TS201的鏈路口功能與在FPGA中的模擬高速鏈路口相連接,進(jìn)行數(shù)據(jù)的互相傳送,接收和發(fā)送的數(shù)據(jù)相同,證明了高速鏈路口設(shè)計(jì)的正確性。并且在硬件調(diào)試時(shí)對(duì)Rocket IO GTP收發(fā)器進(jìn)行回環(huán)設(shè)計(jì),經(jīng)過(guò)回環(huán)之后接收到的數(shù)據(jù)與發(fā)送的數(shù)據(jù)相同,證明了Rocket I/O高速串行接口設(shè)計(jì)的正確性。

    標(biāo)簽: FPGA 高速串行 接口模塊

    上傳時(shí)間: 2013-04-24

    上傳用戶:戀天使569

  • 基于FPGA的SCI串行通信接口的研究與實(shí)現(xiàn).rar

    國(guó)家863項(xiàng)目“飛行控制計(jì)算機(jī)系統(tǒng)FC通信卡研制”的任務(wù)是研究設(shè)計(jì)符合CPCI總線標(biāo)準(zhǔn)的FC通信卡。本課題是這個(gè)項(xiàng)目的進(jìn)一步引伸,用于設(shè)計(jì)SCI串行通信接口,以實(shí)現(xiàn)環(huán)上多計(jì)算機(jī)系統(tǒng)間的高速串行通信。 本文以此項(xiàng)目為背景,對(duì)基于FPGA的SCI串行通信接口進(jìn)行研究與實(shí)現(xiàn)。論文先概述SCI協(xié)議,接著對(duì)SCI串行通信接口的兩個(gè)模塊:SCI節(jié)點(diǎn)模型模塊和CPCI總線接口模塊的功能和實(shí)現(xiàn)進(jìn)行了詳細(xì)的論述。 SCI節(jié)模型包含Aurora收發(fā)模塊、中斷進(jìn)程、旁路FIFO、接受和發(fā)送存儲(chǔ)器、地址解碼、MUX。在SCI節(jié)點(diǎn)模型的實(shí)現(xiàn)上,利用FPGA內(nèi)嵌的RocketIO高速串行收發(fā)器實(shí)現(xiàn)主機(jī)之間的高速串行通信,并利用Aurora IP核實(shí)現(xiàn)了Aurora鏈路層協(xié)議;設(shè)計(jì)一個(gè)同步FIFO實(shí)現(xiàn)旁路FIFO;利用FPGA上的塊RAM實(shí)現(xiàn)發(fā)送和接收存儲(chǔ)器;中斷進(jìn)程、地址解碼和多路復(fù)合分別在控制邏輯中實(shí)現(xiàn)。 CPCI總線接口包括PCI核、PCI核的配置模塊以及用戶邏輯三個(gè)部分。本課題中,采用FPGA+PCI軟核的方法來(lái)實(shí)現(xiàn)CPCI總線接口。PCI核作為PCI總線與用戶邏輯之間的橋梁:PCI核的配置模塊負(fù)責(zé)對(duì)PCI核進(jìn)行配置,得到用戶需要的PCI核;用戶邏輯模塊負(fù)責(zé)實(shí)現(xiàn)整個(gè)通信接口具體的內(nèi)部邏輯功能;并引入中斷機(jī)制來(lái)提高SCI通信接口與主機(jī)之間數(shù)據(jù)交換的速率。 設(shè)計(jì)選用硬件描述語(yǔ)言VerilogHDL和VHDL,在開(kāi)發(fā)工具Xilinx ISE7.1中完成整個(gè)系統(tǒng)的設(shè)計(jì)、綜合、布局布線,利用Modelsim進(jìn)行功能及時(shí)序仿真,使用DriverWorks為SCI串行通信接口編寫WinXP下的驅(qū)動(dòng)程序,用VC++6.0編寫相應(yīng)的測(cè)試應(yīng)用程序。最后,將FPGA設(shè)計(jì)下載到FC通信卡中運(yùn)行,并利用ISE內(nèi)嵌的ChipScope Pro虛擬邏輯分析儀對(duì)設(shè)計(jì)進(jìn)行驗(yàn)證,運(yùn)行結(jié)果正常。 文章最后分析傳輸性能上的原因,指出工作中的不足之處和需要進(jìn)一步完善的地方。

    標(biāo)簽: FPGA SCI 串行通信接口

    上傳時(shí)間: 2013-04-24

    上傳用戶:竺羽翎2222

  • 基于FPGAHDL的隨機(jī)讀寫I2C串行總線接口電路設(shè)計(jì).rar

    I2C(Inter Integrated Circuits)是Philips公司開(kāi)發(fā)的用于芯片之間連接的串行總線,以其嚴(yán)格的規(guī)范、卓越的性能、簡(jiǎn)便的操作和眾多帶I2C接口的外圍器件而得到廣泛的應(yīng)用并受到普遍的歡迎。 現(xiàn)場(chǎng)可編程門陣列(FPGA)設(shè)計(jì)靈活、速度快,在數(shù)字專用集成電路的設(shè)計(jì)中得到了廣泛的應(yīng)用。本論文主要討論了如何利用Verilog/FPGA來(lái)實(shí)現(xiàn)一個(gè)隨機(jī)讀/寫的I2C接口電路,實(shí)現(xiàn)與外圍I2C接口器件E2PROM進(jìn)行數(shù)據(jù)通信,實(shí)現(xiàn)讀、寫等功能,傳輸速率實(shí)現(xiàn)為100KBps。在Modelsim6.0仿真軟件環(huán)境中進(jìn)行仿真,在Xilinx公司的ISE9.li開(kāi)發(fā)平臺(tái)上進(jìn)行了下載,搭建外圍電路,用Agilem邏輯分析儀進(jìn)行數(shù)據(jù)采集,分析測(cè)試結(jié)果。 首先,介紹了微電子設(shè)計(jì)的發(fā)展概況以及設(shè)計(jì)流程,重點(diǎn)介紹了HDL/FPGA的設(shè)計(jì)流程。其次,對(duì)I2C串行總線進(jìn)行了介紹,重點(diǎn)說(shuō)明了總線上的數(shù)據(jù)傳輸格式并對(duì)所使用的AT24C02 E2PROM存儲(chǔ)器的讀/寫時(shí)序作了介紹。第三,基于Verilog _HDL設(shè)計(jì)了隨機(jī)讀/寫的I2C接口電路、測(cè)試模塊和顯示電路;接口電路由同步有限狀態(tài)機(jī)(FSM)來(lái)實(shí)現(xiàn);測(cè)試模塊首先將數(shù)據(jù)寫入到AT24C02的指定地址,接著將寫入的數(shù)據(jù)讀出,并將兩個(gè)數(shù)據(jù)顯示在外圍LED數(shù)碼管和發(fā)光二極管上,從而直觀地比較寫入和輸出的數(shù)據(jù)的正確性。FPGA下載芯片為Xilinx SPARTAN Ⅲ XC3S200。第四,用Agilent邏輯分析儀進(jìn)行傳輸數(shù)據(jù)的采集,分析數(shù)據(jù)傳輸?shù)臅r(shí)序,從而驗(yàn)證電路設(shè)計(jì)的正確性。最后,論文對(duì)所取得的研究成果進(jìn)行了總結(jié),并展望了下一步的工作。

    標(biāo)簽: FPGAHDL I2C 隨機(jī)

    上傳時(shí)間: 2013-06-27

    上傳用戶:liuchee

  • 視頻格式轉(zhuǎn)換算法研究及FPGA實(shí)現(xiàn)——去隔行、幀頻轉(zhuǎn)換、分辨率變換.rar

    在當(dāng)今的廣播系統(tǒng)中,絕大部分的視頻信號(hào)是隔行采樣的。采用這種掃描格式,能夠大幅度地減少視頻的帶寬,但也會(huì)引起彩色爬行、畫面閃爍、邊緣模糊及鋸齒等現(xiàn)象。這種缺陷經(jīng)人尺寸屏幕放大后就更加明顯。為改善畫面的視覺(jué)效果,去隔行技術(shù)應(yīng)運(yùn)而生。同時(shí),視頻信號(hào)本身的低幀頻也會(huì)導(dǎo)致行抖動(dòng)、線爬行以及大面積閃爍等視覺(jué)效果上的缺陷。增加掃描頻率會(huì)把這些視覺(jué)缺陷搬移到人眼不敏感的高頻區(qū)域上去從而產(chǎn)生較好的主觀圖象質(zhì)量。而為了適應(yīng)不同顯示終端以及對(duì)圖像大小變化的要求就必須對(duì)原始信號(hào)分辨率即每幀行數(shù)和每行像素?cái)?shù)進(jìn)行變換。因此去隔行、幀頻轉(zhuǎn)換、分辨率變換成為視頻格式轉(zhuǎn)換的基本內(nèi)容。 FPGA 的出現(xiàn)是VLSI技術(shù)和EDA技術(shù)發(fā)展的結(jié)果。FPGA器件集成度高、體積小,具有通過(guò)用戶編程實(shí)現(xiàn)專門應(yīng)用的功能。它允許電路設(shè)計(jì)者利用基于計(jì)算機(jī)的開(kāi)發(fā)平臺(tái),經(jīng)過(guò)設(shè)計(jì)輸入、仿真、測(cè)試和校驗(yàn),直到達(dá)到預(yù)期的結(jié)果。使用FPGA器件可以大大縮短系統(tǒng)的研制周期,減少資金投入。另外采用FPGA器件可以將原來(lái)的電路板級(jí)產(chǎn)品集成芯片級(jí)產(chǎn)品,從而降低了功耗,提高了可靠性,同時(shí)還可以很方便的對(duì)設(shè)計(jì)進(jìn)行在線修改。 該文在介紹了視頻格式轉(zhuǎn)換中的主要算法后,重點(diǎn)對(duì)去隔行、幀頻轉(zhuǎn)換、分辨率變換的FPGA綜合實(shí)現(xiàn)方案進(jìn)行了由簡(jiǎn)單到復(fù)雜的深入研究,分別給出了最簡(jiǎn)解決方案、基于非線性算法的解決方案和基于運(yùn)動(dòng)補(bǔ)償?shù)慕鉀Q方案。最簡(jiǎn)解決方案利用線性算法將去隔行,幀頻轉(zhuǎn)換,分辨率變換三項(xiàng)處理同時(shí)實(shí)現(xiàn),達(dá)到FPGA內(nèi)部資源和外部RAM耗用量都為最小的要求,是后續(xù)復(fù)雜方案的基礎(chǔ)。其中去隔行采用場(chǎng)合并方式,幀頻轉(zhuǎn)換采用幀重復(fù)方式,分辨率變換采用均勻插值方式。基于非線性算法的解決方案中加入了對(duì)靜止區(qū)域的判斷,靜止區(qū)域的輸出像素值直接選用相應(yīng)位置的已存輸入數(shù)據(jù),非靜止區(qū)域的輸出像素值通過(guò)對(duì)已存輸入數(shù)據(jù)進(jìn)行非線性運(yùn)算得出。基于運(yùn)動(dòng)補(bǔ)償?shù)慕鉀Q方案在對(duì)靜止區(qū)域進(jìn)行判斷和處理的基礎(chǔ)上,對(duì)欲生成的變頻后的場(chǎng)間插值幀進(jìn)行運(yùn)動(dòng)估計(jì),根據(jù)運(yùn)動(dòng)矢量得出非靜止區(qū)域的輸出像素值。其中為求得輸入場(chǎng)間相應(yīng)時(shí)間位置上的插值幀輸出數(shù)據(jù),該方案采用了自定義的前后向塊匹配運(yùn)動(dòng)估計(jì)方式,通過(guò)對(duì)三步搜索算法的高效實(shí)現(xiàn),將SAD 值進(jìn)行比較得出運(yùn)動(dòng)矢量。

    標(biāo)簽: FPGA 視頻格式轉(zhuǎn)換 算法研究

    上傳時(shí)間: 2013-07-19

    上傳用戶:米卡

主站蜘蛛池模板: 聂荣县| 宁都县| 治多县| 巫山县| 石阡县| 噶尔县| 汉源县| 鄂托克旗| 广宁县| 曲麻莱县| 永寿县| 从化市| 剑川县| 千阳县| 桃园县| 舞钢市| 长兴县| 麻江县| 太湖县| 邯郸县| 新兴县| 祥云县| 墨脱县| 平昌县| 类乌齐县| 卓尼县| 文成县| 安泽县| 高唐县| 舟山市| 屏南县| 靖宇县| 凤台县| 金门县| 礼泉县| 资中县| 九江市| 连平县| 东光县| 大连市| 崇义县|