亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

獨(dú)立源

  • QQ示例源碼

    qq源碼示例,有空自己看吧,包含一個(gè)服務(wù)器端和客戶端-qq source examples

    標(biāo)簽: 源碼

    上傳時(shí)間: 2013-04-24

    上傳用戶:gtf1207

  • 常用有源晶振封裝尺寸及實(shí)物圖

    常用有源晶振封裝尺寸及實(shí)物圖.應(yīng)該能幫助一些人吧!!

    標(biāo)簽: 有源晶振 封裝尺寸 實(shí)物

    上傳時(shí)間: 2013-06-11

    上傳用戶:lanwei

  • 基于DDSFPGA的多波形信號(hào)源的研究

    直接數(shù)字合成(DDS)技術(shù)采用全數(shù)字的合成方法,所產(chǎn)生的信號(hào)具有頻率分辨率高、頻率切換速度快、頻率切換時(shí)相位連續(xù)、輸出相位噪聲低和可以產(chǎn)生任意波形等諸多優(yōu)點(diǎn)。本文研究的是一種基于DDS/FPGA的多波形信號(hào)源系統(tǒng),其中,DDS技術(shù)是其核心技術(shù)。DDS可以精確地控制合成信號(hào)的三個(gè)參量:幅度、相位以及頻率,因此利用DDS技術(shù)可以合成任意波形。但因其數(shù)字化合成的固有特點(diǎn),使其輸出信號(hào)中存在大量雜散信號(hào)。雜散信號(hào)的主要來源是:相位截?cái)鄮淼碾s散信號(hào);幅度量化帶來的雜散信號(hào);DAC的非線性特性帶來的雜散信號(hào)。這些雜散信號(hào)嚴(yán)重影響了合成信號(hào)的頻譜純度。因此抑制這些雜散信號(hào)是提高合成信號(hào)譜質(zhì)的關(guān)鍵。 本文在研究各種抑制DDS雜散技術(shù)的基礎(chǔ)上,提出了中和加擾技術(shù),這可以在很大程度上減小雜散對(duì)DDS輸出信號(hào)譜質(zhì)的影響。 EP1S808956C6是一款高性能的FPGA芯片,其超強(qiáng)的數(shù)據(jù)處理能力十分適合應(yīng)用于DDS多波形信號(hào)源的開發(fā)。在QuartusⅡ平臺(tái)下運(yùn)用Verilog HDL語言和原理圖設(shè)計(jì)可以很方便地應(yīng)用各種抑制雜散信號(hào)的方法來提高輸出信號(hào)的譜質(zhì)。 結(jié)合高速DDS技術(shù)和FPGA兩者的優(yōu)點(diǎn),本文設(shè)計(jì)了一種基于DDS/FPGA的多波形信號(hào)源,它能完成正弦波、余弦波、三角波、鋸齒波、方波、AM、SSB、FM、2ASK、2FSK、π/4-QDPSK等多種信號(hào)。使得所設(shè)計(jì)的信號(hào)源可以適應(yīng)多種不同的工作環(huán)境,給工作帶了方便。

    標(biāo)簽: DDSFPGA 多波形 信號(hào)源

    上傳時(shí)間: 2013-07-27

    上傳用戶:sc965382896

  • 有源功率因數(shù)校正技術(shù)的研究

    本 論文 對(duì) 功率因數(shù)的定義、有源功率因數(shù)校正(APFC)技術(shù)做了分析,在比較三 種工作模式的基礎(chǔ)上選擇了臨界導(dǎo)電模式作為本文的研究對(duì)象。論文詳細(xì)分析了臨界導(dǎo) 電模式功率因數(shù)校正Bost開關(guān)變換器的工作原理,穩(wěn)態(tài)特性,得出了開關(guān)頻率與輸入 電壓、輸入功率的關(guān)系,對(duì)器件的應(yīng)力和輸出電壓紋波進(jìn)行了詳細(xì)的分析,為電路的設(shè) 計(jì)提供了依據(jù)。

    標(biāo)簽: 有源功率因數(shù) 校正技術(shù)

    上傳時(shí)間: 2013-06-13

    上傳用戶:banyou

  • 單相有源濾波器控制系統(tǒng)的研究

    現(xiàn)代家庭中單相供電的用電設(shè)備如電腦、電視機(jī)、冰箱等都具有非線性特性,都會(huì)產(chǎn)生諧波污染電網(wǎng)。本文針對(duì)這一現(xiàn)象研究了單相并聯(lián)電壓型有源電力濾波器(APF),設(shè)計(jì)了一個(gè)APF控制系統(tǒng)來產(chǎn)生與諧波電流大小相等方向相反的補(bǔ)償電流,并使補(bǔ)償電流實(shí)時(shí)地跟蹤諧波電流,從而消除諧波電流達(dá)到凈化電網(wǎng)。 本文對(duì)提出的APF控制系統(tǒng)從模擬和數(shù)字兩個(gè)方面進(jìn)行了深入的研究。 首先,設(shè)計(jì)了APF的主電路結(jié)構(gòu),確定了系統(tǒng)中電感電容等元件參數(shù),并根據(jù)仿真結(jié)果系統(tǒng)地分析了參數(shù)變化對(duì)系統(tǒng)補(bǔ)償效果的影響,然后根據(jù)補(bǔ)償效果選擇最佳的參數(shù)值。 其次,針對(duì)控制系統(tǒng)要求,選用適合系統(tǒng)的電流電壓PI雙環(huán)控制系統(tǒng),通過參數(shù)優(yōu)化后得到了控制器的最優(yōu)參數(shù),使控制效果達(dá)到最優(yōu)。并從理論上詳細(xì)分析了無差拍控制算法。 最后,利用滯環(huán)比較原理制作了10KHz的三角波發(fā)生器,用于PWM調(diào)制電路。在對(duì)硬件描述語言以及FPGA設(shè)計(jì)流程深入理解的基礎(chǔ)上,利用Verilog語言實(shí)現(xiàn)了雙環(huán)PI控制器和PWM發(fā)生電路的數(shù)字化,使得有源電力濾波器補(bǔ)償精度提高,有更好的可修改性,可使用于很多不同的非線性負(fù)載。

    標(biāo)簽: 單相 有源濾波器 控制系統(tǒng)

    上傳時(shí)間: 2013-07-27

    上傳用戶:aa17807091

  • 基于FPGA的快速傅立葉變換

    隨著數(shù)字電子技術(shù)的發(fā)展,數(shù)字信號(hào)處理廣泛應(yīng)用于聲納、雷達(dá)、通訊語音處理和圖像處理等領(lǐng)域。快速傅立葉變換(Fast Fourier Transform,F(xiàn)FT)在數(shù)字信號(hào)處理系統(tǒng)中起著很重要的作用,F(xiàn)FT 有效地提高了離散傅立葉變換(Discret Fourier Transform,DFT)的運(yùn)算效率。 處理器一般要求具有高速度、高精度、大容量和實(shí)時(shí)處理的性能,而現(xiàn)場(chǎng)可編程門陣列(Field Programmable Gate Array,F(xiàn)PGA)是近年來迅速發(fā)展起來的新型可編程器件,在處理大規(guī)模數(shù)據(jù)方面,有極大的優(yōu)勢(shì)。論文采用了在FPGA中實(shí)現(xiàn)FFT算法的方案。 數(shù)字信號(hào)處理板的硬件電路設(shè)計(jì)是本論文的重要部分之一。在介紹了FFT以及波束形成的基本原理和基本方法的基礎(chǔ)上,根據(jù)實(shí)時(shí)處理的要求,給出了數(shù)字信號(hào)處理板的硬件設(shè)計(jì)方案并對(duì)硬件電路的實(shí)現(xiàn)進(jìn)行了分析和說明。 依據(jù)數(shù)字系統(tǒng)的設(shè)計(jì)方法,分別采用基二按時(shí)間抽取FFT算法、基四按時(shí)間抽取FFT算法以及FFT兆核函數(shù)三種方法利用硬件描述語言(VHSICHardware Description Language,VHDL)實(shí)現(xiàn)了1024點(diǎn)的FFT,接著對(duì)三種方法進(jìn)行了評(píng)估,得出了FPGA完全能滿足處理器的實(shí)時(shí)處理的要求的結(jié)論。然后根據(jù)通用串行總線(Universial Serial Bus,USB)協(xié)議,利用VHDL語言編寫了USB接口芯片ISP1581的固件程序,實(shí)現(xiàn)了設(shè)備的枚舉過程。

    標(biāo)簽: FPGA 傅立葉變換

    上傳時(shí)間: 2013-08-01

    上傳用戶:Aidane

  • 基于FPGA的擴(kuò)頻模擬信號(hào)源的設(shè)計(jì)

    信號(hào)發(fā)生器是控制系統(tǒng)的重要組成部分。研制出較高精度、可靠性、可調(diào)參數(shù)的數(shù)字量信號(hào)發(fā)生器,對(duì)于促進(jìn)我國航空、航天、國防以及工業(yè)自動(dòng)化等領(lǐng)域的發(fā)展均有重要意義。本文以直接頻率合成和偽隨機(jī)碼的設(shè)計(jì)與實(shí)現(xiàn)為中心,對(duì)擴(kuò)頻通信的基本理論、信號(hào)源的結(jié)構(gòu)、載波調(diào)制等問題進(jìn)行了深入的分析和研究,并給出了模塊的硬件實(shí)現(xiàn)方案。 現(xiàn)場(chǎng)可編程門陣列(FPGA)設(shè)計(jì)靈活、速度快,在數(shù)字專用集成電路的設(shè)計(jì)中得到了廣泛的應(yīng)用。論文介紹了FPGA技術(shù)的發(fā)展和應(yīng)用,包括VHDL語言的基本語法結(jié)構(gòu)和FPGA器件的開發(fā)設(shè)計(jì)流程等等。詳細(xì)地分析了各類頻率合成器的基礎(chǔ)上提出采用直接數(shù)字式頻率合成原理(DDS)實(shí)現(xiàn)低相位噪聲、高分辨率、高精度和高穩(wěn)定度的信號(hào)源。研究了測(cè)距偽隨機(jī)碼的原理,確定選用移位序列作為系統(tǒng)的擴(kuò)頻碼序列,并選取了符合本系統(tǒng)使用的移位序列擴(kuò)頻碼。分別給出并分析了相應(yīng)的FPGA硬件實(shí)現(xiàn)電路。 對(duì)于載波調(diào)制這一關(guān)鍵技術(shù),提出了采用二進(jìn)制相移鍵控相位選擇法并相應(yīng)作了硬件實(shí)現(xiàn)。最后給出具體設(shè)計(jì)實(shí)現(xiàn)了的信號(hào)發(fā)生器的輸出波形。經(jīng)實(shí)驗(yàn)室測(cè)試,設(shè)計(jì)的信號(hào)發(fā)生器滿足要求,且結(jié)構(gòu)簡(jiǎn)單、工作可靠、重量輕、體積小,具有良好的應(yīng)用前景。

    標(biāo)簽: FPGA 擴(kuò)頻 模擬信號(hào)源

    上傳時(shí)間: 2013-04-24

    上傳用戶:qweqweqwe

  • 基于FPGA的電力系統(tǒng)諧波檢測(cè)方法

    隨著技術(shù)的飛速發(fā)展,電力電子裝置如變頻設(shè)備、變流設(shè)備等容量日益擴(kuò)大,數(shù)量日益增多。由于非線性器件的廣泛使用,使得電網(wǎng)中的諧波污染日益嚴(yán)重,給電力系統(tǒng)和各類用電設(shè)備帶來危害,輕則增加能耗,縮短設(shè)備使用壽命,重則造成用電事故,影響安全生產(chǎn),電力諧波已經(jīng)成為電力系統(tǒng)的公害。除了傳統(tǒng)的濾波方法,例如,無源濾波、改變系統(tǒng)的拓補(bǔ)結(jié)構(gòu)來抑制諧波外,人們已廣泛應(yīng)用有源濾波器(APF)來消除注入電網(wǎng)的諧波,而實(shí)現(xiàn)有源濾波策略的前提就是能夠?qū)崟r(shí)、精確地檢測(cè)出諧波電流。諧波檢測(cè)是諧波研究中的一個(gè)重要的分支,是解決其他相關(guān)諧波問題的基礎(chǔ),因此進(jìn)行諧波檢測(cè)的研究具有重要的理論意義和實(shí)用價(jià)值。設(shè)計(jì)一種精度高、實(shí)時(shí)性好且適用范圍寬的諧波電流檢測(cè)方法是國內(nèi)外眾多學(xué)者致力研究的目標(biāo)。 本文主要從諧波檢測(cè)理論和實(shí)現(xiàn)方法上探討了高精度、高實(shí)時(shí)性諧波檢測(cè)數(shù)字系統(tǒng)的相關(guān)問題。論文中闡述了電力系統(tǒng)諧波的相關(guān)概念和產(chǎn)生原理,并分析了電力諧波的特點(diǎn),對(duì)國內(nèi)外各種諧波檢測(cè)方法進(jìn)行了分析和研究。在檢測(cè)理論上,本文采用FFT理論來計(jì)算諧波含量,研究了Radix-2 FFT在諧波檢測(cè)中的應(yīng)用,綜述了可編程元器件的發(fā)展過程、工藝發(fā)展及目前的應(yīng)用情況,并介紹了一種主流硬件描述語言VHDL。最后以FPGA芯片XC2S200為硬件平臺(tái),以ISE6.0為軟件平臺(tái),利用VHDL語言描述的方式實(shí)現(xiàn)了512點(diǎn)16Bit的快速傅立葉變換系統(tǒng),并進(jìn)行了仿真、綜合等工作。仿真結(jié)果表明其計(jì)算結(jié)果達(dá)到了一定的精度,運(yùn)行速度可以滿足一般實(shí)時(shí)信號(hào)處理的要求。

    標(biāo)簽: FPGA 電力系統(tǒng) 檢測(cè)方法 諧波

    上傳時(shí)間: 2013-06-02

    上傳用戶:moshushi0009

  • 基于單片機(jī)的數(shù)控電流源

    基于單片機(jī)的數(shù)控電流源 很好的文章 我是為了積分下東西的 對(duì)不起了

    標(biāo)簽: 單片機(jī) 數(shù)控電流源

    上傳時(shí)間: 2013-07-06

    上傳用戶:xoxoliguozhi

  • 快速傅立葉變換(FFT)的FPGA實(shí)現(xiàn)

    隨著數(shù)字電子技術(shù)的發(fā)展,數(shù)字信號(hào)處理的理論和技術(shù)廣泛的應(yīng)用于通訊、語音處理、計(jì)算機(jī)和多媒體等領(lǐng)域??焖俑盗⑷~變換(FFT)使離散傅立葉變換的運(yùn)算時(shí)間縮短了幾個(gè)數(shù)量級(jí),在數(shù)字信號(hào)處理領(lǐng)域被廣泛應(yīng)用。FFT已經(jīng)成為現(xiàn)代信號(hào)處理的重要手段之一。 現(xiàn)場(chǎng)可編程門陣列(FPGA)是近年來迅速發(fā)展起來的新型可編程器件。隨著它的不斷應(yīng)用和發(fā)展,也使電子設(shè)計(jì)的規(guī)模和集成度不斷提高。同時(shí)基于FPGA實(shí)現(xiàn)FFT的設(shè)計(jì)方法和思想被提出。本次設(shè)計(jì)的目的是快速傅立葉變換(FFT)的FPGA實(shí)現(xiàn)。 此文在分析了快速傅立葉算法的基礎(chǔ)上,提出了一種頻率抽取基4 FFT的FPGA設(shè)計(jì)方案,針對(duì)現(xiàn)有FFT的FPGA實(shí)現(xiàn)過程中蝶形運(yùn)算需要頻繁乘以多個(gè)旋轉(zhuǎn)因子提出了改進(jìn)方法,減少了旋轉(zhuǎn)因子的乘法次數(shù)和存儲(chǔ)空間,加快了蝶形運(yùn)算的速度,設(shè)計(jì)的地址映射方法,無需運(yùn)算即可得到所需數(shù)據(jù)的存放地址,并結(jié)合采用乒乓結(jié)構(gòu)和流水線方式,來提高快速傅立葉變換(FFT)FPGA實(shí)現(xiàn)的速度。描述了一片F(xiàn)PGA芯片內(nèi)完成了整個(gè)FFT處理器的電路設(shè)計(jì),經(jīng)過模塊時(shí)序仿真和數(shù)據(jù)的驗(yàn)證及測(cè)試,達(dá)到工作在50MHz時(shí)鐘頻率的設(shè)計(jì)要求。最后對(duì)后續(xù)設(shè)計(jì)做了描述,并對(duì)用FPGA實(shí)現(xiàn)FFT做了展望。

    標(biāo)簽: FPGA FFT 傅立葉變換

    上傳時(shí)間: 2013-04-24

    上傳用戶:ykykpb

主站蜘蛛池模板: 舒兰市| 开原市| 长子县| 高唐县| 古蔺县| 那坡县| 阿尔山市| 二连浩特市| 大关县| 和林格尔县| 长治县| 石门县| 紫云| 财经| 平陆县| 滨海县| 礼泉县| 大邑县| 嘉鱼县| 昌平区| 宜川县| 刚察县| 新龙县| 南部县| 新乐市| 平顶山市| 黑水县| 迁西县| 五莲县| 蕲春县| 自治县| 洛扎县| 松阳县| 镇远县| 泾源县| 蓬莱市| 东乡族自治县| 桂林市| 涪陵区| 昌黎县| 兰坪|