使用硬體描述語(yǔ)言HDL 設(shè)計(jì)硬體電路,臺(tái)灣人寫(xiě)的PPT講義,非常不錯(cuò)。VHDL硬件設(shè)計(jì)入門學(xué)習(xí)。VHDL基本語(yǔ)法架構(gòu),VHDL的零件庫(kù)(Library)及包裝(Package)等內(nèi)容。
標(biāo)簽: HDL
上傳時(shí)間: 2014-01-22
上傳用戶:cxl274287265
使用晶片:HT46R20 功能簡(jiǎn)述:溫度計(jì)
標(biāo)簽: 46R R20 HT 46
上傳時(shí)間: 2016-05-12
上傳用戶:363186
clock_spliter 採(cǎi)用彈性設(shè)計(jì) , 可調(diào)整週期寬度.
標(biāo)簽: clock_spliter
上傳時(shí)間: 2013-12-27
上傳用戶:TF2015
FPGA可促進(jìn)嵌入式系統(tǒng)設(shè)計(jì)改善即時(shí)應(yīng)用性能,臺(tái)灣人寫(xiě)的,關(guān)于FPGA應(yīng)用的技術(shù)文章
標(biāo)簽: FPGA 嵌入式 系統(tǒng) 性能
上傳時(shí)間: 2014-01-17
上傳用戶:ljt101007
《Windows 95 系統(tǒng)程式設(shè)計(jì) 大奧秘》PDF書(shū)含例子 .rar是候捷翻譯的一本好書(shū)
標(biāo)簽: Windows 95
上傳時(shí)間: 2014-11-14
上傳用戶:hakim
基于89s52的最小系統(tǒng)按鍵音樂(lè)計(jì)時(shí)系統(tǒng)
標(biāo)簽: 89s52 系統(tǒng)
上傳時(shí)間: 2013-12-12
上傳用戶:saharawalker
這是關(guān)于TOA的一種抑制 NLOS傳播非線性最小二乘法 TOA校正因子估算法
標(biāo)簽: TOA NLOS 非線性 最小二乘法
上傳時(shí)間: 2016-06-09
上傳用戶:fandeshun
_Wiley_Synthesis_of_Arithmetic_Circuits_-_FPGA_ASIC_and_Embedded_Systems_(2006)_-_DDU一些硬體設(shè)計(jì)教學(xué)文件
標(biāo)簽: Wiley_Synthesis_of_Arithmetic_Cir FPGA_ASIC_and_Embedded_Systems cuits 2006
上傳時(shí)間: 2016-06-13
上傳用戶:bjgaofei
針對(duì)Pocket PC示範(fàn)一個(gè)計(jì)算機(jī)視窗,給予使用者一個(gè)包含按鍵0至9的簡(jiǎn)易數(shù)字鍵盤(pán)、四個(gè)運(yùn)算元,示範(fàn)所有輸入方法必要條件。
標(biāo)簽: Pocket
上傳時(shí)間: 2013-12-14
上傳用戶:515414293
asterisk 計(jì)費(fèi)模塊,提供軟交換機(jī)計(jì)費(fèi)之用。
標(biāo)簽: asterisk 模
上傳時(shí)間: 2014-01-08
上傳用戶:lxm
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1