中大功率IGBT驅(qū)動(dòng)及串并聯(lián)特性應(yīng)用研究 中大功率IGBT驅(qū)動(dòng)及串并聯(lián)特性應(yīng)用研究 中大功率IGBT驅(qū)動(dòng)及串并聯(lián)特性應(yīng)用研究 中大功率IGBT驅(qū)動(dòng)及串并聯(lián)特性應(yīng)用研究
上傳時(shí)間: 2013-05-19
上傳用戶:洛木卓
移動(dòng)無(wú)線信道特性對(duì)移動(dòng)通信系統(tǒng)性能具有重要影響,移動(dòng)信道建模和仿真對(duì)移動(dòng)通信系統(tǒng)的研發(fā)具有重要意義。因此,對(duì)移動(dòng)信道建模與仿真進(jìn)行研究,具有重要的理論意義和實(shí)際應(yīng)用價(jià)值。 本文從無(wú)線電波的傳播特點(diǎn)出發(fā),分析了無(wú)線電波的傳播模型和描述信道特性的主要參數(shù),重點(diǎn)分析了移動(dòng)小尺度衰落模型;結(jié)合無(wú)線電波傳輸環(huán)境的特點(diǎn),研究了平坦衰落信道和頻率選擇性信道的特點(diǎn),設(shè)計(jì)了基于FPGA的移動(dòng)無(wú)線信道仿真器,同時(shí)給予了軟硬件驗(yàn)證。 本文從衰落的數(shù)學(xué)模型角度研究了信道傳輸特性,以及各項(xiàng)參數(shù)對(duì)信道特性的影響。主要做了以下幾個(gè)方面的工作: 1.簡(jiǎn)要介紹了無(wú)線電通信的發(fā)展史及信道建模與仿真的意義;論述了信道對(duì)無(wú)線信號(hào)主要的三類影響:自由空間的路徑損失、陰影衰落、多徑衰落;分析了無(wú)線通信傳播環(huán)境,移動(dòng)無(wú)線通信信道仿真的基本模型,同時(shí)介紹了用正弦波疊加法和成型濾波器法建立信道確定型仿真模型的具體實(shí)現(xiàn)方法。 2.對(duì)移動(dòng)無(wú)線信道特性進(jìn)行了Matlab仿真,對(duì)仿真結(jié)果進(jìn)行了對(duì)比分析,對(duì)影響信道特性的主要參數(shù)設(shè)置進(jìn)行了分析仿真。 3.設(shè)計(jì)了一種基于FPGA的移動(dòng)無(wú)線信道仿真器,并對(duì)實(shí)現(xiàn)該仿真器的關(guān)鍵技術(shù)和實(shí)現(xiàn)方法進(jìn)行了分析。該信道仿真器能夠?qū)崟r(shí)模擬窄帶信號(hào)條件下無(wú)線信道的主要特點(diǎn),如多徑時(shí)延、多普勒頻移、瑞利衰落等,其主要的技術(shù)指標(biāo)達(dá)到了設(shè)計(jì)要求。該模擬器結(jié)構(gòu)簡(jiǎn)單,參數(shù)可調(diào),易于擴(kuò)展,通用性強(qiáng),可以部分或全部集成到處于研制階段的接收機(jī)中,以便于性能測(cè)試,也可應(yīng)用于教學(xué)實(shí)踐。
標(biāo)簽: FPGA 移動(dòng) 無(wú)線信道
上傳時(shí)間: 2013-04-24
上傳用戶:suxuan110425
太陽(yáng)電池光伏特性的測(cè)量實(shí)驗(yàn)太陽(yáng)電池也稱為光伏電池,是將太陽(yáng)光源直接轉(zhuǎn)換成電能的元件,經(jīng)由這種元件封裝成太陽(yáng)電池模級(jí),再按需求將一塊以上的模組組合成一定功率的太陽(yáng)電池陣列,再經(jīng)連接電池,測(cè)量控制
標(biāo)簽: 太陽(yáng)電池 光伏 測(cè)量實(shí)驗(yàn)
上傳時(shí)間: 2013-06-07
上傳用戶:1406054127
頻率特性測(cè)試儀(簡(jiǎn)稱掃頻儀)是一種測(cè)試電路頻率特性的儀器,它廣泛應(yīng)用于無(wú)線電、電視、雷達(dá)及通信等領(lǐng)域,為分析和改善電路的性能提供了便利的手段。而傳統(tǒng)的掃頻儀由多個(gè)模塊構(gòu)成,電路復(fù)雜,體積龐大,而且在高頻測(cè)量中,大量的分立元件易受溫度變化和電磁干擾的影響。為此,本文提出了集成化設(shè)計(jì)的方法,針對(duì)可編程邏輯器件的特點(diǎn),對(duì)硬件實(shí)現(xiàn)方法進(jìn)行了探索。 本文對(duì)三大關(guān)鍵技術(shù)進(jìn)行了深入研究: 第一,由掃頻信號(hào)發(fā)生器的設(shè)計(jì)出發(fā),對(duì)直接數(shù)字頻率合成技術(shù)(DDS)進(jìn)行了系統(tǒng)的理論研究,并改進(jìn)了ROM壓縮方法,在提高壓縮比的同時(shí),改進(jìn)了DDS系統(tǒng)的雜散度,并且利用該方法實(shí)現(xiàn)了幅度和相位可調(diào)制的DDS系統(tǒng)-掃頻信號(hào)發(fā)生器。 第二,為了提高系統(tǒng)時(shí)鐘的工作頻率,對(duì)流水線算法進(jìn)行了深入的研究,并針對(duì)累加器的特點(diǎn),進(jìn)行了一系列的改進(jìn),使系統(tǒng)能在100MHz的頻率下正常工作。 第三,從系統(tǒng)頻率特性測(cè)試的理論出發(fā),研究如何在FPGA中提高多位數(shù)學(xué)運(yùn)算的速度,從而提出了一種實(shí)現(xiàn)多位BCD碼除法運(yùn)算的方法—高速串行BCD碼除法;隨后,又將流水線技術(shù)應(yīng)用于該算法,對(duì)該方法進(jìn)行改進(jìn),完成了基于流水線技術(shù)的BCD碼除法運(yùn)算的設(shè)計(jì),并用此方法實(shí)現(xiàn)了頻率特性的測(cè)試。 在研究以上理論方法的基礎(chǔ)上,以大規(guī)模可編程邏輯器件EP1K100QC208和微處理器89C52為實(shí)現(xiàn)載體,提出了基于單片機(jī)和FPGA體系結(jié)構(gòu)的集成化設(shè)計(jì)方案;以VerilogHDL為設(shè)計(jì)語(yǔ)言,實(shí)現(xiàn)了頻率特性測(cè)試儀主要部分的設(shè)計(jì)。該頻率特性測(cè)試儀完成掃頻信號(hào)的輸出和頻率特性的測(cè)試兩大主要任務(wù),而掃頻信號(hào)源和頻率特性測(cè)試這兩大主要模塊可集成在一片可編程邏輯器件中,充分體現(xiàn)了可編程邏輯器件的優(yōu)勢(shì)。 本文首先對(duì)相關(guān)的概念理論進(jìn)行了介紹,包括DDS原理、流水線技術(shù)等,進(jìn)而提出了系統(tǒng)的總體設(shè)計(jì)方案,包括設(shè)計(jì)工具、語(yǔ)言和實(shí)現(xiàn)載體的選擇,而后,簡(jiǎn)要介紹了微處理器電路和外圍電路,最后,較為詳細(xì)地闡述了兩個(gè)主要模塊的設(shè)計(jì),并給出了實(shí)現(xiàn)方式。
標(biāo)簽: FPGA 頻率特性 測(cè)試 儀的研制
上傳時(shí)間: 2013-06-08
上傳用戶:xiangwuy
介紹了橫店?yáng)|磁有限公司的各種功率磁芯特性參數(shù),其性能可與TDK相比,是設(shè)計(jì)開關(guān)電源的好資料
上傳時(shí)間: 2013-04-24
上傳用戶:a673761058
發(fā)電機(jī)互感器是電力系統(tǒng)行業(yè)進(jìn)行電能計(jì)量和繼電保護(hù)的重要設(shè)備之一,其伏安特性與發(fā)電機(jī)安全、可靠、經(jīng)濟(jì)的運(yùn)行密切相關(guān)。針對(duì)目前傳統(tǒng)基于8位單片機(jī)所開發(fā)的伏安特性測(cè)試系統(tǒng)的不足,利用流行的嵌入式處理技術(shù),選取性價(jià)比高的ARM內(nèi)核處理器LPC2214和性能穩(wěn)定的實(shí)時(shí)操作系統(tǒng)μC/OS-Ⅱ作為開發(fā)平臺(tái),設(shè)計(jì)并實(shí)現(xiàn)了發(fā)電機(jī)伏安特性測(cè)試系統(tǒng)。 該系統(tǒng)主要包括在線測(cè)試、設(shè)置參數(shù)、查詢數(shù)據(jù)、串口通訊等功能。本文完成了上述功能的軟件設(shè)計(jì)和開發(fā),尤其是在線測(cè)試功能中對(duì)于伏案特性曲線顯示方案的設(shè)計(jì),本文在深入研究顯示模塊的工作原理的基礎(chǔ)上,結(jié)合系統(tǒng)的顯示要求,改進(jìn)了伏案特性顯示方法,從而使得本系統(tǒng)不僅能夠?qū)崟r(shí)顯示伏安特性曲線,并且能夠動(dòng)態(tài)顯示測(cè)量曲線,為系統(tǒng)的進(jìn)一步開發(fā)奠定了基礎(chǔ)。此外,基于系統(tǒng)與上位機(jī)之間的串口通訊功能,利用LabWindow/CVI7.0開發(fā)平臺(tái)實(shí)現(xiàn)了系統(tǒng)虛擬環(huán)境,以滿足用戶對(duì)測(cè)量數(shù)據(jù)進(jìn)一步分析的需求。 經(jīng)過(guò)長(zhǎng)時(shí)間的現(xiàn)場(chǎng)測(cè)試證明,該系統(tǒng)不僅減少了傳統(tǒng)測(cè)試中所用的儀器數(shù)量,特別在簡(jiǎn)化發(fā)電機(jī)互感器的測(cè)試流程,增加現(xiàn)場(chǎng)操作的自動(dòng)化程度,提高互感器測(cè)試的精度等方面表現(xiàn)突出,從而為提升發(fā)電機(jī)繼電保護(hù)裝置的正確動(dòng)作率創(chuàng)造了有利條件。
標(biāo)簽: ARM 發(fā)電機(jī) 互感器 伏安特性
上傳時(shí)間: 2013-06-26
上傳用戶:郭靜0516
PCB特性阻抗計(jì)算工具:用于射頻電路,高速數(shù)字電路中傳輸線阻抗的計(jì)算
上傳時(shí)間: 2013-07-02
上傳用戶:abc123456.
主版上有很多PCI的介面可以利用,他的LAYOUT有一些注意事項(xiàng)及必須處理走線的特性阻抗才可以讓系統(tǒng)穩(wěn)定。
上傳時(shí)間: 2013-06-14
上傳用戶:夢(mèng)雨軒膂
·期刊論文:測(cè)井曲線的小波變換特性在自動(dòng)分層中的應(yīng)用
上傳時(shí)間: 2013-07-14
上傳用戶:youke111
·半導(dǎo)體管特性圖示儀原理、維修、檢定與應(yīng)用
上傳時(shí)間: 2013-05-19
上傳用戶:時(shí)代將軍
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1