本文介紹了一種采用單片FPGA 芯片進行出租車計費器的設計方法,主要闡述如何使用新興的EDA 器件取代傳統的電子設計方法,利用FPGA 的可編程性,簡潔而又多變的設計方法,縮短了研發周期,同時使出租車計費器體積更小功能更強大。本設計不僅實現了出租車計費器所需的一些基本功能,同時考慮到出租車行業的一些特殊性,更注重了把一些新的思路加入到設計中。主要包括采用了FPGA 芯片,使用VHDL 語言進行編程,使其具有了更強的移植性,更加利于產品升級;利用LCD 液晶顯示取代了傳統的LED顯示,使其在顯示時更靈活多變,可以按需要改變顯示內容而不拘泥于硬件; 靈活的計價標準設定使得油價波動等成本因數和出租車價格聯動成為可能; 同時也增加了統計功能、密碼設定、超速警報、路橋費等新的功能使得本設計更加具有實用價值。
上傳時間: 2013-08-02
上傳用戶:sardinescn
當今電子系統的設計是以大規模FPGA為物理載體的系統芯片的設計,基于FPGA的片上系統可稱為可編程片上系統(SOPC)。SOPC的設計是以知識產權核(IPCore)為基礎,以硬件描述語言為主要設計手段,借助以計算機為平臺的EDA工具進行的。 本文在介紹了FPGA與SOPC相關技術的基礎上,給出了SOPC技術開發調制解調器的方案。在分析設計軟件Matlab/DSP(Digital Signal Processing)。builder以及Quartus Ⅱ開發軟件進行SOPC(System On a Programmable Chip)設計流程后,依據調制解調算法提出了一種基于DSP Builder調制解調器的SOPC實現方案,模塊化的設計方法大大縮短了調制解調器的開發周期。 在SOPC技術開發調制解調器的過程中,用MATLAB/Simulink的圖形方式調用Altera DSP Builder和其他Simulink庫中的圖形模塊(Block)進行系統建模,在Simulink中仿真通過后,利用DSP Builder將Simulink的模型文件(.mdl)轉化成通用的硬件描述語言VHDL文件,從而避免了VHDL語言手動編寫系統的煩瑣過程,將精力集中于算法的優化上。 基于DSP Builder的開發功能,調制解調器電路中的低通濾波器可直接調用FIRIP Core,進一步提高了開發效率。 在進行編譯、仿真調試成功后,經過QuartusⅡ將編譯生成的編程文件下載到ALTERA公司Cyclone Ⅱ系列的FPGA芯片EP2C5F256C6,完成器件編程,從而給出了一種調制解調器的SOPC系統實現方案。
上傳時間: 2013-05-28
上傳用戶:koulian
介紹了出租車計費器系統的組成及工作原理,簡述了在EDA平臺上用單片CPLD器件構成該數字系統的設計思想和實現過程。論述了車型調整模塊、計程模塊、計費模塊、譯碼動態掃描模塊等的設計方法與技巧。
上傳時間: 2013-04-24
上傳用戶:zxc23456789
視頻監控一直是人們關注的應用技術熱點之一,它以其直觀、方便、信息內容豐富而被廣泛用于在電視臺、銀行、商場等場合。在視頻圖像監控系統中,經常需要對多路視頻信號進行實時監控,如果每一路視頻信號都占用一個監視器屏幕,則會大大增加系統成本。視頻圖像畫面分割器主要功能是完成多路視頻信號合成一路在監視器顯示,是視頻監控系統的核心部分。 傳統的基于分立數字邏輯電路甚至DSP芯片設計的畫面分割器的體積較大且成本較高。為此,本文介紹了一種基于FPGA技術的視頻圖像畫面分割器的設計與實現。 本文對視頻圖像畫面分割技術進行了分析,完成了基于ITU-RBT.656視頻數據格式的畫面分割方法設計;系統采用Xilinx公司的FPGA作為核心控制器,設計了視頻圖像畫面分割器的硬件電路,該電路在FPGA中,將數字電路集成在一起,電路結構簡潔,具有較好的穩定性和靈活性;在硬件電路平臺基礎上,以四路視頻圖像分割為例,完成了I2C總線接口模塊,異步FIFO模塊,有效視頻圖像數據提取模塊,圖像存儲控制模塊和圖像合成模塊的設計,首先,由攝像頭采集四路模擬視頻信號,經視頻解碼芯片轉換為數字視頻圖像信號后送入異步FIFO緩沖。然后,根據畫面分割需要進行視頻圖像數據抽取,并將抽取的視頻圖像數據按照一定的規則存儲到圖像存儲器。最后,按照數字視頻圖像的數據格式,將四路視頻圖像合成一路編碼輸出,實現了四路視頻圖像分割的功能。從而驗證了電路設計和分割方法的正確性。 本文通過由FPGA實現多路視頻圖像的采集、存儲和合成等邏輯控制功能,I2C總線對兩片視頻解碼器進行動態配置等方法,實現四路視頻圖像的輪流采集、存儲和圖像的合成,提高了系統集成度,并可根據系統需要修改設計和進一步擴展功能,同時提高了系統的靈活性。
上傳時間: 2013-04-24
上傳用戶:啦啦啦啦啦啦啦
AD7142和AD7143是具有片內環境校準功能的集成式電容數字轉換器(CDC),可用于需要采用新型用戶輸入法的系統。AD7142和AD7143可與外部電容式傳感器接口,從而實現電容按鈕、滾動條或滾輪等功能。
上傳時間: 2013-11-21
上傳用戶:zhangzhenyu
為簡化總線式RS485隔離器的設計,提出基于脈沖變壓器的總線式RS485隔離器的技術方案。該方案具有簡單實用、無需電源、無需考慮數據流向、在有限范圍內波特率自適應、底層用戶群體易于理解和掌控等特點。給出了基本實驗電路和脈沖變壓器的主要設計依據。基于脈沖變壓器的總線式RS485隔離器,尤其適合工業環境下半雙工的A、B兩線制RS485通信網的升級改造,其基本思想也適用于全雙工的W、X、Y、Z四線制RS485/RS422通信網。
上傳時間: 2013-10-07
上傳用戶:lizx30340
進入90年代以來,各種單片真有效值/直巍(TRMS/PC)轉換器正在國內外迅速推廣應用,構成具有高性價比的各種真有效值儀表。本文重點介紹AD6 37的工作原理與典型應用。
上傳時間: 2014-12-24
上傳用戶:asdfasdfd
TSC系列可控硅動態無功功率補償器采用大功率可控硅組成的無觸點開關,對多級電容器組進 行快速無過渡投切,克服了傳統無功功率補償器因采用機械觸點燒損,對電容沖擊大等缺點。對各 種負荷均能起到良好的補償效果。 TSC-W型補償器采用的三相獨立控制技術解決了三相不平衡沖 擊負荷補償的技術難題,屬國內首創,填補了國內空白。
上傳時間: 2014-12-24
上傳用戶:199311
6N137的結構原理如圖1所示,信號從腳2和腳3輸入,發光二極管發光,經片內光通道傳到光敏二極管,反向偏置的光敏管光照后導通,經電流-電壓轉換后送到與門的一個輸入端,與門的另一個輸入為使能端,當使能端為高時與門輸出高電平,經輸出三極管反向后光電隔離器輸出低電平。當輸入信號電流小于觸發閾值或使能端為低時,輸出高電平,但這個邏輯高是集電極開路的,可針對接收電路加上拉電阻或電壓調整電路。
上傳時間: 2014-03-24
上傳用戶:skhlm
QSP-12是一款性/價比極高的直接使用USB通訊協議而開發的三星單片機專用編程器。不同于傳統采用USB轉RS232的編程器,直接使用USB通訊協議的QSP-12更快更可靠!配合精心優化設計的PC客戶端編程(燒錄)軟件,實現了業界最高的編程性能。自動燒錄S3F9454(包含擦除/編程/校驗/寫Smart option/Read protect/LDC protect/Hard Lock)只須0.7秒,代碼越小,燒錄越快;代碼越大,優勢越明顯! 編程器采用小巧而堅實的烤漆鐵質外殼設計,具有極高的耐用性和抗電磁干擾能力,配備防止反插的RJ-11專業在線編程接口,確保您在使用過程中沒機會出錯。QSP-12快速可靠的編程(燒錄)能力,無論是您在產品開發、量產,還是在產品的現場升級階段,它都能給您帶來前所未有高效、可靠的編程體驗!在現今人力成本日益高漲的時代,為您贏得更多優勢! QSP-12特點: 直接使用USB通訊,更快、更可靠 無需用戶設定編程電壓,更安全、易用 業界最高的編程性能,節省人力成本 支持脫機燒錄 支持在線編程(ISP) 外形小巧,方便產品現場升級 堅實的烤漆鐵質外殼,更美觀耐用、抗電磁干擾能力強 低功耗(<0.5W),綠色環保
上傳時間: 2013-11-19
上傳用戶:uuuuuuu