亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

片上網(wǎng)絡

  • 通過FPGA提高工業應用靈活性的5種方法

      可編程邏輯器件(PLD)是嵌入式工業設計的關鍵元器件。在工業設計中,PLD已經從提供簡單的膠合邏輯發展到使用FPGA作為協處理器。該技術在通信、電機控制、I/O模塊以及圖像處理等應用中支持 I/O 擴展,替代基本的微控制器 (MCU) 或者數字信號處理器 (DSP)。   隨著系統復雜度的提高,FPGA還能夠集成整個芯片系統(SoC),與分立的 MCU、DSP、ASSP,以及 ASIC解決方案相比,大幅度降低了成本。不論是用作協處理器還是SoC,Altera FPGA在您的工業應用中都具有以下優點:   1. 設計集成——使用FPGA作為協處理器或者SoC,在一個器件平臺上集成 IP和軟件堆棧,從而降低成本。   2. 可重新編程能力——在一個公共開發平臺的一片 FPGA中,使工業設計能夠適應協議、IP以及新硬件功能的發展變化。   3. 性能調整——通過FPGA中的嵌入式處理器、定制指令和IP模塊,增強性能,滿足系統要求。   4. 過時保護——較長的 FPGA 產品生命周期,通過 FPGA 新系列的器件移植,延長工業產品的生命周期,保護硬件不會過時。   5. 熟悉的工具——使用熟悉的、功能強大的集成工具,簡化設計和軟件開發、IP集成以及調試。

    標簽: FPGA 工業應用

    上傳時間: 2014-12-28

    上傳用戶:rnsfing

  • 賽靈思spartan6系列FPGA片內資源設計指導

    賽靈思spartan6系列FPGA片內資源設計指導

    標簽: spartan6 FPGA 賽靈思 資源

    上傳時間: 2013-10-28

    上傳用戶:hahayou

  • 基于FPGA的實時視頻信號處理平臺的設計

    提出一種基于FPGA的實時視頻信號處理平臺的設計方法,該系統接收低幀率數字YCbCr 視頻信號,對接收的視頻信號進行格式和彩色空間轉換、像素和,利用片外SDRAM存儲器作為幀緩存且通過時序控制器進行幀率提高,最后通過VGA控制模塊對圖像信號進行像素放大并在VGA顯示器上實時顯示。整個設計使用Verilog HDL語言實現,采用Altera公司的EP2S60F1020C3N芯片作為核心器件并對功能進行了驗證。

    標簽: FPGA 實時視頻 信號處理平臺

    上傳時間: 2013-11-10

    上傳用戶:sjb555

  • Stratix V FPGA 28 nm創新技術超越摩爾定律

      本白皮書介紹 Stratix V FPGA 是怎樣幫助用戶提高帶寬同時保持其成本和功耗預算不變。在工藝方法基礎上,Altera 利用 FPGA 創新技術超越了摩爾定律,滿足更大的帶寬要求,以及成本和功耗預算。Altera Stratix ® V FPGA 通過 28-Gbps 高功效收發器突破了帶寬限制,支持用戶使用嵌入式 HardCopy ®模塊將更多的設計集成到單片FPGA中,部分重新配置功能還提高了靈活性。

    標簽: Stratix FPGA 28 創新技術

    上傳時間: 2013-10-30

    上傳用戶:luke5347

  • 如何在STM32上得到高精度的ADC

    如何在STM32上得到高精度的ADC

    標簽: STM ADC 32 高精度

    上傳時間: 2013-11-09

    上傳用戶:a67818601

  • FPGA連接DDR2的問題討論

    我采用XC4VSX35或XC4VLX25 FPGA來連接DDR2 SODIMM和元件。SODIMM內存條選用MT16HTS51264HY-667(4GB),分立器件選用8片MT47H512M8。設計目標:當客戶使用內存條時,8片分立器件不焊接;當使用直接貼片分立內存顆粒時,SODIMM內存條不安裝。請問專家:1、在設計中,先用Xilinx MIG工具生成DDR2的Core后,管腳約束文件是否還可更改?若能更改,則必須要滿足什么條件下更改?生成的約束文件中,ADDR,data之間是否能調換? 2、對DDR2數據、地址和控制線路的匹配要注意些什么?通過兩只100歐的電阻分別連接到1.8V和GND進行匹配 和 通過一只49.9歐的電阻連接到0.9V進行匹配,哪種匹配方式更好? 3、V4中,PCB LayOut時,DDR2線路阻抗單端為50歐,差分為100歐?Hyperlynx仿真時,那些參數必須要達到那些指標DDR2-667才能正常工作? 4、 若使用DDR2-667的SODIMM內存條,能否降速使用?比如降速到DDR2-400或更低頻率使用? 5、板卡上有SODIMM的插座,又有8片內存顆粒,則物理上兩部分是連在一起的,若實際使用時,只安裝內存條或只安裝8片內存顆粒,是否會造成信號完成性的影響?若有影響,如何控制? 6、SODIMM內存條(max:4GB)能否和8片分立器件(max:4GB)組合同時使用,構成一個(max:8GB)的DDR2單元?若能,則布線阻抗和FPGA的DCI如何控制?地址和控制線的TOP圖應該怎樣? 7、DDR2和FPGA(VREF pin)的參考電壓0.9V的實際工作電流有多大?工作時候,DDR2芯片是否很燙,一般如何考慮散熱? 8、由于多層板疊層的問題,可能頂層和中間層的銅箔不一樣后,中間的夾層后度不一樣時,也可能造成阻抗的不同。請教DDR2-667的SODIMM在8層板上的推進疊層?

    標簽: FPGA DDR2 連接 問題討論

    上傳時間: 2013-10-12

    上傳用戶:han_zh

  • 最新藍牙標準V4.0在Android平臺上的應用

    最新藍牙標準V4.0在Android平臺上的應用

    標簽: Android 4.0 藍牙標準

    上傳時間: 2013-11-10

    上傳用戶:lchjng

  • NE602單片頻率轉換器

    NE602單片頻率轉換器

    標簽: 602 NE 頻率轉換器

    上傳時間: 2013-11-08

    上傳用戶:wivai

  • Si4432在無線抄表設備上的應用

    Si4432在無線抄表設備上的應用

    標簽: 4432 Si 無線抄表 設備

    上傳時間: 2013-10-31

    上傳用戶:onewq

  • W波段寬帶倍頻器的設計與仿真

    本文介紹了一種由低次級聯形式構成的W波段寬帶六倍頻器。輸入信號先經過MMIC得到二倍頻,再由反向并聯二極管對平衡結構實現寬帶三倍頻,從而將Ku波段信號六倍頻到W波段。該倍頻器的輸入端口為玻璃絕緣子同軸轉換接頭,輸出為 WR-10 標準矩形波導結構。仿真結果表明當輸入信號功率為20dBm時,三倍頻器在整個W波段的輸出三次諧波功率為4.5dBm左右,變頻損耗小于17dB。該設計可以降低毫米波設備的主振頻率,擴展已有微波信號源的工作頻段。

    標簽: W波段 寬帶 倍頻器 仿真

    上傳時間: 2013-11-16

    上傳用戶:qingzhuhu

主站蜘蛛池模板: 凤阳县| 武穴市| 喀什市| 蕉岭县| 辉县市| 翁牛特旗| 沙田区| 桂阳县| 正镶白旗| 江门市| 西乌| 青冈县| 邳州市| 郑州市| 泸西县| 松溪县| 敖汉旗| 静宁县| 竹北市| 登封市| 阿拉善盟| 达孜县| 华容县| 洪泽县| 周口市| 蒲城县| 科尔| 元朗区| 邳州市| 九江市| 类乌齐县| 湟源县| 云和县| 任丘市| 普安县| 治多县| 于田县| 依安县| 弥渡县| 馆陶县| 邵阳县|