目前嵌入式系統(tǒng)中的GUI 的開發(fā)已經(jīng)成為研究的熱點,本文以Intel 公司Xscale PXA255 為內(nèi)核的XSBase255嵌入式平臺,以ARM-Linux 為操作系統(tǒng),接著介紹對GUI 嵌入式系
標簽: ARM-Linux GUI 嵌入式系統(tǒng) 開發(fā)研究
上傳時間: 2013-07-18
上傳用戶:aa17807091
介紹了西門子S7–200 系列 PLC 的自由口通信模式及在Windows 環(huán)境下應用VC++6.0 實現(xiàn)PC 機與PLC串行通信的編程方法,開發(fā)了玻璃器皿沖壓機上位機監(jiān)控系統(tǒng)。實際運行證明,該監(jiān)控系
上傳時間: 2013-06-28
上傳用戶:branblackson
數(shù)字語音通信是當前信息產(chǎn)業(yè)中發(fā)展最快、普及面最廣的業(yè)務。語音信號壓縮編碼是數(shù)字語音信號處理的一個方面,它和通信領域聯(lián)系最為密切。在現(xiàn)有的語音編碼中,美國聯(lián)邦標準混合激勵線性預測(MELP—Mixed Excited Linear Prediction)算法在2.4kb/s的碼率下取得了較好的語音質(zhì)量,具有廣闊的應用前景。 FPGA作為一種快速、高效的硬件平臺在數(shù)字信號處理和通信領域具有著獨特的優(yōu)勢。現(xiàn)代大容量、高速度的FPGA一般都內(nèi)嵌有可配置的高速RAM、PLL、LVDS、LVTTL以及硬件乘法累加器等DSP模塊。用FPGA來實現(xiàn)數(shù)字信號處理可以很好地解決并行性和速度問題,而且其靈活的可配置特性,使得FPGA構成的DSP系統(tǒng)非常易于修改、測試及硬件升級。 本論文闡述了一種基于FPGA的混合激勵線性預測聲碼器的研究與設計。首先介紹了語音編碼研究的發(fā)展狀況以及低速率語音編碼研究的意義,接著在對MELP算法進行深入分析的基礎上,提出了利用DSP Builder在Matlab中建模的思路及實現(xiàn)過程,最后本文把重點放在MELP聲碼器的編解碼器設計上,利用DSP Builder、QuartusⅡ分別設計了其中的濾波器、分幀加窗處理、線性預測分析等關鍵模塊。 在Simulink環(huán)境下運用SignalCompiler對編解碼系統(tǒng)進行功能仿真,為了便于仿真,系統(tǒng)中沒有設計的模塊在Simulink中用數(shù)學模型代替,仿真結果表明,合成語音信號與原始信號很好的擬合,系統(tǒng)編解碼后語音質(zhì)量基本良好。
上傳時間: 2013-06-02
上傳用戶:lili1990
在船舶交管系統(tǒng)中,雷達信息處理是最重要的組成部分。視頻回波處理中的雜波處理要求實時性很高,大約要在一個距離單元的時間(0.05-0.1us)內(nèi)完成。雜波處理如恒虛警處理本身比較復雜,這類處理過程又要求快速,圖像顯示系統(tǒng)要求及時的把接收到的雷達方位數(shù)據(jù)從極坐標轉(zhuǎn)換成直角坐標。在軟件上實現(xiàn)這些算法雖然精度可以達到,但是實時性問題不能滿足。因此這類問題多采用高速專用數(shù)字設備來實現(xiàn)。FPGA在數(shù)字信號處理領域有非常廣闊的應用前景,以其優(yōu)良的性能在數(shù)字信號處理中發(fā)揮了重大的作用。CORDIC算法可以在硬件上以很高的精度實現(xiàn)一些函數(shù)和運算。針對以上幾點,本文提出了利用CORDIC算法,基于FPGA來實現(xiàn)雷達信號處理和圖像顯示的算法研究,用硬件來實現(xiàn)正弦、余弦、正切、乘法、除法、指數(shù)和對數(shù)等基本函數(shù)和運算,把他們設計成為可重用的IP core,這樣可以滿足實時性和精度的問題。從而在將來的算法研究中方便的調(diào)用,這樣在算法研究中可以節(jié)約大量的時間,在一定程度上降低研究的難度。 圍繞雷達信號處理和圖像顯示,本次課題設計主要做了如下工作: 1.對CORDIC算法進行分析和研究,以及它在雷達信號處理和圖像顯示中的影響。 2.成功用硬件描述語言在Xilinx公司軟件ISE的環(huán)境下編寫代碼,在Synplify和Modelsim上做了綜合和仿真。 3.對實驗結果進行精度和速度分析。 4.對雷達信號處理和圖像顯示的相關算法進行分析和研究。 5.從實例分析IP core的特點,對算法研究的影響和IP core在雷達信號處理和圖像顯示中的應用。 最終在實踐環(huán)節(jié),成功利用CORDIC算法,在FPGA上實現(xiàn)可重用的IP core,這些IP core能夠以很高的精度實現(xiàn)一些基本函數(shù)和運算,在雷達信號處理與圖像顯示中起到很大的作用。
上傳時間: 2013-07-16
上傳用戶:steele
對新型電動自行車的關鍵動力部件———直流無刷電機作了深入的剖析與設計。本文所介紹的電動自行車中使用的直流無刷電機,系參考英國Patscentre 國際實驗室協(xié)作設計產(chǎn)品,采用全電子操縱系統(tǒng),電動自行車
上傳時間: 2013-04-24
上傳用戶:hakim
本書結合目前低壓電器的運行、操作、維護及檢修中存在的問題,系統(tǒng)地 介紹了低壓電器的基礎知識、電氣接觸、低壓隔離電器、熔斷器、低壓接觸器、 熱繼電器、低壓斷路器、電容器、漏電保護器、低壓成套開關設備及低壓配電系 統(tǒng)等內(nèi)容,以問答的形式深入淺出地闡述了低壓電器的運行、維護、檢修中經(jīng)常 涉及的電工理論知識和實際操作技能。
上傳時間: 2013-08-04
上傳用戶:siguazgb
隨著信號處理技術的進步和電子技術的發(fā)展,雷達信號偵察接收機逐漸從模擬體制向數(shù)字體制轉(zhuǎn)變。軟件無線電概念的提出,促使雷達偵察接收機朝大帶寬、全截獲方向發(fā)展,現(xiàn)有的串行信號處理體制已經(jīng)很難滿足系統(tǒng)要求。FPGA器件的出現(xiàn),為實現(xiàn)寬帶雷達信號偵察數(shù)字接收機提供了硬件支持。 本文結合FPGA芯片特點,在前人研究基礎上,從算法和硬件實現(xiàn)兩方面,對雷達信號偵察數(shù)字接收機若干關鍵技術進行了研究和創(chuàng)新,主要研究內(nèi)容包括以下幾個方面。 1)給出了基于QuartusII/Matlab和ISE/ModelSim/Matlab的兩種FPGA設計聯(lián)合仿真技術。這種聯(lián)合仿真技術,大大提高了基于FPGA的雷達信號偵察數(shù)字接收機的設計效率。 2)給出了一種基于FFT/IFFT的寬帶數(shù)字正交變換算法,并將該算法在FPGA中進行了硬件實現(xiàn),設計可對600MHz帶寬內(nèi)的輸入信號進行實時正交變換。 3)提出了一種全并行結構FFT的FPGA實現(xiàn)方案,并將其在FPGA芯片中進行了硬件實現(xiàn),設計能夠在一個時鐘周期內(nèi)完成32點并行FFT運算,滿足了數(shù)字信道化接收機對數(shù)據(jù)處理速度的要求。 4)提出了一種自相關信號檢測FPGA實現(xiàn)方案,通過改變FIFO長度改變自相關運算點數(shù),實現(xiàn)了弱信號檢測。提出通過二次門限處理來消除檢測脈沖中的毛刺和凹陷,降低了虛警概率,提高了檢測結果的可靠性。 5)在單通道自相關信號檢測算法基礎上,提出采用三路并行檢測,每路采用不同的相關點數(shù)和檢測門限,再綜合考慮三路檢測結果,得到最終檢測結果。給出了算法FPGA實現(xiàn)過程,并對設計進行了聯(lián)合時序仿真,提高了檢測性能。 6)給出了一種利用FFT變換后的兩根最大譜線進行插值的快速高精度頻率估計方法,并將該算法在FPGA硬件中進行了實現(xiàn)。通過利用FFT運算后的實/虛部最大值進行插值,降低了硬件資源消耗、縮短了運算延遲。 7)結合4)、5)、6)中的研究成果,完成了對雷達脈沖信號到達時間、終止時間、脈沖寬度和脈沖頻率的估計,最終在一塊FPGA芯片內(nèi)實現(xiàn)了一個精簡的雷達信號偵察數(shù)字接收機,并在微波暗室中進行了測試。
標簽: FPGA 雷達信號 數(shù)字接收機
上傳時間: 2013-06-13
上傳用戶:Divine
提出通過對分塊圖像的DCT 系數(shù)進行動態(tài)范圍壓縮來改進傳統(tǒng)的基于DCT 變換的圖像自嵌入水印算法,并結合灰度變換函數(shù)與JPEG 標準量化表重新設計了DCT 系數(shù)碼長分配表,大幅度提升了量化過程保留的圖
上傳時間: 2013-07-28
上傳用戶:小鵬
基于FPGA技術的網(wǎng)絡入侵檢測是未來的發(fā)展方向,而網(wǎng)絡包頭的分類是入侵檢測系統(tǒng)的關鍵。 文章首先介紹了FPGA技術的基本原理以及其在信息安全方面的應用,接著介紹入侵檢測系統(tǒng)以及FPGA技術在入侵檢測系統(tǒng)中的應用。 分析了幾種比較出名的網(wǎng)絡包分類算法,包括軟件分類方法、TCAM分類算法、BV算法、Tree Bitmap算法以及端口范圍分類算法。 在此基礎上,文章設計了一個基于FPGA技術的入侵檢測系統(tǒng)包分類的基本框架圖,實現(xiàn)框架圖中的各個基本功能模塊。在實現(xiàn)過程中,提出了一類結合三態(tài)內(nèi)容可尋址內(nèi)存(TCAM)和普通存儲器(RAM)的網(wǎng)絡包包頭分類方案。我們將檢測規(guī)則編號并位圖化,使用RAM存儲與包頭結構相關的規(guī)則位圖,通過TCAM上的數(shù)據(jù)匹配操作,快速關聯(lián)待分析的網(wǎng)絡數(shù)據(jù)包與入侵檢測規(guī)則。文章還討論了網(wǎng)包頭分類方法的優(yōu)化算法,將優(yōu)化算法與未優(yōu)化算法在速度和空間上進行比較。此外,還討論了對Snort的規(guī)則庫進行整理和規(guī)則化的問題。 最后,對所設計的包頭分類匹配模塊在Quartus II進行仿真評估,將實驗結果與已有的一些分類算法進行了比較。結果說明,本設計在匹配速度和更新速度上有優(yōu)勢,但消耗了較多的存儲空間.
標簽: 入侵檢測系統(tǒng) 網(wǎng)絡 包分類 技術研究
上傳時間: 2013-07-17
上傳用戶:gonuiln
雷達信號處理是雷達系統(tǒng)的重要組成部分。在數(shù)字信號處理技術飛速發(fā)展的今天,雷達信號處理中也普遍使用數(shù)字信號處理技術。而現(xiàn)場可編程門陣列(FPGA)在數(shù)字信號處理中的廣泛應用,使得FPGA在雷達信號處理中也占據(jù)了重要地位。 針對雷達信號處理的設計與實現(xiàn),本文在以下兩個方面展開研究: 一方面以線性調(diào)頻信號(LFM)為例,分別對幾種基本的雷達信號處理,如正交相干檢波、脈沖壓縮、動目標顯示(MTI)/動目標檢測(MTD)和恒虛警(CFAR)詳細地闡述了其原理,在此基礎上給出了其經(jīng)常采用的實現(xiàn)方法,并在MATLAB環(huán)境中對各個環(huán)節(jié)進行了參數(shù)化仿真,詳盡地給出了各環(huán)節(jié)的仿真波形圖。針對仿真結果,直觀形象地說明了不同實現(xiàn)方法的優(yōu)劣。 另一方面結合MATLAB仿真結果,給出利用FPGA實現(xiàn)雷達信號處理的方案。在Xilinx ISE6.3i軟件集成環(huán)境下,通過對Xilinx提供的IP核的調(diào)用,并與VHDL語言相結合,完成雷達信號處理的FPGA實現(xiàn)。
標簽: FPGA 雷達信號 處理系統(tǒng)
上傳時間: 2013-04-24
上傳用戶:ylwleon