隨著科學(xué)技術(shù)水平的不斷提高,在科研和生產(chǎn)過程中為了更加真實的反映被測對象的性質(zhì),對測試系統(tǒng)的性能要求越來越高。傳統(tǒng)的測試裝置,由于傳輸速度低或安裝不便等問題已不能滿足科研和生產(chǎn)的實際需要。USB技術(shù)的出現(xiàn)很好的解決了上述問題。USB總線具有支持即插即用、易于擴展、傳輸速率高(USB2.0協(xié)議下為480Mbps)等優(yōu)點,已逐漸得到廣泛的應(yīng)用。 本課題研究并設(shè)計了一套基于USB2.0的數(shù)據(jù)采集系統(tǒng)。論文首先詳細介紹了USB總線協(xié)議,然后從系統(tǒng)的總體結(jié)構(gòu)、硬件電路、軟件程序以及系統(tǒng)性能檢測等幾個方面,詳細闡述了系統(tǒng)的設(shè)計思想和實現(xiàn)方案。系統(tǒng)采用雙12位A/D轉(zhuǎn)換器,提供兩條模擬信號通道,可以同時采集雙路信號,最高的采樣率為200KHz。USB接口芯片采用Cypress公司的CY7C68013。論文詳細介紹了其在SlaveFIFO接口模式下的電路設(shè)計和程序設(shè)計。系統(tǒng)應(yīng)用FPGA芯片作系統(tǒng)的核心控制,控制系統(tǒng)的數(shù)據(jù)采集和與USB接口芯片的數(shù)據(jù)交換,并產(chǎn)生其中的邏輯控制信號和時序信號。同時應(yīng)用FPGA芯片作系統(tǒng)的核心控制可提高了系統(tǒng)穩(wěn)定性、減小設(shè)備的體積。系統(tǒng)的軟件設(shè)計,主要包括FPGA芯片中的邏輯、時序控制程序、8051固件程序、客戶應(yīng)用程序及其驅(qū)動程序。客戶端選擇了微軟的Visual Studio6.0 C++作開發(fā)平臺,雖然增加了復(fù)雜程度,但是軟件執(zhí)行效率及重用性均得到提高。 最后,應(yīng)用基于USB2.0的數(shù)據(jù)采集系統(tǒng)測試標(biāo)準(zhǔn)信號及電木的導(dǎo)熱系數(shù),以驗證測試系統(tǒng)的可靠信與準(zhǔn)確性。
標(biāo)簽: FPGA USB 接口 數(shù)據(jù)采集
上傳時間: 2013-04-24
上傳用戶:鳳臨西北
本論文在詳細研究MIL-STD-1553B數(shù)據(jù)總線協(xié)議以及參考國外芯片設(shè)計的基礎(chǔ)上,結(jié)合目前新興的EDA技術(shù)和大規(guī)模可編程技術(shù),提出了一種全新的基于FPGA的1553B總線接口芯片的設(shè)計方法。 從專用芯片實現(xiàn)的具體功能出發(fā),結(jié)合自頂向下的設(shè)計思想,給出了總線接口的總體設(shè)計方案,考慮到電路的具體實現(xiàn)對結(jié)構(gòu)進行模塊細化。在介紹模擬收發(fā)器模塊的電路設(shè)計后,重點介紹了基于FPGA的BC、RT、MT三種類型終端設(shè)計,最終通過工作方式選擇信號以及其他控制信號將此三種終端結(jié)合起來以達到通用接口的功能。同時給出其設(shè)計邏輯框圖、算法流程圖、引腳說明以及部分模塊的仿真結(jié)果。為了資源的合理利用,對其中相當(dāng)部分模塊進行復(fù)用。在設(shè)計過程中采用自頂向下、碼型轉(zhuǎn)換中的全數(shù)字鎖相環(huán)、通用異步收發(fā)器UART等關(guān)鍵技術(shù)。本設(shè)計使用VHDL描述,在此基礎(chǔ)之上采用專門的綜合軟件對設(shè)計進行了綜合優(yōu)化,在FPGA芯片EP1K100上得以實現(xiàn)。通過驗證證明該設(shè)計能夠完成BC/RT/MT三種模式的工作,能處理多種消息格式的傳輸,并具有較強的檢錯能力。 最后設(shè)計了總線接口芯片測試系統(tǒng),選擇TMS320LF2407作為主處理器,測試主要包括主處理器的自發(fā)自收驗證,加入RS232串口調(diào)試過程提高測試數(shù)據(jù)的直觀性。驗證的結(jié)果表明本文提出的設(shè)計方案是合理的。
標(biāo)簽: 1553B FPGA 總線接口 技術(shù)研究
上傳時間: 2013-04-24
上傳用戶:sz_hjbf
銀江接口的源代碼,利用VC編寫,可以用于股票數(shù)據(jù)的實時獲取
上傳時間: 2013-07-12
上傳用戶:jlyaccounts
當(dāng)前正處于第三代移動通信技術(shù)發(fā)展的關(guān)鍵時期,各種與3G相關(guān)的無線網(wǎng)絡(luò)終端的需求量與日俱增。為3G無線網(wǎng)絡(luò)終端選擇一個高性能的處理器,并且提供一套完整的系統(tǒng)解決方案,滿足3G時代人們對數(shù)據(jù)通信業(yè)務(wù)的需求,無疑是一個有意義且亟待解決的重要問題。 OMAP(Open Multimedia Applications Platform)是美國德州公司(TI)推出的專門為支持第三代(3G)無線終端應(yīng)用而設(shè)計的應(yīng)用處理器體系結(jié)構(gòu)。OMAP處理器平臺堪稱無線技術(shù)發(fā)展的里程碑,它提供了語音、數(shù)據(jù)和多媒體所需的帶寬和功能,可以極低的功耗為高端3G無線設(shè)備提供極佳的性能。 本文的研究內(nèi)容是開發(fā)基于OMAP5910處理器的具有多個擴展接口的嵌入式開發(fā)平臺,以及攝像頭顯示驅(qū)動程序,以便能為3G相關(guān)的無線網(wǎng)絡(luò)終端提供一個系統(tǒng)級的解決方案,本文首先介紹了OMAP技術(shù)的特點和優(yōu)點,并對OMAP5910處理器的硬件結(jié)構(gòu)進行了簡單說明,在此基礎(chǔ)上提出了基于OMAP5910嵌入式平臺的FPGA設(shè)計,包括用FPGA擴展的接口:觸摸屏接口,硬盤接口,以太網(wǎng)接口;控制的接口:USB口,串口;以及實現(xiàn)的功能:與OMAP5910處理器的通信功能,中斷控制功能,選擇啟動順序功能,復(fù)位延時功能。然后介紹了基于OMAP5910的攝像顯示系統(tǒng)的硬件設(shè)計,主要包括攝像頭接口和攝像頭模塊,EMIFS和EMIFF接口以及LCD接口。最后描述了嵌入式Linux操作系統(tǒng)下攝像頭驅(qū)動程序的完整實現(xiàn)過程。
標(biāo)簽: FPGA 擴展 接口設(shè)計 攝像頭
上傳時間: 2013-05-24
上傳用戶:mfhe2005
內(nèi)部存儲器負責(zé)計算機系統(tǒng)內(nèi)部數(shù)據(jù)的中轉(zhuǎn)、存儲與讀取,作為計算機系統(tǒng)中必不可少的三大件之一,它對計算機系統(tǒng)性能至關(guān)重要。內(nèi)存可以說是CPU處理數(shù)據(jù)的“大倉庫”,所有經(jīng)過CPU處理的指令和數(shù)據(jù)都要經(jīng)過內(nèi)存?zhèn)鬟f到電腦其他配件上,因此內(nèi)存性能的好壞,直接影響到系統(tǒng)的穩(wěn)定性和運行性能。在當(dāng)今的電子系統(tǒng)設(shè)計中,內(nèi)存被使用得越來越多,并且對內(nèi)存的要求越來越高。既要求內(nèi)存讀寫速度盡可能的快、容量盡可能的大,同時由于競爭的加劇以及利潤率的下降,人們希望在保持、甚至提高系統(tǒng)性能的同時也能降低內(nèi)存產(chǎn)品的成本。面對這種趨勢,設(shè)計和實現(xiàn)大容量高速讀寫的內(nèi)存顯得尤為重要。因此,近年來內(nèi)存產(chǎn)品正經(jīng)歷著從小容量到大容量、從低速到高速的不斷變化,從技術(shù)上也就有了從DRAM到SDRAM,再到DDR SDRAM及DDR2 SDRAM等的不斷演進。和普通SDRAM的接口設(shè)計相比,DDR2 SDRAM存儲器在獲得大容量和高速率的同時,對存儲器的接口設(shè)計也提出了更高的要求,其接口設(shè)計復(fù)雜度也大幅增加。一方面,由于I/O塊中的資源是有限的,數(shù)據(jù)多路分解和時鐘轉(zhuǎn)換邏輯必須在FPGA核心邏輯中實現(xiàn),設(shè)計者可能不得不對接口邏輯進行手工布線以確保臨界時序。而另一方面,不得不處理好與DDR2接口有關(guān)的時序問題(包括溫度和電壓補償)。要正確的實現(xiàn)DDR2接口需要非常細致的工作,并在提供設(shè)計靈活性的同時確保系統(tǒng)性能和可靠性。 本文對通過Xilinx的Spartan3 FPGA實現(xiàn)DDR2內(nèi)存接口的設(shè)計與實現(xiàn)進行了詳細闡述。通過Xilinx FPGA提供了I/O模塊和邏輯資源,從而使接口設(shè)計變得更簡單、更可靠。本設(shè)計中對I/O模塊及其他邏輯在RTL代碼中進行了配置、嚴整、執(zhí)行,并正確連接到FPGA上,經(jīng)過仔細仿真,然后在硬件中驗證,以確保存儲器接口系統(tǒng)的可靠性。
標(biāo)簽: DDR2SDRAM 存儲器 接口設(shè)計
上傳時間: 2013-06-08
上傳用戶:fairy0212
基于FPGA的USB接口協(xié)議及驅(qū)動技術(shù)研究基于FPGA的USB接口協(xié)議及驅(qū)動技術(shù)研究
標(biāo)簽: FPGA USB 接口協(xié)議 技術(shù)研究
上傳時間: 2013-06-04
上傳用戶:564708051@qq.com
《單片機及接口技術(shù)》實驗指導(dǎo)書,實驗平臺針對偉福仿真器,分為軟件模擬部分和系統(tǒng)仿真部分,包括簡單程序設(shè)計、循環(huán)程序設(shè)計、分支程序設(shè)計、數(shù)碼轉(zhuǎn)換、查表程序、算術(shù)及邏輯運算指令實現(xiàn)、流水燈、鍵盤實驗、數(shù)碼管實驗、AD轉(zhuǎn)換、DA轉(zhuǎn)換、定時器等實驗。
標(biāo)簽: 單片機 接口技術(shù) 實驗指導(dǎo)書
上傳時間: 2013-04-24
上傳用戶:hakim
《單片機與嵌入式系統(tǒng)應(yīng)用》論文--嵌入式GSM短信息接口的軟硬件設(shè)計,文章給出一個小型的嵌入式SMS中/英文短信信息接口的設(shè)計,并詳細討論PDU模式的短信息格式和中文短信息軟件解碼的設(shè)計。
上傳時間: 2013-07-12
上傳用戶:lanwei
詳細描述如何使用68013來設(shè)計從USB接口
上傳時間: 2013-05-22
上傳用戶:18752787361
SDIO接口介紹及其實現(xiàn),第一次接觸SDIO的朋友,值得一看!通俗易懂,深入淺出!
上傳時間: 2013-04-24
上傳用戶:xc216
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1