37個經典的VHDL程序。有比較器、七段譯碼器、狀態機等。
標簽: VHDL 程序 比較器 狀態
上傳時間: 2016-07-13
上傳用戶:541657925
本書講述了Linux中的內置內核調試器KDB提供的調試功能以及如何設置、按照,使用kdb
標簽: Linux KDB 內置 內核
上傳時間: 2014-01-09
上傳用戶:wys0120
定時器T1中斷實驗。 1、定時器中斷實驗。定時器產生10mS周期中斷,通過計數讓PB1電平產生周期變化。 2、內部1 M晶振。
標簽: 定時器 實驗 10 mS
上傳時間: 2016-07-14
上傳用戶:CHINA526
EDA實驗--UART串口實驗:UART 主要有由數據總線接口、控制邏輯、波特率發生器、發送部分和接收部分等組成。UART 發送器 --- 發送器每隔16 個CLK16 時鐘周期輸出1 位,次序遵循1位起始位、8位數據位(假定數據位為8位)、1位校驗位(可選)、1位停止位。 UART 接收器 --- 串行數據幀和接收時鐘是異步的,發送來的數據由邏輯1 變為邏輯0 可以視為一個數據幀的開始。接收器先要捕捉起始位,確定rxd 輸入由1 到0,邏輯0 要8 個CLK16 時鐘周期,才是正常的起始位,然后在每隔16 個CLK16 時鐘周期采樣接收數據,移位輸入接收移位寄存器rsr,最后輸出數據dout。還要輸出一個數據接收標志信號標志數據接收完。 波特率發生器 --- UART 的接收和發送是按照相同的波特率進行收發的。波特率發生器產生的時鐘頻率不是波特率時鐘頻率,而是波特率時鐘頻率的16 倍,目的是為在接收時進行精確地采樣,以提出異步的串行數據。 --- 根據給定的晶振時鐘和要求的波特率算出波特率分頻數。
標簽: UART EDA CLK 實驗
上傳時間: 2014-01-25
上傳用戶:xsnjzljj
使用verilog作為CPU設計語言實現單數據通路五級流水線的CPU。具有32個通用寄存器、一個程序計數器PC、一個標志寄存器FLAG,一個堆棧寄存器STACK。存儲器尋址粒度為字節。數據存儲以32位字對準。采用32位定長指令格式,采用Load/Store結構,ALU指令采用三地址格式。支持有符號和無符號整數加、減、乘、除運算,并支持浮點數加、減、乘、除四種運算,支持與、或、異或、非4種邏輯運算,支持邏輯左移、邏輯右移、算術右移、循環右移4種移位運算,支持Load/Store操作,支持地址/立即數加載操作,支持無條件轉移和為0轉移、非0轉移、無符號>轉移、無符號<轉移、有符號>轉移、有符號<轉移等條件轉移。
標簽: CPU verilog FLAG 語言
上傳時間: 2013-12-11
上傳用戶:源弋弋
是一個強大、易用的網絡數據 包嗅探器。它能夠完整地捕捉到所處局域網中所有計算機的上、下行數 據包,你也可以保存捕捉到的數據包。此軟件可用于本地網絡安全、網 頁設計、局域網管理、網絡程序設計...等的輔助工作。
標簽: 網絡數據 包嗅探器 局域網 計算機
上傳時間: 2013-12-22
上傳用戶:youmo81
單片機時鐘設計,定時器T0、T1溢出周期為50MS,T0為秒計數用, T1為調整時閃爍用, P3.7為調整按鈕,P1口 為字符輸出口,采用共陽顯示管。
標簽: 50 MS 單片機 時鐘設計
上傳時間: 2016-07-21
上傳用戶:change0329
對語音編碼技術的特點進行了分析與研究, 對波形編碼、聲碼器和混合編碼三種主要 的語音編碼進行了比較, 并介紹了GSM 和CDMA 兩種系統語音編碼及部分常用語音編碼芯 片, 指出了語音編碼技術的發展趨勢, 并根據礦井井下特點, 對礦井通信系統所采用的語音 編碼技術進行了研究, 最后得出了幾點有用的結論.
標簽: CDMA 編碼 GSM 語音
上傳時間: 2016-07-22
上傳用戶:sqq
主要方法和要求:(1)用匯編語言對定時器8253和中斷控制器8259A編程計數、定時和中斷,進行定時計數(在規定的時間內記錄外部脈沖的數目),計算出頻率,用LED數碼管顯示出來。
標簽: 8259A 8253 匯編語言 定時器
上傳時間: 2014-12-02
上傳用戶:黑漆漆
定時器控制寄存器 MCS51單片機編譯軟件中文版,除提供中文字符串編程功能外,還具有動態子程序庫調用、全功能漢字字模生成、點陣圖形數據生成、中文寄存器定義等諸多功能。是匯編語言程序員的最佳幫手
標簽: MCS 51 定時器 單片機
上傳時間: 2016-07-23
蟲蟲下載站版權所有 京ICP備2021023401號-1