FPGA能夠減少電子系統(tǒng)的開發(fā)風(fēng)險(xiǎn)和開發(fā)成本,縮短上市時(shí)間,降低維護(hù)升級(jí)成本,廣泛地應(yīng)用在電子系統(tǒng)中.隨著集成電路向著片上系統(tǒng)(SoC)的發(fā)展,需要設(shè)計(jì)出FPGA IP核用于SoC芯片的設(shè)計(jì).該論文的工作圍繞FPGA IP核的設(shè)計(jì)進(jìn)行,在FPGA結(jié)構(gòu)設(shè)計(jì)優(yōu)化和FPGAIP接口方案設(shè)計(jì)兩方面進(jìn)行了研究.設(shè)計(jì)改進(jìn)了適用于數(shù)據(jù)通路的FPGA新結(jié)構(gòu)——FDP.設(shè)計(jì)改進(jìn)了可編程邏輯單元(LC);對(duì)可編程連線作為"2層2類"的層次結(jié)構(gòu)進(jìn)行組織,進(jìn)行了改進(jìn)并確定了各種連線的通道寬度;結(jié)合對(duì)迷宮布線算法的分析以及benchmark電路實(shí)驗(yàn)的方法,提出了用于分段式網(wǎng)格連線的開關(guān)盒和連接盒新結(jié)構(gòu),提高連線的面積利用效率.在FPGA IP核的接口方案上,基于邊界掃描測(cè)試電路提出了FPGA IP核的測(cè)試方案;結(jié)合擴(kuò)展邊界掃描測(cè)試電路得到的編程功和自動(dòng)下載電路,為FPGA IP核提供了具有兩種不同編程方法的編程接口.采用SMIC 0.35um 3層金屬CMOS工藝,實(shí)現(xiàn)了一個(gè)10萬(wàn)系統(tǒng)門規(guī)模的FDP結(jié)構(gòu),并和編程、測(cè)試接口一起進(jìn)行版圖設(shè)計(jì),試制了FDP100k芯片.FDP100k中包括了32×32個(gè)LC,128個(gè)可編程IO單元.在FDP100k的芯片測(cè)試中,對(duì)編程寄存器、各種可編程資源進(jìn)行測(cè)試,并完成電路實(shí)現(xiàn)、性能參數(shù)測(cè)試以及IP核接口的測(cè)試,結(jié)果表明FPGA IP核的整體功能正確.
標(biāo)簽: FPGAIP
上傳時(shí)間: 2013-04-24
上傳用戶:gokk
stc12c5a60s2系列仿真器使用說(shuō)明書
上傳時(shí)間: 2013-06-28
上傳用戶:徐孺
變電站電壓無(wú)功綜合控制是通過(guò)自動(dòng)調(diào)節(jié)有載變壓器的分接頭和投切并聯(lián)補(bǔ)償電容器組來(lái)實(shí)現(xiàn)的,它是確保電壓質(zhì)量和無(wú)功平衡、提高供電網(wǎng)可靠性和經(jīng)濟(jì)性的重要措施。采用九區(qū)圖控制策略的電壓無(wú)功綜合控制,實(shí)際運(yùn)行時(shí)存在著頻繁調(diào)節(jié)變壓器分接頭和投切電容器組的缺陷,甚至可能會(huì)出現(xiàn)震蕩現(xiàn)象。 本文針對(duì)上述不足,根據(jù)有功功率和無(wú)功功率的負(fù)荷預(yù)測(cè)曲線,以降損收益最大為適配值函數(shù),以電壓約束、電氣極限約束和控制約束為約束條件,提出了一種改進(jìn)的禁忌搜索算法。引入最低收益閾值來(lái)限制調(diào)節(jié)次數(shù)的增加,在此基礎(chǔ)上建議了一種確定最佳調(diào)整次數(shù)的方法。還建議了一種有約束線性最小二乘算法,基于變電站內(nèi)的量測(cè)數(shù)據(jù)以及變壓器的參數(shù)來(lái)估計(jì)系統(tǒng)電壓和系統(tǒng)阻抗參數(shù)。算例結(jié)果表明建議的方法是可行的,并且具有可以有效地減少調(diào)節(jié)次數(shù)的特點(diǎn)。基于ARM的LPC2292微控制器和嵌入式實(shí)時(shí)操作系統(tǒng)(μC/OS-II),采用ADS1.2開發(fā)工具進(jìn)行編程,實(shí)現(xiàn)了變電站內(nèi)電壓無(wú)功綜合控制功能。軟件模塊開發(fā)主要包括:嵌入式實(shí)時(shí)操作系統(tǒng)(μC/OS-II)和圖形用戶界面GUI移植,數(shù)據(jù)讀取任務(wù),數(shù)據(jù)處理任務(wù),電壓無(wú)功控制任務(wù),基于GPRS/CDMA的通訊任務(wù)、鍵盤掃描和液晶顯示任務(wù)等。采用信號(hào)發(fā)生器產(chǎn)生電能信號(hào),采用繼電器的動(dòng)作模擬變壓器分接頭檔位的調(diào)節(jié)和電容器組的投切,構(gòu)建了一個(gè)變電站內(nèi)的電壓無(wú)功控制模擬測(cè)試臺(tái),對(duì)提出的設(shè)計(jì)方案進(jìn)行了全面的功能測(cè)試,測(cè)試結(jié)果表明提出的設(shè)計(jì)方案是可行的。
上傳時(shí)間: 2013-04-24
上傳用戶:pinksun9
easy,51pro,3.0編程器在2.0的基礎(chǔ)上增加了更多的芯片器件
上傳時(shí)間: 2013-07-25
上傳用戶:qazwsc
本文介紹了DTMF 解碼芯片MT8870 的功能和特點(diǎn),給出了在解碼器中與89C51 單片機(jī)的接口電路,說(shuō)明了解碼器的工作原理抗干擾措施。關(guān)鍵詞:?jiǎn)纹瑱C(jī)抗干擾 DTMF 解碼監(jiān)控
上傳時(shí)間: 2013-05-17
上傳用戶:tuilp1a
高速光電隔離器6N137應(yīng)用,高頻PWM輸出隔離器件
上傳時(shí)間: 2013-04-24
上傳用戶:907070592
無(wú)線局域網(wǎng)(WLAN,Wireless Local Area Network)是未來(lái)移動(dòng)通信系統(tǒng)的重要組成部分.為了滿足用戶高速率、方便靈活的接入互聯(lián)網(wǎng)的需求,WLAN的研究和建設(shè)正在世界范圍內(nèi)如火如荼的展開.由于擺脫了有線連接的束縛,無(wú)線局域網(wǎng)具有移動(dòng)性好、成本低和不會(huì)出現(xiàn)線纜故障等特點(diǎn).該文對(duì)無(wú)線局域網(wǎng)的主流協(xié)議IEEE 802.11a的物理層實(shí)現(xiàn)技術(shù)進(jìn)行了系統(tǒng)的研究和分析,并采用可編程ASIC器件FPGA,設(shè)計(jì)實(shí)現(xiàn)了物理層基帶處理的關(guān)鍵模塊,為今后形成具有自主知識(shí)產(chǎn)權(quán)的IP核奠定了基礎(chǔ).該文研究?jī)?nèi)容得到了天津市信息化辦公室"寬帶無(wú)線局域網(wǎng)關(guān)鍵技術(shù)研究"項(xiàng)目經(jīng)費(fèi)的支持.該文在對(duì)IEEE 802.11a協(xié)議深入研究的基礎(chǔ)上,提出了物理層的實(shí)現(xiàn)方案和功能模塊劃分.重點(diǎn)研究了實(shí)現(xiàn)基帶處理的關(guān)鍵模塊:FIR濾波器、卷積碼編碼器以及(2,1,7)Viterbi譯碼器的實(shí)現(xiàn)算法和硬件結(jié)構(gòu).在Viterbi譯碼器的設(shè)計(jì)中,
標(biāo)簽: Viterbi 80211a 80211 IEEE
上傳時(shí)間: 2013-06-19
上傳用戶:xinzhch
并網(wǎng)逆變器并網(wǎng)逆變器并網(wǎng)逆變器并網(wǎng)逆變器
標(biāo)簽: 并網(wǎng)逆變器
上傳時(shí)間: 2013-04-24
上傳用戶:jyycc
漢字ASCII碼-Unicode碼轉(zhuǎn)化器(轉(zhuǎn)換工具)
標(biāo)簽: Unicode ASCII 漢字 轉(zhuǎn)化器
上傳時(shí)間: 2013-07-16
上傳用戶:hustfanenze
8位電流模模數(shù)轉(zhuǎn)換器設(shè)計(jì)研究 8位電流模模數(shù)轉(zhuǎn)換器設(shè)計(jì)研究
標(biāo)簽: 8位 電流模 模數(shù)轉(zhuǎn)換器
上傳時(shí)間: 2013-06-21
上傳用戶:kaixinxin196
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1