由于電子對抗技術的飛速發展,低頻段電子干擾設備已經非常完善,低頻段主動雷達的工作效能相應地大幅度降低。為了提高雷達系統的抗干擾能力,通過對國內外雷達技術發展趨勢的研究,以及影響雷達系統抗干擾能力主要因素的分析,說明了采用更高頻段的雷達導引頭技術發展的重要性。以W波段雷達導引頭技術發展及應用為前提,對其中需要解決的關鍵技術進行了分解,論述了W波段雷達導引頭的基本實現方案、關鍵技術解決途徑,得出W波段雷達導引頭技術發展具有策略上的必要性和技術上的可行性的結論。
上傳時間: 2013-12-04
上傳用戶:mikesering
W-RXM2013基于高性能ASK無線超外差射頻接收芯片 設計,是一款完整的、體積小巧的、低功耗的無線接 收模塊。 模塊采用超高性價比ISM頻段接收芯片設計 主要設定為315MHz-433MHz頻段,標準傳輸速率下接 收靈敏度可達到-115dbm。并且具有行業內同類方案W-RXM2013 Micrel、SYNOXO、PTC等知名品牌的芯片所不具備的超強抗干擾能力。外圍省去10.7M的中頻 器件模塊將芯片的使能腳引出,可作休眠喚醒控制,也可通過電阻跳線設置使能置高控制。 本公司推出該款模塊力求解決客戶開發產品過程中無線射頻部分的成本壓力,為客戶提供 性能卓越價格優勢突出的電子組件。模塊接口采用金手指方式,方便生產及應用。天線輸入部 分可以將接收天線焊接在模塊上面,也可以通過接口轉接至客戶主機板上,應用非常靈活。 優勢應用:機電控制板、電源控制板、高低溫環境數據監測等復雜條件下 的控制指令的無線傳輸。 1.1 基本特性 λ ●省電模式下,低電流損耗 ●方便投入應用 ●高效的串行編程接口 ●工作溫度范圍:﹣40℃~+85℃ ●工作電壓:2.4~ 5.5 Volts. ●有效頻率:250-348Mhz, 400-464Mhz ●靈敏度高(-115dbm)、功耗低在3.5mA@315MHz應用下 ●待機電流小于1uA,系統喚醒時間5ms(RF Input Power=-60dbm)
上傳時間: 2013-10-08
上傳用戶:dapangxie
特點 精確度0.05%滿刻度 ±1位數 顯示范圍-19999-99999可任意規劃 可直接量測直流4至20mA電流,無需另接輔助電源 尺寸小(24x48x50mm),穩定性高 分離式端子,配線容易 CE 認證 主要規格 輔助電源: None 精確度: 0.05% F.S. ±1 digit(DC) 輸入抗阻: approx. 250 ohm with 20mA input 輸入電壓降: max. DC5V with 20mA input 最大過載能力: < ±50mA 取樣時間: 2.5 cycles/sec. 顯示值范圍: -19999 - 99999 digit adjustable 歸零調整范圍: -999-999 digit adjustable 最大值調整范圍: -999-999 digit adjustable 過載顯示: " doFL " or "-doFL" 極性顯示: " 一 " for negative readings 顯示幕 : Brigh Red LEDs high 8.6mm(.338") 溫度系數 : 50ppm/℃ (0-50℃) 參數設定方式: Touch switches 記憶型式: Non-volatile E2 外殼材料: ABS 絕緣耐壓能力: 2KVac/1 min. (input/case) 使用環境條件: 0-50℃(20 to 90% RH non-condensed) 存放環境條件: 0-70℃(20 to 90% RH non-condensed) 外型尺寸: 24x48x50mm CE認證: EN 55022:1998/A1:2000 Class A EN 61000-3-2:2000 EN 61000-3-3:1995/A1:2001 EN 55024:1998/A1:2001
上傳時間: 2013-10-09
上傳用戶:lhuqi
嵌入式 基于TI公司Cortex-M3的uart超級通信開發 實現兩個數相加求和
上傳時間: 2013-11-18
上傳用戶:shuizhibai
介紹了軟件動態鏈接技術的概念和特點,提出了基于TI TMS320系列DSP的軟件動態鏈接技術。該技術解決了可重配置的DSP系統中關于軟件二進制目標代碼的動態加載和卸載的問題。采用該技術的軟件重配置方案已成功運用于某多功能通信系統,為基于其他系列DSP的可重構數字處理系統提供了一定的參考,在無人值守設備、多功能信號處理設備方面具有一定的應用價值。
上傳時間: 2013-10-14
上傳用戶:lanwei
TI的藍牙4.0芯片
上傳時間: 2013-10-14
上傳用戶:123454
希望采用 ARM 啟動新設計嗎?那么您來對地方了,采用德州儀器 (TI) 系統級解決方案、軟件與芯片,就能夠探索和創建全新的創新產品,并迅速將其投放市場。
上傳時間: 2013-11-11
上傳用戶:nairui21
TI-公司msp430開發板原理圖
上傳時間: 2013-11-18
上傳用戶:lllliii
TI封裝
標簽: 封裝技術
上傳時間: 2013-11-02
上傳用戶:半熟1994
PCB LAYOUT 術語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設計之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設計之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範圍,不與零件腳相接。10. THERMAL PAD:多層板內NEGATIVE LAYER 上必須零件腳時所使用之PAD,一般稱為散熱孔或導通孔。11. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應相同。12. Moat : 不同信號的 Power& GND plane 之間的分隔線13. Grid : 佈線時的走線格點2. Test Point : ATE 測試點供工廠ICT 測試治具使用ICT 測試點 LAYOUT 注意事項:PCB 的每條TRACE 都要有一個作為測試用之TEST PAD(測試點),其原則如下:1. 一般測試點大小均為30-35mil,元件分布較密時,測試點最小可至30mil.測試點與元件PAD 的距離最小為40mil。2. 測試點與測試點間的間距最小為50-75mil,一般使用75mil。密度高時可使用50mil,3. 測試點必須均勻分佈於PCB 上,避免測試時造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點留於錫爐著錫面上(Solder Side)。5. 測試點必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點設置處:Setuppadsstacks
上傳時間: 2013-11-17
上傳用戶:cjf0304