電源是電子設備的重要組成部分,其性能的優(yōu)劣直接影響著電子設備的穩(wěn)定性和可靠性。隨著電子技術(shù)的發(fā)展,電子設備的種類越來越多,其對電源的要求也更加靈活多樣,因此如何很好的解決系統(tǒng)的電源問題已經(jīng)成為了系統(tǒng)成敗的關(guān)鍵因素。 本論文研究選取了BICMOS工藝,具有功耗低、集成度高、驅(qū)動能力強等優(yōu)點。根據(jù)電流模式的PWM控制原理,研究設計了一款基于BICMOS工藝的雙相DC-DC電源管理芯片。本電源管理芯片自動控制兩路單獨的轉(zhuǎn)換器工作,兩相結(jié)構(gòu)能提供大的輸出電流,但是在開關(guān)上的功耗卻很低。芯片能夠精確的調(diào)整CPU核心電壓,對稱不同通道之間的電流。本電源管理芯片單獨檢測每一通道上的電流,以精確的獲得每個通道上的電流信息,從而更好的進行電流對稱以及電路的保護。 文中對該DC-DC電源管理芯片的主要功能模塊,如振蕩器電路、鋸齒波發(fā)生電路、比較器電路、平均電流電路、電流檢測電路等進行了設計并給出了仿真驗證結(jié)果。該芯片只需外接少數(shù)元件就可構(gòu)成一個高性能的雙相DC-DC開關(guān)電源,可廣泛應用于CPU供電系統(tǒng)等。 通過應用Hspice軟件對該變換器芯片的主要模塊電路進行仿真,驗證了設計方案和理論分析的可行性和正確性,同時在芯片模塊電路設計的基礎上,應用0.8μmBICMOS工藝設計規(guī)則完成了芯片主要模塊的版圖繪制,編寫了DRC、LVS文件并驗證了版圖的正確性。所設計的基于BICMOS工藝的DC-DC電源管理芯片的均流控制電路達到了預期的要求。
上傳時間: 2013-06-06
上傳用戶:dbs012280
射頻功率放大器存在于各種現(xiàn)代無線通信系統(tǒng)的末端,所以射頻功率放大器性能的優(yōu)劣直接影響到整個通信系統(tǒng)的性能指標。如何在兼顧效率的前提下提高功放的線性度是近年來國內(nèi)外的研究熱點,在射頻功率放大器的設計過程中這是非常重要的問題。 作為發(fā)射機末端的重要模塊,射頻功率放大器的主要任務是給負載天線提供一定功率的發(fā)射信號,因此射頻功率放大器一般都工作在大信號條件下。所以設計射頻功率放大器時,器件的選型和設計方式都和一般的小信號放大器不同,尤其在寬帶射頻功率放大器的設計過程中,由于工作頻帶很寬,且要綜合考慮線性度和效率問題,所以射頻功率放大器的設計難度很大。 本文設計了一個工作頻帶為30-108MHz,增益為25dB的寬帶射頻功率放大器。由于工作頻帶較寬,輸出功率較大,線性度要求高;所以在實際的過程中采用了寬帶匹配,功率回退等技術(shù)來達到最終的設計目標。 本文首先介紹了關(guān)于射頻功率放大器的一些基礎理論,包括器件在射頻段的工作模型,使用傳輸線變壓器實現(xiàn)阻抗變換的基本原理,S參數(shù)等,這些是設計射頻功率放大器的基本理論依據(jù)。然后本文描述了射頻功率放大器非線性失真產(chǎn)生的原因,在此基礎上介紹了幾種線性化技術(shù)并做出比較。然后本文介紹了射頻功率放大器的主要技術(shù)指標并提出一種具體的設計方案,最后利用ADS軟件對設計方案進行了仿真。仿真過程包括兩個步驟,首先是進行直流仿真來確定功放管的靜態(tài)工作點,然后進行功率增益即S21的仿真并達到設計要求。
上傳時間: 2013-07-28
上傳用戶:gtf1207
本課題是應北京奔馳--戴姆勒克萊斯勒汽車制造有限公司的要求而研究的一種射頻信號源。要求能產(chǎn)生并發(fā)射音樂調(diào)制的射頻信號,用于其車載收音機的性能和接收效果的測試,能使收音機連續(xù)搜臺,并且要分多個頻段對其收音機的中波段進行逐臺測試。因為以前的車載收音機都是通過電纜有線連接到其收音機上,但這樣往往得不到實際效果,而且使用麻煩,所以在設計系統(tǒng)時選擇使用無線射頻(調(diào)幅)信號源,這樣更容易讓該公司方便使用,系統(tǒng)中還設計了很簡潔的鍵盤和LCD交互界面,使工人操作時很容易上手。 在考慮系統(tǒng)方案的過程中,我們選擇了少有人涉及的丁類放大器作為首選的放大電路,并使用單片機作為控制器。單片機已經(jīng)是一種很成熟的微處理器,能很方便的產(chǎn)生數(shù)字音樂信號。 本論文的安排如下: 首先概述數(shù)字功率放大器和射頻的發(fā)展及國內(nèi)外發(fā)展情況。 第2章對論文的來源及整體方案做了簡要的介紹。 第3章對單片機數(shù)字部分做了詳細的論述,講述了數(shù)字信號的產(chǎn)生原理,分頻系數(shù)的確定,以及各個硬件的具體功能。 第4章將是本文的重點,論述了數(shù)字功率放大部分的數(shù)學原理,并詳細介紹了數(shù)字功放的原理。現(xiàn)在,數(shù)字功率放大器雖然在射頻領(lǐng)域少有具體應用,但數(shù)字世界的發(fā)展步伐將無法停止,這就要求對原有的傳統(tǒng)意義上的放大電路進行改進,具有一定的創(chuàng)新意義。 第5章對濾波網(wǎng)絡和輸出匹配網(wǎng)絡進行了深入的理論分析和研究,并將研究應用于實際,最終得到了比較滿意的現(xiàn)場效果。 最后一章總結(jié)了在實際研究中遇到的問題和解決方法,并對本課題的發(fā)展做了總結(jié)。
上傳時間: 2013-06-18
上傳用戶:moonkoo7
藍牙(Bluetooth)技術(shù)是近年來國外先進國家研究發(fā)展最快的短程無線通信技術(shù)之一,能夠廣泛地應用于工業(yè)短距離無線控制裝置、近距離移動無線控制設備、機器人控制、辦公自動化及多媒體娛樂設備等局部范圍內(nèi)無線數(shù)據(jù)傳輸?shù)念I(lǐng)域中。在我國,由于對藍牙技術(shù)的研究還處于研究開發(fā)的初級階段, 還沒有形成藍牙數(shù)據(jù)短距離無線通信的一套開放性應用標準。 在無線音頻傳輸領(lǐng)域內(nèi),傳統(tǒng)的基于模擬調(diào)制方式的無線音頻傳輸由于抗干擾能力較差,傳輸?shù)囊纛l質(zhì)量會受到較大的影響,而國內(nèi)市場上的藍牙音頻產(chǎn)品僅支持單聲道語音傳輸。所以,對基于藍牙技術(shù)的高品質(zhì)多通道音頻傳輸技術(shù)的研究將具有一定的技術(shù)創(chuàng)新性,在無線音頻傳輸領(lǐng)域也具有較為廣闊的市場前景。 本文以嵌入式藍牙技術(shù)與音頻信號傳輸系統(tǒng)為研究開發(fā)課題,參考國外藍牙技術(shù)協(xié)議標準,利用功能模塊單元與嵌入式技術(shù),目標是研制一種基于嵌入式開發(fā)應用的高品質(zhì)雙聲道藍牙無線音頻傳輸系統(tǒng)。本系統(tǒng)通過對雙聲道線性模擬音源的數(shù)字化MP3編解碼處理,結(jié)合基于嵌入式應用的簡化后的HCI層藍牙應用協(xié)議,實現(xiàn)了藍牙信道帶寬內(nèi)的高品質(zhì)雙聲道音頻信號點對點的傳輸。 在硬件設計上,系統(tǒng)采用了模塊化設計思想。發(fā)送端和接收端由音頻處理模塊、控制傳輸模塊和無線模塊三部分構(gòu)成。其中,音頻處理模塊以MAS3587音頻處理芯片為核心,負責音頻信號的AD采樣、MP3壓縮和解壓縮以及DA還原等工作;控制傳輸模塊以MSP430F169為核心,負責MP3數(shù)據(jù)幀的高速傳輸以及藍牙接口協(xié)議控制;無線模塊采用藍牙單芯片解決方案(集成藍牙射頻、基帶和鏈路管理等),負責MP3數(shù)據(jù)幀的射頻發(fā)送和接收。模塊與模塊之間采用工業(yè)標準接口方式連接。音頻處理模塊和控制傳輸模塊之間采用DMA方式的通用并口(PIO);控制傳輸模塊與藍牙模塊之間采用DMA方式的通用異步串口(UART)。 在軟件設計上,系統(tǒng)主要由藍牙協(xié)議解釋、傳輸控制和芯片驅(qū)動三部分構(gòu)成。在藍牙協(xié)議解釋上,系統(tǒng)采用了基于HCI層的ACL數(shù)據(jù)包透明傳輸方式;在傳輸控制上,采用了基于通用并口(PIO)和異步串口(UART)的DMA方式高效率批量數(shù)據(jù)傳輸技術(shù);芯片驅(qū)動主要指對MAS3587的基本配置。 對目標系統(tǒng)的測試實驗采用了目前流行的音頻測試虛擬儀器軟件Adobe Audition 1.5。實驗項目包括掃頻測試、音樂測試、聽覺測試、距離測試以及抗干擾測試等。實驗結(jié)果表明,輸入音源在經(jīng)過MP3編碼、發(fā)射、接收及MP3解碼后,音頻質(zhì)量基本上沒受影響,實際雙聲道音質(zhì)接近于CD音質(zhì),而無線傳輸?shù)目煽啃赃h高于模擬無線音頻傳輸,幾乎沒有斷音與錯音,充分體現(xiàn)了嵌入式藍牙無線技術(shù)的優(yōu)勢。
上傳時間: 2013-05-27
上傳用戶:稀世之寶039
隨著中國二代導航系統(tǒng)的建設,衛(wèi)星導航的應用將普及到各個行業(yè),具有自主知識產(chǎn)權(quán)的衛(wèi)星導航接收機的研究與設計是該領(lǐng)域的一個研究熱點。在接收機的設計中,對于成熟技術(shù)將利用ASIC芯片進行批量生產(chǎn),該芯片是專用芯片,一旦制造成型不能改變。但是對于正在研究的接收機技術(shù),特別是在需要利用接收機平臺進行提高接收機性能研究時,利用FPGA通用可編程門陣列芯片是非常方便的。在FPGA上的研究成果,一旦成熟可以很方便的移植到ASIC芯片,進行批量生產(chǎn)。本課題就是基于FPGA研究GPS并行捕獲技術(shù)的硬件電路,著重進行了其中一個捕獲通道的設計和實現(xiàn)。 GPS信號捕獲時間是影響GPS接收機性能的一個關(guān)鍵因素,尤其是在高動態(tài)和實時性要求高的應用中或者對弱GPS信號的捕獲方面。因此,本文在滑動相關(guān)法基礎上引出了基于FFT的并行快速捕獲方法,采用自頂向下的方法對系統(tǒng)進行總體功能劃分和結(jié)構(gòu)設計,并采用自底向上的方法對系統(tǒng)進行功能實現(xiàn)和驗證。 本課題以Xilinx公司的Spartan3E開發(fā)板為硬件開發(fā)平臺,以ISE9.2i為軟件開發(fā)平臺,采用Verilog HDL編程實現(xiàn)該系統(tǒng)。并利用Nemerix公司的GPS射頻芯片NJ1006A設計制作了GPS中頻信號產(chǎn)生平臺。該平臺可實時地輸出采樣頻率為16.367MHz的GPS數(shù)字中頻信號。 本課題主要是基于采樣率變換和FFT實現(xiàn)對GPS C/A碼的捕獲。該算法利用平均采樣的方法,將信號的采樣率降低到1.024 MHz,在低采樣率下利用成熟的1024點FFT IP核對C/A碼進行粗捕,給出GPS信號的碼相位(精度大約為1/4碼片)和載波的多普勒頻率,符合GPS后續(xù)跟蹤的要求。 同時,由于FFT算法是以資源換取時間的方法來提高GPS捕獲速度的,所以在設計時,合理地采用FPGA設計思想與技巧優(yōu)化系統(tǒng)。基于實用性的要求,詳細的給出了基于FFT的GPS并行捕獲各個模塊的實現(xiàn)原理、實現(xiàn)結(jié)構(gòu)以及仿真結(jié)果。并達到降低系統(tǒng)硬件資源,能夠快速、高效地實現(xiàn)對GPS C/A碼捕獲的要求。 本研究是導航研究所承擔的國家863課題“利用多徑信號提高GNSS接收機性能的新技術(shù)研究”中關(guān)于接收機信號捕獲算法的一部分,對接收機的設計具有一定的參考價值。
上傳時間: 2013-07-22
上傳用戶:user08x
GSM是全球使用最為廣泛的一種無線通信標準,不僅在民用領(lǐng)域,也在鐵路GSM-R等專用領(lǐng)域發(fā)揮著極為重要的作用。由于無線信道具有瑞利衰落和延時效應,在通信系統(tǒng)的收發(fā)兩端也存在不完全匹配等未知因素,因此接收的信號疊加有各種誤差因素的影響。GSM接收機的實現(xiàn)離不開系統(tǒng)的同步,為了得到更好的同步質(zhì)量,就必須對GSM基帶同步技術(shù)進行研究,選擇一種最合適的同步算法。GSM的同步既有時間同步,也有頻率同步。 @@ 軟件無線電是當前通信領(lǐng)域引入注目的熱點之一。長期以來,GSM的接收和解調(diào)都是由專用的ASIC芯片來完成的,通過軟件來實現(xiàn)GSM接收機的基帶算法,體現(xiàn)了軟件無線電技術(shù)的思想,選擇用它們來實現(xiàn)的GSM接收機具有靈活、可靠、擴展性好的優(yōu)點。 @@ 論文主要討論GSM接收機同步算法與基于FPGA和DSP的GSM接收機設計, @@ 主要內(nèi)容包括: @@ 通過相關(guān)理論知識的學習,設計驗證了GSM基帶同步算法。對FB時間同步,討論了包絡檢測和FFT變換兩種不同的方法;對SB時間同步,介紹實相關(guān)和復相關(guān)兩種方法;對頻率同步,給出了一種對FB運用相關(guān)運算來精確估計頻率誤差的算法。 @@ 設計了使用GSM射頻收發(fā)芯片RDA6210并通過實驗室的ALTERA EP3C25FPGA開發(fā)板進行控制的GSM射頻端的解決方案,論文對RDA6210的性能和控制方式進行了詳細的介紹,設計了芯片的控制模塊,得到了下變頻后的GSM基帶信號。 @@ 設計了基于RF前端+FPGA的GSM接收機方案。利用ALTERA EP2S180開發(fā)平臺來完成基帶數(shù)據(jù)的處理。針對ALTERA EP2S180開發(fā)平臺模數(shù)轉(zhuǎn)換器AD9433的特點使用THS4501設計了單獨的差分運算放大器模塊;設計了平臺的數(shù)據(jù)存儲方案并將該平臺得到的基帶采樣數(shù)據(jù)用于同步算法的仿真。 @@ 設計了基于RF前端+DSP的GSM接收機方案。利用模數(shù)轉(zhuǎn)換器AD9243、FPGA芯片和TMS320C6416TDSP芯片來完成基帶數(shù)據(jù)的處理。設計了McBSP+EDMA傳輸?shù)臄?shù)據(jù)存儲方案。 @@ 給出了接收機硬件測試的結(jié)果,從多方面驗證了所設計硬件平臺的可靠性。 @@關(guān)鍵詞:GSM接收機;同步;RF; FPGA;DSP;
上傳時間: 2013-07-01
上傳用戶:sh19831212
s3c2440芯片中文手冊,不要錯過呀,好東西,想要的速度下載
上傳時間: 2013-04-24
上傳用戶:abc123456.
SATA接口是新一代的硬盤串行接口標準,和以往的并行硬盤接口比較它具有支持熱插拔、傳輸速率快、執(zhí)行效率高的明顯優(yōu)勢。SATA2.0是SATA的第二代標準,它規(guī)定在數(shù)據(jù)線上使用LVDS NRZ串行數(shù)據(jù)流傳輸數(shù)據(jù),速率可達3Gb/s。另外,SATA2.0還具有支持NCQ(本地命令隊列)、端口復用器、交錯啟動等一系列技術(shù)特征。正是由于以上的種種技術(shù)優(yōu)點,SATA硬盤業(yè)已被廣泛的使用于各種企業(yè)級和個人用戶。 硬盤作為主要的信息載體之一,其信息安全問題尤其引起人們的關(guān)注。由于在加密時需要實時處理大量的數(shù)據(jù),所以對硬盤數(shù)據(jù)的加密主要使用帶有密鑰的硬件加密的方式。因此將硬盤加密和SATA接口結(jié)合起來進行設計和研究,完成基于SATA2.0接口的加解密芯片系統(tǒng)設計具有重要的使用價值和研究價值。 本論文首先介紹了SATA2.0的總線協(xié)議,其協(xié)議體系結(jié)構(gòu)包括物理層、鏈路層、傳輸層和命令層,并對系統(tǒng)設計中各個層次中涉及的關(guān)鍵問題進行了闡述。其次,本論文對ATA協(xié)議和命令進行了詳細的解釋和分析,并針對設計中涉及的命令和對其做出的修改進行了說明。接著,本論文對SATA2.0加解密控制芯片的系統(tǒng)設計進行了講解,包括硬件平臺搭建和器件選型、模塊和功能劃分、系統(tǒng)工作原理等,剖析了系統(tǒng)設計中的難點問題并給出解決問題的方法。然后,對系統(tǒng)數(shù)據(jù)通路的各個模塊的設計和實現(xiàn)進行詳盡的闡述,并給出各個模塊的驗證結(jié)果。最后,本文簡要的介紹了驗證平臺搭建和測試環(huán)境、測試方法等問題,并分析測試結(jié)果。 本SATA2.0硬盤加解密接口電路在Xilinx公司的Virtex5 XC5VLX50T FPGA上進行測試,目前工作正常,性能良好,已經(jīng)達到項目性能指標要求。本論文在SATA加解密控制芯片設計與實現(xiàn)方面的研究成果,具有通用性、可移植性,有一定的理論及經(jīng)濟價值。
上傳時間: 2013-04-24
上傳用戶:JIUSHICHEN
51單片機綜合學習系統(tǒng) STC芯片燒寫軟件
上傳時間: 2013-04-24
上傳用戶:akk13
51單片機綜合學習系統(tǒng) SST芯片燒寫軟件
上傳時間: 2013-07-21
上傳用戶:plsee
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1