這個(gè)播放器是自己做的,程序很簡(jiǎn)單,很適合初學(xué)vb6.0的人!
標(biāo)簽: 播放器
上傳時(shí)間: 2013-12-14
上傳用戶:pinksun9
一、用表格形式顯示字符 1、題目:用表格形式顯示ASCII字符 2、實(shí)驗(yàn)要求: 按15行*16列的表格形式顯示ASCII碼為10H-100H之間的所有字符,即以行為主的順序用ASCII碼遞增的次序依次顯示對(duì)應(yīng)的字符.每16個(gè)字符為一行,每行中的相鄰兩個(gè)字符之間用空白符(ASCII為0)隔開(kāi). 3、提示: (1)顯示每個(gè)字符可能使用功能號(hào)為02的顯示輸出功能調(diào)用,使用方法如下: MOV AH,02H MOV DL,輸出字符的ASCII碼 INT 21H 本題中可把DL初始化為10H,然后不斷使其加1(用INC指令)以取得下一個(gè)字符的ASCII碼. (2)顯示空白符時(shí),用其ASCII碼為0置入DL寄存器.每行結(jié)束時(shí),用顯示回車和換行符結(jié)束本行并開(kāi)始下一行. (3)由于逐個(gè)顯示相繼為ASCII字符時(shí),需要保存并不斷修改DL寄存器的內(nèi)容,而顯示空白、回車、換行符時(shí)也需要使用DL寄存器,為此可用堆棧來(lái)保存相繼的ASCII字符。 具體用法是:在顯示空白或回車、換行符前用指令PUSH DX把DL的內(nèi)容保存到堆棧中去。在顯示空白或回車、換行符后用指令恢復(fù)DL寄存器的原始內(nèi)容。
上傳時(shí)間: 2014-01-11
上傳用戶:qwe1234
30個(gè)典型的C語(yǔ)言應(yīng)用實(shí)例:單片機(jī)實(shí)現(xiàn)7段數(shù)碼管顯示,基于MAX7219的8位數(shù)碼管顯示,MAX7219的工作時(shí)序和寄存器描述,單片機(jī)實(shí)現(xiàn)液晶顯示,單片機(jī)實(shí)現(xiàn)電子密碼鎖, 單片機(jī)實(shí)現(xiàn)簡(jiǎn)單音樂(lè)發(fā)生器,單片機(jī)實(shí)現(xiàn)語(yǔ)音錄放,基于MAX197的并行A/D轉(zhuǎn)換,基于TLC549的串行A/D轉(zhuǎn)換,基于MAX517的串行D/A轉(zhuǎn)換,基于DS18B20的數(shù)字溫度計(jì)設(shè)計(jì)等等,例子超多 包括了書(shū)中所有的程序代碼和電路圖,稍加修改便可用于自己的設(shè)計(jì)中去
標(biāo)簽: 7219 MAX 單片機(jī) 數(shù)碼管顯示
上傳時(shí)間: 2014-01-21
上傳用戶:shawvi
這是個(gè)超強(qiáng)的文本編輯器,有著非常完美的界面的沒(méi),能完成文本的打開(kāi)、保存、編輯、格式、字體、自動(dòng)換行等,還有幫助文件
標(biāo)簽: 文本編輯器
上傳時(shí)間: 2015-09-10
上傳用戶:change0329
應(yīng)用VHDL設(shè)計(jì)的8b10b 編碼器,對(duì)串行數(shù)據(jù)的高速傳輸有用。
上傳時(shí)間: 2015-09-10
上傳用戶:米卡
應(yīng)用VHDL設(shè)計(jì)的8b10b解碼器源文件,實(shí)現(xiàn)高速的串行數(shù)據(jù)傳輸。
上傳時(shí)間: 2014-01-19
上傳用戶:集美慧
用verilog設(shè)計(jì)密勒解碼器 一、題目: 設(shè)計(jì)一個(gè)密勒解碼器電路 二、輸入信號(hào): 1. DIN:輸入數(shù)據(jù) 2. CLK:頻率為2MHz的方波,占空比為50% 3. RESET:復(fù)位信號(hào),低有效 三、輸入信號(hào)說(shuō)明: 輸入數(shù)據(jù)為串行改進(jìn)密勒碼,每個(gè)碼元持續(xù)時(shí)間為8μs,即16個(gè)CLK時(shí)鐘;數(shù)據(jù)流是由A、B、C三種信號(hào)組成; A:前8個(gè)時(shí)鐘保持“1”,接著5個(gè)時(shí)鐘變?yōu)椤?”,最后3個(gè)時(shí)鐘為“1”。 B:在整個(gè)碼元持續(xù)時(shí)間內(nèi)都沒(méi)有出現(xiàn)“0”,即連續(xù)16個(gè)時(shí)鐘保持“1”。 C:前5個(gè)時(shí)鐘保持“0”,后面11個(gè)時(shí)鐘保持“1”。 改進(jìn)密勒碼編碼規(guī)則如下: 如果碼元為邏輯“1”,用A信號(hào)表示。 如果碼元為邏輯“0”,用B信號(hào)表示,但以下兩種特例除外:如果出現(xiàn)兩個(gè)以上連“0”,則從第二個(gè)“0”起用C信號(hào)表示;如果在“通信起始位”之后第一位就是“0”,則用C信號(hào)表示,以下類推; “通信起始位”,用C信號(hào)表示; “通信結(jié)束位”,用“0”及緊隨其后的B信號(hào)表示。 “無(wú)數(shù)據(jù)”,用連續(xù)的B信號(hào)表示。
標(biāo)簽: verilog 2MHz DIN CLK
上傳時(shí)間: 2013-12-02
上傳用戶:wang0123456789
本文詳細(xì)介紹了制作電路板的方法及步驟. 實(shí)驗(yàn)板的功能 這個(gè)實(shí)驗(yàn)板可以做如下實(shí)驗(yàn): 1.可以進(jìn)行運(yùn)算器(加、減、乘和除法)、比較器、譯碼器、編碼器、選擇器、分配器和一般組合電路的實(shí)驗(yàn) 2.可以進(jìn)行觸發(fā)器、寄存器、計(jì)數(shù)器和一般時(shí)序電路的實(shí)驗(yàn) 3.可以進(jìn)行頻率計(jì)電路、時(shí)鐘電路、計(jì)時(shí)電路、交通燈等復(fù)雜數(shù)字系統(tǒng)的實(shí)驗(yàn) 4.加擴(kuò)展板可以進(jìn)行A/D、D/A、串行E2ROM和8031單片機(jī)等方面的實(shí)驗(yàn)
標(biāo)簽: 實(shí)驗(yàn)板 實(shí)驗(yàn) 詳細(xì)介紹 電路板
上傳時(shí)間: 2015-10-02
上傳用戶:colinal
DAC714是美國(guó)BB公司生產(chǎn)的16位高精度數(shù)模轉(zhuǎn)換器,單通道。串行通訊方式。寬溫。工作電壓+-12V和0-10V輸出。附有DAC714的中文資料和C51原代碼。本人剛調(diào)試出來(lái)。精度能達(dá)到mV級(jí)別。
標(biāo)簽: DAC 714 美國(guó) 數(shù)模轉(zhuǎn)換器
上傳時(shí)間: 2015-10-27
上傳用戶:lo25643
TLV1544與TMS320VC5402通過(guò)串行口連接,此時(shí),A/D轉(zhuǎn)換芯片作為從設(shè)備,DSP提供幀同步和輸入/輸出時(shí)鐘信號(hào)。TLV1544與DSP之間數(shù)據(jù)交換的時(shí)序圖如圖3所示。 開(kāi)始時(shí), 為高電平(芯片處于非激活狀態(tài)),DATA IN和I/OCLK無(wú)效,DATAOUT處于高阻狀態(tài)。當(dāng)串行接口使CS變低(激活),芯片開(kāi)始工作,I/OCLK和DATAIN能使DATA OUT不再處于高阻狀態(tài)。DSP通過(guò)I/OCLK引腳提供輸入/輸出時(shí)鐘8序列,當(dāng)由DSP提供的幀同步脈沖到來(lái)后,芯片從DATA IN接收4 b通道選擇地址,同時(shí)從DATAOUT送出的前一次轉(zhuǎn)換的結(jié)果,由DSP串行接收。I/OCLK接收DSP送出的輸入序列長(zhǎng)度為10~16個(gè)時(shí)鐘周期。前4個(gè)有效時(shí)鐘周期,將從DATAIN輸入的4 b輸入數(shù)據(jù)裝載到輸入數(shù)據(jù)寄存器,選擇所需的模擬通道。接下來(lái)的6個(gè)時(shí)鐘周期提供模擬輸入采樣的控制時(shí)間。模擬輸入的采樣在前10個(gè)I/O時(shí)鐘序列后停止。第10個(gè)時(shí)鐘沿(確切的I/O時(shí)鐘邊緣,即上升沿或下降沿,取決于操作的模式選擇)將EOC變低,轉(zhuǎn)換開(kāi)始。
上傳時(shí)間: 2014-12-05
上傳用戶:yepeng139
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1