可以控制斬波器哦,,,,,,,,,,,,
上傳時間: 2018-11-21
上傳用戶:zls110
該文檔為三相逆變器Matlab仿真講解資料,講解的還不錯,感興趣的可以下載看看…………………………
上傳時間: 2021-10-18
上傳用戶:
該文檔為三相逆變器Matlab仿真簡介資料,講解的還不錯,感興趣的可以下載看看…………………………
上傳時間: 2021-10-28
上傳用戶:
有源帶通濾波器有源低通濾波器有源高通濾波器有源陷波器有源諧振濾波器5個Multisim源碼文件
上傳時間: 2021-11-12
上傳用戶:
在使用MATLAB完成小波變換程序和通過閾值來壓縮圖像的過程中,我和許多同學(xué)都是邊學(xué)邊用,是從一個接一個的問題中逐步理解小波和MATLAB編寫程序的。因此我愿意就個人遇到和解決問題的經(jīng)驗與大家討論,希望能夠?qū)τ龅酵瑯訂栴}的人有所幫助。
上傳時間: 2013-12-02
上傳用戶:時代電子小智
MATLAB,貝葉斯,分類器MATLAB,貝葉斯,分類器MATLAB,貝葉斯,分類器MATLAB,貝葉斯,分類器MATLAB,貝葉斯,分類器MATLAB,貝葉斯,分類器MATLAB,貝葉斯,分類器MATLAB,貝葉斯,分類器MATLAB,貝葉斯,分類器MATLAB,貝葉斯,分類器MATLAB,貝葉斯,分類器MATLAB,貝葉斯,分類器MATLAB,貝葉斯,分類器MATLAB,貝葉斯,分類器MATLAB,貝葉斯,分類器MATLAB,貝葉斯,分類器MATLAB,貝葉斯,分類器MATLAB,貝葉斯,分類器MATLAB,貝葉斯,分類器MATLAB,貝葉斯,分類器MATLAB,貝葉斯,分類器MATLAB,貝葉斯,分類器
上傳時間: 2016-05-22
上傳用戶:825421974
該文檔為電源紋波抑制器的原理與設(shè)計總結(jié)文檔如何 降低 AC.DC 和 DC—DC 變換器輸 出電壓 中的紋波和噪聲 ,是所有設(shè)計和使用該類 電源者較 為 關(guān)注的 問題之一 介 紹 了一種綜合運 用有 源濾波和無 源濾波設(shè)計 電源紋波抑制 器的原 理和方法 。詳 細(xì)敘述 了有 源低通 濾波的設(shè)計原理 、計算方法和采 用計 算機 仿真優(yōu)化軟件設(shè) 計無源低通濾 波器的元件 參數(shù)的思路與方 法。設(shè) 計制作 出的電源紋 波抑 制器具有體積 小、重量輕等特點 ,可 以從較 低的頻率開始對 電源中的紋波和噪聲進(jìn)行 有 效的抑 制 ,從 而使得 電源變換 器輸 出電壓 中的紋波滿足許 多要求較 高的應(yīng) 用場合 。
標(biāo)簽: 紋波抑制器 有源低通濾波器 LC低通濾波器
上傳時間: 2022-07-26
上傳用戶:
數(shù)字濾波器是現(xiàn)代數(shù)字信號處理系統(tǒng)的重要組成部分之一。ⅡR數(shù)字濾波器又是其中非常重要的一類慮波器,因其可以較低的階次獲得較高的頻率選擇特性而得到廣泛應(yīng)用。 本文研究了ⅡR數(shù)字濾波器的常用設(shè)計方法,在分析各種ⅡR實現(xiàn)結(jié)構(gòu)的基礎(chǔ)上,利用MATLAB針對并聯(lián)型結(jié)構(gòu)的ⅡR數(shù)字濾波器做了多方面的仿真,從理論分析和仿真情況確定了所要設(shè)計的ⅡR數(shù)字濾波器的實現(xiàn)結(jié)構(gòu)以及中間數(shù)據(jù)精度。然后基于FPGA的結(jié)構(gòu)特點,研究了ⅡR數(shù)字濾波器的FPGA設(shè)計與實現(xiàn),提出應(yīng)用流水線技術(shù)和并行處理技術(shù)相結(jié)合的方式來提高ⅡR數(shù)字濾波器處理速度的方法,同時又從ⅡR數(shù)字濾波器的結(jié)構(gòu)特性出發(fā),提出利用ⅡR數(shù)字濾波器的分解技術(shù)來改善ⅡR濾波器的設(shè)計。在ⅡR實現(xiàn)方面,本文采用Verilog HDL語言編寫了相應(yīng)的硬件實現(xiàn)程序,將內(nèi)置SignalTap Ⅱ邏輯分析器的ⅡR設(shè)計下載到FPGA芯片,并利用Altera公司的SignalTap Ⅱ邏輯分析儀進(jìn)行了定性測試,同時利用HP頻譜儀進(jìn)行定性與定量的觀測,仿真與實驗測試結(jié)果表明設(shè)計方法正確有效。
上傳時間: 2013-04-24
上傳用戶:rockjablew
擴頻通信系統(tǒng)與常規(guī)的通信系統(tǒng)相比,具有很強的抗窄帶干擾,抗多徑干擾,抗人為干擾的能力,并具有信息隱蔽、多址保密通信等優(yōu)點。在近年來得到了迅速的發(fā)展。本論文主要討論和實現(xiàn)了基于FPGA的直接序列擴頻信號的解擴解調(diào)處理。論文對該直擴通信系統(tǒng)和FPGA設(shè)計方法進(jìn)行了相關(guān)研究,最后用Altera公司的最新的FPGA開發(fā)平臺Quarus Ⅱ5.0實現(xiàn)了相關(guān)設(shè)計。 整個系統(tǒng)分為兩個部分,發(fā)送部分和接收部分。發(fā)送部分主要有串并轉(zhuǎn)換、差分卷積編碼、PN碼擴頻、QPSK調(diào)制、成型濾波等模塊。接收部分主要有前端抗干擾、數(shù)字下變頻、解擴解調(diào)等模塊。 論文首先介紹了擴頻通信系統(tǒng)的特點以及相關(guān)技術(shù)的國內(nèi)外發(fā)展現(xiàn)狀,并介紹了本論文的研究思路和內(nèi)容。 然后,論文分析了幾種常用的窄帶干擾抑制、載波同步及PN碼同步算法,結(jié)合實際需要,設(shè)計了一種零中頻DSSS解調(diào)解擴方案。給出了抗窄帶干擾、PN碼捕獲及跟蹤以及載波同步的算法分析,采用了基于數(shù)字外差調(diào)制的自適應(yīng)陷波器來進(jìn)行前端窄帶干擾抑制處理,用基于自適應(yīng)門限技術(shù)的滑動相關(guān)捕獲和分時復(fù)用單相關(guān)器跟蹤來改善PN碼同步的性能,用基于硬判決的COSTAS(科斯塔斯)環(huán)來減少載波提取的算法復(fù)雜度,用改進(jìn)型CORDIC算法實現(xiàn)NCO來方便的進(jìn)行擴展。 接著,論文給出了系統(tǒng)總體設(shè)計和發(fā)送及接受子系統(tǒng)的各個功能模塊的實現(xiàn)分析以及在Quartus Ⅱ5.0上的實現(xiàn)細(xì)節(jié),給出了仿真結(jié)果。 然后論文介紹了整個系統(tǒng)的硬件電路設(shè)計和它在真實系統(tǒng)中連機調(diào)試所得到的測試結(jié)果,結(jié)果表明該系統(tǒng)具有性能穩(wěn)定,靈活性好,生產(chǎn)調(diào)試容易,體積小,便于升級等特點并且達(dá)到課題各項指標(biāo)的要求。 最后是對論文工作的一些總結(jié)和對今后工作的展望。
標(biāo)簽: FPGA 調(diào)制解調(diào)器
上傳時間: 2013-05-23
上傳用戶:磊子226
數(shù)字濾波器是現(xiàn)代數(shù)字信號處理系統(tǒng)的重要組成部分之一。ⅡR數(shù)字濾波器又是其中非常重要的一類慮波器,因其可以較低的階次獲得較高的頻率選擇特性而得到廣泛應(yīng)用。 本文研究了ⅡR數(shù)字濾波器的常用設(shè)計方法,在分析各種ⅡR實現(xiàn)結(jié)構(gòu)的基礎(chǔ)上,利用MATLAB針對并聯(lián)型結(jié)構(gòu)的ⅡR數(shù)字濾波器做了多方面的仿真,從理論分析和仿真情況確定了所要設(shè)計的ⅡR數(shù)字濾波器的實現(xiàn)結(jié)構(gòu)以及中間數(shù)據(jù)精度。然后基于FPGA的結(jié)構(gòu)特點,研究了ⅡR數(shù)字濾波器的FPGA設(shè)計與實現(xiàn),提出應(yīng)用流水線技術(shù)和并行處理技術(shù)相結(jié)合的方式來提高ⅡR數(shù)字濾波器處理速度的方法,同時又從ⅡR數(shù)字濾波器的結(jié)構(gòu)特性出發(fā),提出利用ⅡR數(shù)字濾波器的分解技術(shù)來改善ⅡR濾波器的設(shè)計。在ⅡR實現(xiàn)方面,本文采用Verilog HDL語言編寫了相應(yīng)的硬件實現(xiàn)程序,將內(nèi)置SignalTap Ⅱ邏輯分析器的ⅡR設(shè)計下載到FPGA芯片,并利用Altera公司的SignalTap Ⅱ邏輯分析儀進(jìn)行了定性測試,同時利用HP頻譜儀進(jìn)行定性與定量的觀測,仿真與實驗測試結(jié)果表明設(shè)計方法正確有效。
標(biāo)簽: FPGA IIR 數(shù)字濾波器
上傳時間: 2013-04-24
上傳用戶:lmq0059
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1