甚短距離傳輸(VSR)是一種用于短距離(約300 m~600m)內進行數據傳輸的光傳輸技術.它主要應用于網絡中的交換機、核心路由器(CR)、光交叉連接設備(OXC)、分插復用器(ADM)和波分復用(WDM)終端等不同層次設備之間的互連,具有構建方便、性能穩定和成本低等優點,是光通信技術發展的一個全新領域,逐漸成為國際通用的標準技術,成為全光網的一個重要組成部分. 本文深入研究了VSR并行光傳輸系統,完成了VSR技術的核心部分--轉換器子系統的設計與實現,使用現場可編程陣列FPGA(Field Programmable GateArray)來完成轉換器電路的設計和功能實現.深入研究現有VSR4-1.0和VSR4-3.0兩種并行傳輸標準,在其技術原理的基礎上,提出新的VSR并行方案,提高了多模光纖帶的信道利用率,充分利用系統總吞吐量大的優勢,為將來向更高速率升級提供了依據.根據萬兆以太網的技術特點和傳輸要求,提出并設計了用VSR技術實現局域和廣域萬兆以太網在較短距離上的高速互連的系統方案,成功地將VSR技術移植到萬兆以太網上,實現低成本、構建方便和性能穩定的高速短距離傳輸. 本文所有的設計均在Altera Stratix GX系列FPGA的EP1SGX25F1020C7上實現,采用Altera的Quartus Ⅱ開發工具和 Verilog HDL硬件描述語言完成了VSR4-1.0轉換器集成電路和萬兆以太網的SERDES的設計和仿真,并給出了各模塊的電路結構和仿真結果.仿真的結果表明,所有的設計均能正確的實現各自的功能,完全能夠滿足10Gb/s高速并行傳輸系統的要求.
上傳時間: 2013-07-14
上傳用戶:han0097
本文簡單介紹了脈沖式激光測距原理、相位式激光測距的原理及相位測量技術。根據課題的要求,給出了電路系統設計方案,選擇了合適測相系統電路參數,分析了調制波的噪聲對系統的影響,計算出能滿足系統精度要求的最低信噪比,對偶然誤差、信號變化幅度大小、零點漂移和電路的相位延遲等原因引起的測量誤差,提出了具體的解決措施,這些措施提高了數字檢相電路的測相精度和穩定性。 根據電路系統設計方案,著重對混頻電路、整形電路和自動數字檢相電路進行了較為深入的分析與討論,其中自動數字檢相電路采用大規模可編程邏輯器件FPGA實現。 文中述敘了利用FPGA實現自動數字檢相的原理及方法步驟,分析了FPGA實現鑒相功能的可靠性。根據設計要求,選擇合適的FPGA邏輯器件和配置器件,使用QuartusⅡ軟件開發可編程邏輯器件及VHDL編程,給出了用QuartusⅡ軟件進行數字檢相測量的系統仿真結果和混頻電路、比較電路、數字檢相電路的實驗結果,對在沒有零角度位置標志信號和沒有允許計數標志信號條件下的實驗結果的精度進行了分析。根據誤差結果分析,提出了下一步研究改進的措施和思路。
上傳時間: 2013-04-24
上傳用戶:yare
激光測距技術被廣泛應用于現代工業測量、航空與大地的測量、國防及通信等諸多領域。本文從已獲得廣泛應用的脈沖激光測距技術入手,重點分析了近年提出的自觸發脈沖激光測距技術(STPLR)特別是其中的雙自觸發脈沖激光測距技術(BSTPLR),通過分析發現其核心部件之一就是用于測量激光脈沖飛行時間(周期)的高精度高速計數器,而目前一般的方式是采用昂貴的進口高速計數器或專用集成電路(ASIC)來完成,這使得激光測距儀在研發、系統的改造升級和自主知識產權保護等諸多方面受到制約,同時在其整體性能上特別是在集成化、小型化和高可靠性方面帶來阻礙。為此,本文研究了采用現場可編程門陣列(FPGA)來實現脈沖激光測距中的高精度高速計數及其他相關功能,基本解決了以上存在的問題。 論文通過對雙自觸發脈沖激光測距的主要技術要求和技術指標進行分析,對其中的信號處理單元采用了FPGA+單片機的設計形式。由FPGA主控芯片(EPF10K20TC144-4)作為周期測量模塊,在整個測距系統中是信號處理的核心部件,借助其用戶可編程特性及很高的內部時鐘頻率,設計了專用于BSTPLR的高速高精度計數芯片,負責對測距信號產生電路中的時刻鑒別電路輸出信號進行計數。數據處理模塊則主要由單片機(AT89C51)來實現。系統可以通過鍵盤預置門控信號的寬度以均衡測量的精度和速度,測量結果采用7位LED數碼管顯示。本設計在近距離(大尺寸)范圍內實驗測試時基本滿足設計要求。
上傳時間: 2013-06-02
上傳用戶:
康華光第五版模電答案,很全的啊,每個章節都有詳細的講解
標簽: 模電
上傳時間: 2013-07-06
上傳用戶:qqiang2006
本文簡單介紹了脈沖式激光測距原理、相位式激光測距的原理及相位測量技術。根據課題的要求,給出了電路系統設計方案,選擇了合適測相系統電路參數,分析了調制波的噪聲對系統的影響,計算出能滿足系統精度要求的最低信噪比,對偶然誤差、信號變化幅度大小、零點漂移和電路的相位延遲等原因引起的測量誤差,提出了具體的解決措施,這些措施提高了數字檢相電路的測相精度和穩定性。 根據電路系統設計方案,著重對混頻電路、整形電路和自動數字檢相電路進行了較為深入的分析與討論,其中自動數字檢相電路采用大規模可編程邏輯器件FPGA實現。 文中述敘了利用FPGA實現自動數字檢相的原理及方法步驟,分析了FPGA實現鑒相功能的可靠性。根據設計要求,選擇合適的FPGA邏輯器件和配置器件,使用QuartusⅡ軟件開發可編程邏輯器件及VHDL編程,給出了用QuartusⅡ軟件進行數字檢相測量的系統仿真結果和混頻電路、比較電路、數字檢相電路的實驗結果,對在沒有零角度位置標志信號和沒有允許計數標志信號條件下的實驗結果的精度進行了分析。根據誤差結果分析,提出了下一步研究改進的措施和思路。
上傳時間: 2013-07-25
上傳用戶:天涯
TLP521光耦和2sc2120三極管,IRF9140組成的驅動電路
上傳時間: 2013-07-07
上傳用戶:西伯利亞
大氣激光通信是指以激光光波作為載體,大氣作為傳輸介質的光通信系統。在空間大氣激光通信中,由于大氣的散射、吸收,大氣湍流等作用,在激光接收端就會出現光斑抖動、相位起伏等現象,因此研究一種適合在高速率、弱信號條件下處理技術,保證激光信號的誤碼率是有著十分重要的意義。 本文研究了一種基于嵌入式微處理器系統的大氣激光信號處理方法。文章從空間激光發展現狀及信道環境出發,提出了一種采用ARM微處理控制器并在控制器上移植實時操作系統μC/OS-Ⅱ,運用浮動閾值算法來減小大氣信道對激光探測的影響的方法。在測試中,取得了比較好的實驗效果。
上傳時間: 2013-04-24
上傳用戶:prczsf
LED照明已確然成為一項主流技術。該項技術正日臻成熟,標志之一就是大量LED照明標準和規范的陸續出臺。嚴格的效率要求已存在相當一段時間了,今后仍將不斷提高。但近段時間,LED照明設計師的工作卻更為棘手了,因為要同時滿足以下兩項要求:既要用針對白熾燈的調光器來實現調光控制功能,又要實現高功率因數性能。
上傳時間: 2013-05-27
上傳用戶:cknck
近年來提出的光突發交換OBS(Optical.Burst Switching)技術,結合了光路交換(OCS)與光分組交換(OPS)的優點,有效支持高突發、高速率的多種業務,成為目前研究的熱點和前沿。 本論文圍繞國家“863”計劃資助課題“光突發交換關鍵技術和試驗系統”,主要涉及兩個方面:LOBS邊緣節點核心板和光板FPGA的實現方案,重點關注于邊緣節點核心板突發包組裝算法。 本文第一章首先介紹LOBS網絡的背景、架構,分析了LOBS網絡的關鍵技術,然后介紹了本論文后續章節研究的主要內容。 第二章介紹了LOBS邊緣節點的總體結構,主要由核心板和光板組成。核心板包括千兆以太網物理層接入芯片,突發包組裝FPGA,突發包調度FPGA,SDRAM以及背板驅動芯片($2064)等硬件模塊。光板包括$2064,發射FPGA,接收FPGA,光發射機,光接收機,CDR等硬件模塊。論文對這些軟硬件資源進行了詳細介紹,重點關注于各FPGA與其余硬件資源的接口。 第三章闡明了LOBS邊緣節點FPGA的具體實現方法,分為核心板突發包組裝FPGA和光板FPGA兩部分。核心板FPGA對數據和描述信息分別存儲,僅對描述信息進行處理,提高了組裝效率。在維護突發包信息時,實時查詢和更新FEC配置表,保證了對FEE狀態表維護的靈活性。在讀寫SDRAM時都采用整頁突發讀寫模式,對MAC幀整幀一次性寫入,讀取時采用超前預讀模式,對SDRAM內存的使用采取即時申請方式,十分靈活高效。光板FPGA分為發射和接收兩個方向,主要是將進入FPGA的數據進行同步后按照指定的格式發送。 第四章總結了論文的主要內容,并對LOBS技術進行展望。本論文組幀算法采用動態組裝參數表的方法,可以充分支持各種擴展,包括自適應動態組裝算法。
上傳時間: 2013-05-26
上傳用戶:AbuGe
激光測距技術被廣泛應用于現代工業測量、航空與大地的測量、國防及通信等諸多領域。本文從已獲得廣泛應用的脈沖激光測距技術入手,重點分析了近年提出的自觸發脈沖激光測距技術(STPLR)特別是其中的雙自觸發脈沖激光測距技術(BSTPLR),通過分析發現其核心部件之一就是用于測量激光脈沖飛行時間(周期)的高精度高速計數器,而目前一般的方式是采用昂貴的進口高速計數器或專用集成電路(ASIC)來完成,這使得激光測距儀在研發、系統的改造升級和自主知識產權保護等諸多方面受到制約,同時在其整體性能上特別是在集成化、小型化和高可靠性方面帶來阻礙。為此,本文研究了采用現場可編程門陣列(FPGA)來實現脈沖激光測距中的高精度高速計數及其他相關功能,基本解決了以上存在的問題。 論文通過對雙自觸發脈沖激光測距的主要技術要求和技術指標進行分析,對其中的信號處理單元采用了FPGA+單片機的設計形式。由FPGA主控芯片(EPF10K20TC144-4)作為周期測量模塊,在整個測距系統中是信號處理的核心部件,借助其用戶可編程特性及很高的內部時鐘頻率,設計了專用于BSTPLR的高速高精度計數芯片,負責對測距信號產生電路中的時刻鑒別電路輸出信號進行計數。數據處理模塊則主要由單片機(AT89C51)來實現。系統可以通過鍵盤預置門控信號的寬度以均衡測量的精度和速度,測量結果采用7位LED數碼管顯示。本設計在近距離(大尺寸)范圍內實驗測試時基本滿足設計要求。
上傳時間: 2013-04-24
上傳用戶:dapangxie