使用MSP430與CS8900開發(fā)網(wǎng)頁伺服器,可以動態(tài)顯示MCU溫度.
上傳時間: 2017-06-03
上傳用戶:
Reed-Solomon碼(簡稱RS碼)是一種具有很強糾正突發(fā)和隨機錯誤能力的信道編碼方式,在深空通信、移動通信、磁盤陣列以及數(shù)字視頻廣播(DVB)等系統(tǒng)中具有廣泛的應(yīng)用。 本文簡要介紹了有限域基本運算的算法和常用的RS編碼算法,分析了改進后的Euclid算法和改進后的BM算法,針對改進后的BM算法提出了一種流水線結(jié)構(gòu)的譯碼器實現(xiàn)方案并改進了該算法的實現(xiàn)結(jié)構(gòu),在譯碼器復(fù)雜度和譯碼延時上作了折衷,降低了譯碼器的復(fù)雜度并提高了譯碼器的最高工作頻率。在Xilinx公司的Virtex-Ⅱ系列FPGA上設(shè)計實現(xiàn)了RS(255,239)編譯碼器,證明了該方案的可行性。
上傳時間: 2013-06-11
上傳用戶:奇奇奔奔
現(xiàn)代先進微處理器有非常高的集成度和復(fù)雜度,又有寄存器堆、Cache等嵌入式部件,而且芯片管腳數(shù)相對較少,必須要有一定的自測試設(shè)計和其它的可測試性設(shè)計來簡化測試代碼,提高故障覆蓋率。本文簡要討論NRS4000微處理器芯片的以邊界掃描測試為主體,以自測試為補充的可測試性設(shè)計框架。著重介紹芯片的邊界掃描設(shè)計和芯片中譯碼控制器PLA和微程序ROM以及采用內(nèi)嵌RAM結(jié)構(gòu)的指令Cache和寄存器堆的內(nèi)建自測試設(shè)計。仿真結(jié)果表明,這些可測試性設(shè)計大大縮短了測試代碼的長度。
上傳時間: 2015-07-25
上傳用戶:moshushi0009
H.264作為新一代視頻編碼標準,相比上一代視頻編碼標準MPEG2,在相同畫質(zhì)下,平均節(jié)約64﹪的碼流。該標準僅設(shè)定了碼流的語法結(jié)構(gòu)和解碼器結(jié)構(gòu),實現(xiàn)靈活性極大,其規(guī)定了三個檔次,每個檔次支持一組特定的編碼功能,并支持一類特定的應(yīng)用,因此。H.264的編碼器的設(shè)計可以根據(jù)需求的不同而不同。 H.264雖然具有優(yōu)異的壓縮性能,但是其復(fù)雜度卻比一般編碼器高的多。本文對H.264進行了編碼復(fù)雜度分析,并統(tǒng)計了整個軟件編碼中計算量的分布。H.264中采用了率失真優(yōu)化算法,提高了幀內(nèi)預(yù)測編碼的效率。在該算法下進行幀內(nèi)預(yù)測時,為了得到一個宏塊的預(yù)測模式,需要進行592次率失真代價計算。因此為了降低幀內(nèi)預(yù)測模式選擇的計算復(fù)雜度,本文改進了幀內(nèi)預(yù)測模式選擇算法。實踐證明,在PSNR值的損失可以忽略不計的情況下,該算法相比原算法,幀內(nèi)編碼時間平均節(jié)約60﹪以上,對編碼的實時性有較大幫助。 為了實現(xiàn)實時編碼,考慮到FPGA的高效運算速度和使用靈活性,本文還研究了H.264編碼器基本檔次的FPGA實現(xiàn)。首先研究了H.264編碼器硬件實現(xiàn)架構(gòu),并對影響編碼速度,且具有硬件實現(xiàn)優(yōu)越性的幾個重要部分進行了算法研究和FPGA.實現(xiàn)。本文主要研究了H.264編碼器中整數(shù)DCT變換、量化、Zig-Zag掃描、CAVLC編碼以及反量化、逆整數(shù)DCT變換等部分。分別對這些模塊進行了綜合和時序仿真,并將驗證后通過的系統(tǒng)模塊下載到Xilinx virtex-Ⅱ Pro的FPGA中,進行了在線測試,驗證了該系統(tǒng)對輸入的殘差數(shù)據(jù)實時壓縮編碼的功能。 本文對H.264編碼器幀內(nèi)預(yù)測模式選擇算法的改進,算法實現(xiàn)簡單,對軟件編碼的實時性有很大幫助。本文對在單片F(xiàn)PGA上實現(xiàn)H.264編碼器做出了探索性嘗試,這對H.264編碼器芯片的設(shè)計有著積極的借鑒性。
標簽: FPGA 264 幀內(nèi)預(yù)測
上傳時間: 2013-06-13
上傳用戶:夜月十二橋
H.264作為新一代視頻編碼標準,相比上一代視頻編碼標準MPEG2,在相同畫質(zhì)下,平均節(jié)約64﹪的碼流。該標準僅設(shè)定了碼流的語法結(jié)構(gòu)和解碼器結(jié)構(gòu),實現(xiàn)靈活性極大,其規(guī)定了三個檔次,每個檔次支持一組特定的編碼功能,并支持一類特定的應(yīng)用,因此。H.264的編碼器的設(shè)計可以根據(jù)需求的不同而不同。 H.264雖然具有優(yōu)異的壓縮性能,但是其復(fù)雜度卻比一般編碼器高的多。本文對H.264進行了編碼復(fù)雜度分析,并統(tǒng)計了整個軟件編碼中計算量的分布。H.264中采用了率失真優(yōu)化算法,提高了幀內(nèi)預(yù)測編碼的效率。在該算法下進行幀內(nèi)預(yù)測時,為了得到一個宏塊的預(yù)測模式,需要進行592次率失真代價計算。因此為了降低幀內(nèi)預(yù)測模式選擇的計算復(fù)雜度,本文改進了幀內(nèi)預(yù)測模式選擇算法。實踐證明,在PSNR值的損失可以忽略不計的情況下,該算法相比原算法,幀內(nèi)編碼時間平均節(jié)約60﹪以上,對編碼的實時性有較大幫助。 為了實現(xiàn)實時編碼,考慮到FPGA的高效運算速度和使用靈活性,本文還研究了H.264編碼器基本檔次的FPGA實現(xiàn)。首先研究了H.264編碼器硬件實現(xiàn)架構(gòu),并對影響編碼速度,且具有硬件實現(xiàn)優(yōu)越性的幾個重要部分進行了算法研究和FPGA.實現(xiàn)。本文主要研究了H.264編碼器中整數(shù)DCT變換、量化、Zig-Zag掃描、CAVLC編碼以及反量化、逆整數(shù)DCT變換等部分。分別對這些模塊進行了綜合和時序仿真,并將驗證后通過的系統(tǒng)模塊下載到Xilinx virtex-Ⅱ Pro的FPGA中,進行了在線測試,驗證了該系統(tǒng)對輸入的殘差數(shù)據(jù)實時壓縮編碼的功能。 本文對H.264編碼器幀內(nèi)預(yù)測模式選擇算法的改進,算法實現(xiàn)簡單,對軟件編碼的實時性有很大幫助。本文對在單片F(xiàn)PGA上實現(xiàn)H.264編碼器做出了探索性嘗試,這對H.264編碼器芯片的設(shè)計有著積極的借鑒性。
標簽: FPGA 264 幀內(nèi)預(yù)測 算法優(yōu)化
上傳時間: 2013-05-25
上傳用戶:refent
對於集成電路而言,汽車是一種苛刻的使用環(huán)境,這裡,引擎罩下的工作溫度範圍可寬達 -40°C 至 125°C,而且,在電池電壓總線上出現(xiàn)大瞬變偏移也是預(yù)料之中的事
標簽: 集成 電流檢測 保護 汽車系統(tǒng)
上傳時間: 2013-11-20
上傳用戶:zhaiye
模塊電源的電氣性能是通過一系列測試來呈現(xiàn)的,下列為一般的功能性測試項目,詳細說明如下: 電源調(diào)整率(Line Regulation) 負載調(diào)整率(Load Regulation) 綜合調(diào)整率(Conmine Regulation) 輸出漣波及雜訊(Ripple & Noise) 輸入功率及效率(Input Power, Efficiency) 動態(tài)負載或暫態(tài)負載(Dynamic or Transient Response) 起動(Set-Up)及保持(Hold-Up)時間 常規(guī)功能(Functions)測試 1. 電源調(diào)整率 電源調(diào)整率的定義為電源供應(yīng)器于輸入電壓變化時提供其穩(wěn)定輸出電壓的能力。測試步驟如下:于待測電源供應(yīng)器以正常輸入電壓及負載狀況下熱機穩(wěn)定后,分別于低輸入電壓(Min),正常輸入電壓(Normal),及高輸入電壓(Max)下測量并記錄其輸出電壓值。 電源調(diào)整率通常以一正常之固定負載(Nominal Load)下,由輸入電壓變化所造成其輸出電壓偏差率(deviation)的百分比,如下列公式所示: [Vo(max)-Vo(min)] / Vo(normal) 2. 負載調(diào)整率 負載調(diào)整率的定義為開關(guān)電源于輸出負載電流變化時,提供其穩(wěn)定輸出電壓的能力。測試步驟如下:于待測電源供應(yīng)器以正常輸入電壓及負載狀況下熱機穩(wěn)定后,測量正常負載下之輸出電壓值,再分別于輕載(Min)、重載(Max)負載下,測量并記錄其輸出電壓值(分別為Vo(max)與Vo(min)),負載調(diào)整率通常以正常之固定輸入電壓下,由負載電流變化所造成其輸出電壓偏差率的百分比,如下列公式所示: [Vo(max)-Vo(min)] / Vo(normal) 3. 綜合調(diào)整率 綜合調(diào)整率的定義為電源供應(yīng)器于輸入電壓與輸出負載電流變化時,提供其穩(wěn)定輸出電壓的能力。這是電源調(diào)整率與負載調(diào)整率的綜合,此項測試系為上述電源調(diào)整率與負載調(diào)整率的綜合,可提供對電源供應(yīng)器于改變輸入電壓與負載狀況下更正確的性能驗證。 綜合調(diào)整率用下列方式表示:于輸入電壓與輸出負載電流變化下,其輸出電壓之偏差量須于規(guī)定之上下限電壓范圍內(nèi)(即輸出電壓之上下限絕對值以內(nèi))或某一百分比界限內(nèi)。 4. 輸出雜訊 輸出雜訊(PARD)系指于輸入電壓與輸出負載電流均不變的情況下,其平均直流輸出電壓上的周期性與隨機性偏差量的電壓值。輸出雜訊是表示在經(jīng)過穩(wěn)壓及濾波后的直流輸出電壓上所有不需要的交流和噪聲部份(包含低頻之50/60Hz電源倍頻信號、高于20 KHz之高頻切換信號及其諧波,再與其它之隨機性信號所組成)),通常以mVp-p峰對峰值電壓為單位來表示。 一般的開關(guān)電源的規(guī)格均以輸出直流輸出電壓的1%以內(nèi)為輸出雜訊之規(guī)格,其頻寬為20Hz到20MHz。電源實際工作時最惡劣的狀況(如輸出負載電流最大、輸入電源電壓最低等),若電源供應(yīng)器在惡劣環(huán)境狀況下,其輸出直流電壓加上雜訊后之輸出瞬時電壓,仍能夠維持穩(wěn)定的輸出電壓不超過輸出高低電壓界限情形,否則將可能會導(dǎo)致電源電壓超過或低于邏輯電路(如TTL電路)之承受電源電壓而誤動作,進一步造成死機現(xiàn)象。 同時測量電路必須有良好的隔離處理及阻抗匹配,為避免導(dǎo)線上產(chǎn)生不必要的干擾、振鈴和駐波,一般都采用雙同軸電纜并以50Ω于其端點上,并使用差動式量測方法(可避免地回路之雜訊電流),來獲得正確的測量結(jié)果。 5. 輸入功率與效率 電源供應(yīng)器的輸入功率之定義為以下之公式: True Power = Pav(watt) = Vrms x Arms x Power Factor 即為對一周期內(nèi)其輸入電壓與電流乘積之積分值,需注意的是Watt≠VrmsArms而是Watt=VrmsArmsxP.F.,其中P.F.為功率因素(Power Factor),通常無功率因素校正電路電源供應(yīng)器的功率因素在0.6~0.7左右,其功率因素為1~0之間。 電源供應(yīng)器的效率之定義為為輸出直流功率之總和與輸入功率之比值。效率提供對電源供應(yīng)器正確工作的驗證,若效率超過規(guī)定范圍,即表示設(shè)計或零件材料上有問題,效率太低時會導(dǎo)致散熱增加而影響其使用壽命。 6. 動態(tài)負載或暫態(tài)負載 一個定電壓輸出的電源,于設(shè)計中具備反饋控制回路,能夠?qū)⑵漭敵鲭妷哼B續(xù)不斷地維持穩(wěn)定的輸出電壓。由于實際上反饋控制回路有一定的頻寬,因此限制了電源供應(yīng)器對負載電流變化時的反應(yīng)。若控制回路輸入與輸出之相移于增益(Unity Gain)為1時,超過180度,則電源供應(yīng)器之輸出便會呈現(xiàn)不穩(wěn)定、失控或振蕩之現(xiàn)象。實際上,電源供應(yīng)器工作時的負載電流也是動態(tài)變化的,而不是始終維持不變(例如硬盤、軟驅(qū)、CPU或RAM動作等),因此動態(tài)負載測試對電源供應(yīng)器而言是極為重要的。可編程序電子負載可用來模擬電源供應(yīng)器實際工作時最惡劣的負載情況,如負載電流迅速上升、下降之斜率、周期等,若電源供應(yīng)器在惡劣負載狀況下,仍能夠維持穩(wěn)定的輸出電壓不產(chǎn)生過高激(Overshoot)或過低(Undershoot)情形,否則會導(dǎo)致電源之輸出電壓超過負載組件(如TTL電路其輸出瞬時電壓應(yīng)介于4.75V至5.25V之間,才不致引起TTL邏輯電路之誤動作)之承受電源電壓而誤動作,進一步造成死機現(xiàn)象。 7. 啟動時間與保持時間 啟動時間為電源供應(yīng)器從輸入接上電源起到其輸出電壓上升到穩(wěn)壓范圍內(nèi)為止的時間,以一輸出為5V的電源供應(yīng)器為例,啟動時間為從電源開機起到輸出電壓達到4.75V為止的時間。 保持時間為電源供應(yīng)器從輸入切斷電源起到其輸出電壓下降到穩(wěn)壓范圍外為止的時間,以一輸出為5V的電源供應(yīng)器為例,保持時間為從關(guān)機起到輸出電壓低于4.75V為止的時間,一般值為17ms或20ms以上,以避免電力公司供電中于少了半周或一周之狀況下而受影響。 8. 其它 在電源具備一些特定保護功能的前提下,還需要進行保護功能測試,如過電壓保護(OVP)測試、短路保護測試、過功保護等
上傳時間: 2013-10-22
上傳用戶:zouxinwang
凌力爾特公司的 LT®5575 直接轉(zhuǎn)換解調(diào)器實現(xiàn)了超卓線性度和噪聲性能的完美結(jié)合。
標簽: 高線性度 元件 直接轉(zhuǎn)換 接收器
上傳時間: 2013-11-10
上傳用戶:mikesering
數(shù)字容性隔離器的應(yīng)用環(huán)境通常包括一些大型電動馬達、發(fā)電機以及其他產(chǎn)生強電磁場的設(shè)備。暴露在這些磁場中,可引起潛在的數(shù)據(jù)損壞問題,因為電勢(EMF,即這些磁場形成的電壓)會干擾數(shù)據(jù)信號傳輸。由于存在這種潛在威脅,因此許多數(shù)字隔離器用戶都要求隔離器具備高磁場抗擾度 (MFI)。許多數(shù)字隔離器技術(shù)都聲稱具有高 MFI,但容性隔離器卻因其設(shè)計和內(nèi)部結(jié)構(gòu)擁有幾乎無窮大的MFI。本文將對其設(shè)計進行詳細的介紹。
上傳時間: 2013-10-26
上傳用戶:litianchu
採用ROM監(jiān)控器的調(diào)試技巧分析
上傳時間: 2015-02-23
上傳用戶:wfl_yy
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1