與傳統(tǒng)電腦結(jié)構(gòu)類似,決定SoC芯片性能的兩個重要組成單元分別是通用處理核心(CPU)和圖形處理核心(GPU)。通用處理核心(CPU)的大東家就是我們熟知的ARM公司。圖形處理核心(GPU)的設(shè)計授權(quán)公司有ARM公司、英國Imagination公司和美國高通公司
上傳時間: 2013-11-06
上傳用戶:netwolf
共用天線與衛(wèi)星電視接收技術(shù)_李大錫:
標(biāo)簽: 天線 衛(wèi)星電視 接收技術(shù) 錫
上傳時間: 2013-11-07
上傳用戶:pioneer_lvbo
十大濾波算法程序大全,經(jīng)典不解釋
上傳時間: 2014-12-31
上傳用戶:taa123456
十大精典PHP項目開發(fā)全程案例+代碼
上傳時間: 2013-11-03
上傳用戶:gxm2052
英語漢語詞典,英漢電工電子大詞典。
上傳時間: 2013-11-16
上傳用戶:iven
附件是一款PCB阻抗匹配計算工具,點擊CITS25.exe直接打開使用,無需安裝。附件還帶有PCB連板的一些計算方法,連板的排法和PCB聯(lián)板的設(shè)計驗驗。 PCB設(shè)計的經(jīng)驗建議: 1.一般連板長寬比率為1:1~2.5:1,同時注意For FuJi Machine:a.最大進(jìn)板尺寸為:450*350mm, 2.針對有金手指的部分,板邊處需作掏空處理,建議不作為連板的部位. 3.連板方向以同一方向為優(yōu)先,考量對稱防呆,特殊情況另作處理. 4.連板掏空長度超過板長度的1/2時,需加補(bǔ)強(qiáng)邊. 5.陰陽板的設(shè)計需作特殊考量. 6.工藝邊需根據(jù)實際需要作設(shè)計調(diào)整,軌道邊一般不少於6mm,實際中需考量板邊零件的排布,軌道設(shè)備正常卡壓距離為不少於3mm,及符合實際要求下的連板經(jīng)濟(jì)性. 7.FIDUCIAL MARK或稱光學(xué)定位點,一般設(shè)計在對角處,為2個或4個,同時MARK點面需平整,無氧化,脫落現(xiàn)象;定位孔設(shè)計在板邊,為對稱設(shè)計,一般為4個,直徑為3mm,公差為±0.01inch. 8.V-cut深度需根據(jù)連板大小及基板板厚考量,角度建議為不少於45°. 9.連板設(shè)計的同時,需基於基板的分板方式考量<人工(治具)還是使用分板設(shè)備>. 10.使用針孔(郵票孔)聯(lián)接:需請考慮斷裂后的毛刺,及是否影響COB工序的Bonding機(jī)上的夾具穩(wěn)定工作,還應(yīng)考慮是否有無影響插件過軌道,及是否影響裝配組裝.
上傳時間: 2014-12-31
上傳用戶:sunshine1402
Port1.0 使用說明 Port1.0是作者本人在進(jìn)行電子制作和維修過程中萌發(fā)的一個思路。在電子制作、維修中,經(jīng)常要用到多路的脈沖信號或是要測量多路的脈沖信號。本軟件可通過微機(jī)并口向用戶提供多達(dá)12路的標(biāo)準(zhǔn)TTL脈沖信號,同時可進(jìn)行5路的標(biāo)準(zhǔn)TTL脈沖信號的波形顯示。 軟件的使用方法極為簡單。輸出信號時,只要選中或取消引腳號,就能在相應(yīng)的引腳得到相應(yīng)的脈沖信號(統(tǒng)一為選中為高電平,取消為低電平),“清零”按鈕為對應(yīng)該組的所有信號清零。 輸入信號的波形顯示,按“開始”按鈕為開始進(jìn)行顯示,“停止”為暫停。 在設(shè)置面板中,“數(shù)據(jù)讀入時間間隔”為讀入時間的設(shè)定。“并行打印端口設(shè)置”為顯示微機(jī)中存在的可用打印端口,并可以設(shè)定本軟件當(dāng)前要使用的端口(如只有一個可用端口,就為缺省端口,如有多個可用端口軟件自動選擇最后一個可用端口為當(dāng)前使用端口)。 本軟件的輸入波形顯示沒有運(yùn)用VXD等的技術(shù)支持,在速度上不能做到高頻的實時性,只能用在低速的環(huán)境下。這個版本沒有提供多數(shù)據(jù)的連續(xù)輸出。這些問題在下一個版本中得到改進(jìn)和支持。 本軟件可使用在微機(jī)的打印適配器、打印機(jī)等各種的并口設(shè)備檢修中,還可用在各種數(shù)字電路、單片機(jī)的制作和維修中。在下一版本在這方面會有更大的支持。 * 注意:只支持win9x * 注意:并口的輸入/輸出電平為0-5伏TTL,不能連接高電壓高電流的電路,以免塤壞主板或打印適配器。要連接COMS的0-12伏時請用戶自做轉(zhuǎn)換電路再連接。 * 注意:在使用本軟件時最好不要同時使用打印機(jī)之類的并口設(shè)備。如本程序已運(yùn)行請先關(guān)閉,再使用并口設(shè)備。
上傳時間: 2014-04-18
上傳用戶:paladin
英語漢語詞典,英漢電工電子大詞典。
上傳時間: 2013-10-26
上傳用戶:zuozuo1215
附件是一款PCB阻抗匹配計算工具,點擊CITS25.exe直接打開使用,無需安裝。附件還帶有PCB連板的一些計算方法,連板的排法和PCB聯(lián)板的設(shè)計驗驗。 PCB設(shè)計的經(jīng)驗建議: 1.一般連板長寬比率為1:1~2.5:1,同時注意For FuJi Machine:a.最大進(jìn)板尺寸為:450*350mm, 2.針對有金手指的部分,板邊處需作掏空處理,建議不作為連板的部位. 3.連板方向以同一方向為優(yōu)先,考量對稱防呆,特殊情況另作處理. 4.連板掏空長度超過板長度的1/2時,需加補(bǔ)強(qiáng)邊. 5.陰陽板的設(shè)計需作特殊考量. 6.工藝邊需根據(jù)實際需要作設(shè)計調(diào)整,軌道邊一般不少於6mm,實際中需考量板邊零件的排布,軌道設(shè)備正常卡壓距離為不少於3mm,及符合實際要求下的連板經(jīng)濟(jì)性. 7.FIDUCIAL MARK或稱光學(xué)定位點,一般設(shè)計在對角處,為2個或4個,同時MARK點面需平整,無氧化,脫落現(xiàn)象;定位孔設(shè)計在板邊,為對稱設(shè)計,一般為4個,直徑為3mm,公差為±0.01inch. 8.V-cut深度需根據(jù)連板大小及基板板厚考量,角度建議為不少於45°. 9.連板設(shè)計的同時,需基於基板的分板方式考量<人工(治具)還是使用分板設(shè)備>. 10.使用針孔(郵票孔)聯(lián)接:需請考慮斷裂后的毛刺,及是否影響COB工序的Bonding機(jī)上的夾具穩(wěn)定工作,還應(yīng)考慮是否有無影響插件過軌道,及是否影響裝配組裝.
上傳時間: 2013-10-15
上傳用戶:3294322651
作者:華清遠(yuǎn)見嵌入式學(xué)院。華清遠(yuǎn)見10年特獻(xiàn)《FPGA應(yīng)用開發(fā)入門與典型實例》
標(biāo)簽: FPGA 應(yīng)用開發(fā) 典型
上傳時間: 2013-12-25
上傳用戶:Avoid98
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1