亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

清華大學(xué)(xué)出版社

  • 大容量并聯(lián)電力有源濾波器性能改善控制技術(shù)研究.rar

    隨著對(duì)電能應(yīng)用高效率的要求,基于電力電子技術(shù)的非線性負(fù)載等開(kāi)關(guān)設(shè)備的應(yīng)用越來(lái)越普遍,這些開(kāi)關(guān)設(shè)備造成的諧波成分對(duì)電網(wǎng)的污染也越來(lái)越嚴(yán)重。這些諧波會(huì)影響其它電氣設(shè)備的正常工作,危及電網(wǎng)安全。電力有源濾波器由于能對(duì)頻率和幅值都變化的諧波進(jìn)行跟蹤補(bǔ)償,得到了廣泛的研究。 本文是在課題組380V、260kVA純有源電力濾波器項(xiàng)目方案的論證階段,為提高大容量單臺(tái)純有源濾波器的效率和動(dòng)、穩(wěn)態(tài)性能而做的分析、設(shè)計(jì)和仿真驗(yàn)證工作。論文首先介紹了通過(guò)LCL濾波器與電網(wǎng)相連的并聯(lián)電力有源濾波器的主電路結(jié)構(gòu),進(jìn)而分析了這種主電路結(jié)構(gòu)在大容量和低開(kāi)關(guān)頻率場(chǎng)合對(duì)開(kāi)關(guān)紋波衰減的優(yōu)勢(shì)。通過(guò)比較PI控制和狀態(tài)反饋控制,選取全狀態(tài)反饋來(lái)達(dá)到對(duì)系統(tǒng)的穩(wěn)定控制。 將電網(wǎng)處理為擾動(dòng)輸入,對(duì)LCL主電路在靜止abc坐標(biāo)系中進(jìn)行了建模,然后選取系統(tǒng)閉環(huán)期望極點(diǎn)設(shè)計(jì)了控制系統(tǒng)。為消除電網(wǎng)這個(gè)外部輸入對(duì)指令電流跟蹤的影響,引入了電壓前饋,并從理論上推導(dǎo)了前饋的具體關(guān)系式。之后引入了觀測(cè)器,并把對(duì)電網(wǎng)輸入的建模考慮進(jìn)了觀測(cè)器,消除了電網(wǎng)輸入對(duì)狀態(tài)估計(jì)和補(bǔ)償輸出造成的偏差。在電力有源濾波器實(shí)際安裝時(shí),電網(wǎng)進(jìn)線和變壓器的電感是不確定的,其會(huì)加在LCL的網(wǎng)側(cè)電感上,從而使對(duì)系統(tǒng)基于狀態(tài)空間的建模產(chǎn)生偏差,因此文章研究了所設(shè)計(jì)的控制器對(duì)LCL網(wǎng)側(cè)電感變化的適應(yīng)性。為保證電力有源濾波器的穩(wěn)態(tài)指標(biāo),對(duì)狀態(tài)反饋后的系統(tǒng)設(shè)計(jì)了重復(fù)控制器。 最后,基于設(shè)計(jì)的控制器在MATLAB/Simulink環(huán)境下建立了對(duì)1MW不控整流負(fù)載進(jìn)行補(bǔ)償?shù)碾娏τ性礊V波器系統(tǒng)模型,進(jìn)行了仿真;并對(duì)動(dòng)靜態(tài)性能進(jìn)行了分析,驗(yàn)證了設(shè)計(jì)和理論分析的正確性。

    標(biāo)簽: 大容量 并聯(lián) 電力

    上傳時(shí)間: 2013-06-20

    上傳用戶:哇哇哇哇哇

  • 大時(shí)滯系統(tǒng)參數(shù)自整定控制的研究.rar

    工業(yè)生產(chǎn)過(guò)程中,時(shí)滯對(duì)象普遍存在,同時(shí)也是較難控制的,尤其是大時(shí)滯對(duì)象的控制一直都是一個(gè)難題。而很多溫度控制系統(tǒng)都是屬于大時(shí)滯系統(tǒng),常見(jiàn)的智能溫度控制器雖然在溫度控制的實(shí)際應(yīng)用中表現(xiàn)了比較理想的控制效果,但它仍然屬于將參數(shù)整定與系統(tǒng)控制分開(kāi)處理的離線整定方法,如果工況發(fā)生變化就必須重新調(diào)整參數(shù)。針對(duì)這一問(wèn)題,為了實(shí)現(xiàn)時(shí)滯系統(tǒng)參數(shù)自整定的控制,本文將神經(jīng)網(wǎng)路控制、模糊控制和PID控制結(jié)合起來(lái),設(shè)計(jì)了基于神經(jīng)網(wǎng)路的模糊自適應(yīng)PID控制器。 首先,本論文分析了時(shí)滯系統(tǒng)的特點(diǎn),討論了幾種時(shí)滯系統(tǒng)較為成熟的常規(guī)控制算法:微分先行控制算法、史密斯預(yù)估控制算法、大林控制算法,并深入研究了它們的控制性能;并且通過(guò)仿真對(duì)這三種控制方法在溫控系統(tǒng)中的控制性能進(jìn)行了比較。 其次,在分析PID參數(shù)自整定傳統(tǒng)方法的基礎(chǔ)上,設(shè)計(jì)了一種改進(jìn)方法,并設(shè)計(jì)了相應(yīng)的控制器。該控制器綜合了模糊控制、神經(jīng)網(wǎng)絡(luò)控制和PID控制各自的長(zhǎng)處,既具備了模糊控制簡(jiǎn)單有效的控制作用以及較強(qiáng)的邏輯推理功能,也具備了神經(jīng)網(wǎng)絡(luò)的自適應(yīng)、自學(xué)習(xí)的能力,同時(shí)也具備了傳統(tǒng)PID控制的廣泛適應(yīng)性。該方法不需要離線整定參數(shù),實(shí)現(xiàn)了在線自整定參數(shù)。仿真實(shí)驗(yàn)表明了該控制器對(duì)模型和環(huán)境都具有較好的適應(yīng)能力和較強(qiáng)的魯棒性。 最后將基于神經(jīng)網(wǎng)路的模糊自適應(yīng)PID控制器應(yīng)用于貝加萊PID溫控裝置,能夠出色地實(shí)現(xiàn)參數(shù)的在線自整定。理論分析、系統(tǒng)仿真、實(shí)驗(yàn)結(jié)果都證實(shí)了這種控制策略能有效地減少系統(tǒng)超調(diào)量,并減少了調(diào)節(jié)時(shí)間,提高了系統(tǒng)的實(shí)時(shí)性和控制精度。

    標(biāo)簽: 時(shí)滯系統(tǒng) 參數(shù) 自整定控制

    上傳時(shí)間: 2013-07-05

    上傳用戶:xinyuzhiqiwuwu

  • 基于FPGA的實(shí)時(shí)圖像采集與處理系統(tǒng)研究.rar

    隨著數(shù)碼技術(shù)的不斷發(fā)展,數(shù)字圖像處理的應(yīng)用領(lǐng)域不斷擴(kuò)大,其實(shí)時(shí)處理技術(shù)成為研究的熱點(diǎn)。VLSI技術(shù)的迅猛發(fā)展為數(shù)字圖像實(shí)時(shí)處理技術(shù)提供了硬件基礎(chǔ)。其中FPGA(現(xiàn)場(chǎng)可編程門陣列)的特點(diǎn)使其非常適用于進(jìn)行一些基于像素級(jí)的圖像處理。 傳統(tǒng)的圖像顯示系統(tǒng)必須連接到PC才能觀察圖像視頻,存在著高速實(shí)時(shí)性、穩(wěn)定性問(wèn)題。本設(shè)計(jì)脫離高清晰工業(yè)相機(jī)必須與PC連接才可以觀看到高清晰圖像的束縛,實(shí)現(xiàn)系統(tǒng)的小型化。針對(duì)130萬(wàn)像素彩色1/2英寸鎂光CMOS圖像傳感器,提出用硬件實(shí)現(xiàn)Bayer格式到RGB格式轉(zhuǎn)換的設(shè)計(jì)方案,完成由黑白圖像到高清彩色圖像的轉(zhuǎn)換,用SDRAM作緩存,輸出標(biāo)準(zhǔn)VGA信號(hào),可直接連接VGA顯示器、投影儀等設(shè)備進(jìn)行實(shí)時(shí)的視頻圖像觀看,與模擬相機(jī)740X576分辨率(480線)圖像相比,設(shè)計(jì)圖像畫(huà)質(zhì)相當(dāng)于1280X1024分辨率(750線),最高幀率25fps,整個(gè)結(jié)構(gòu)應(yīng)用FPGA作為主控制器,用少量的緩存代替?zhèn)鹘y(tǒng)的大容量存儲(chǔ),加快了運(yùn)算速率,減小了電路規(guī)模,滿足圖像實(shí)時(shí)處理的要求,使展現(xiàn)出來(lái)的視頻圖像得到質(zhì)的飛躍。可以廣泛應(yīng)用于工業(yè)控制和遠(yuǎn)程監(jiān)控等領(lǐng)域。 論文研究的重點(diǎn)是采用altera公司EP2C芯片前端驅(qū)動(dòng)CMOS圖像傳感器,實(shí)時(shí)采集Bayer圖像象素,分析研究CFA圖像插值算法,實(shí)現(xiàn)了基于FPGA的實(shí)時(shí)線性插值算法,能夠?qū)斎胧敲肯袼?bit、分辨率為1280×1204的Bayer模式圖像數(shù)據(jù)進(jìn)行實(shí)時(shí)重構(gòu),輸出彩色RGB圖像。由端口FIFO作為數(shù)據(jù)緩沖,存儲(chǔ)一幀圖像到高速SDRAM,構(gòu)建VGA顯示控制器,實(shí)現(xiàn)對(duì)輸入是每像素24bit(RGB101010)、分辨率為640×480、幀頻25HZ彩色圖像進(jìn)行實(shí)時(shí)顯示。 整個(gè)模塊結(jié)構(gòu)包括電源模塊單元等、CMOS成像單元、FPGA數(shù)據(jù)處理單元、SDRAM控制單元、VGA顯示接口單元。 最后,對(duì)系統(tǒng)進(jìn)行了調(diào)試。經(jīng)實(shí)驗(yàn)驗(yàn)證,系統(tǒng)達(dá)到了實(shí)時(shí)性,能正確和可靠的工作。整個(gè)設(shè)計(jì)模塊能夠滿足高幀率和高清晰的實(shí)時(shí)圖像處理,占用系統(tǒng)資源很少,用較少的時(shí)間完成了圖像數(shù)據(jù)的轉(zhuǎn)換,提高了效率。

    標(biāo)簽: FPGA 實(shí)時(shí)圖像采集 與處理系統(tǒng)

    上傳時(shí)間: 2013-06-08

    上傳用戶:zhengjian

  • 基于FPGA的大場(chǎng)景圖像融合可視化系統(tǒng)的研究與設(shè)計(jì)計(jì).rar

    隨著圖像處理技術(shù)和投影技術(shù)的不斷發(fā)展,人們對(duì)高沉浸感的虛擬現(xiàn)實(shí)場(chǎng)景提出了更高的要求,這種虛擬顯示的場(chǎng)景往往由多通道的投影儀器同時(shí)在屏幕上投影出多幅高清晰的圖像,再把這些單獨(dú)的圖像拼接在一起組成一幅大場(chǎng)景的圖像。而為了給人以逼真的效果,投影的屏幕往往被設(shè)計(jì)為柱面屏幕,甚至是球面屏幕。當(dāng)圖像投影在柱面屏幕的時(shí)候就會(huì)發(fā)生幾何形狀的變化,而避免這種幾何變形的就是圖像拼接過(guò)程中的幾何校正和邊緣融合技術(shù)。 一個(gè)大場(chǎng)景可視化系統(tǒng)由投影機(jī)、投影屏幕、圖像融合機(jī)等主要模塊組成。在虛擬現(xiàn)實(shí)應(yīng)用系統(tǒng)中,要實(shí)現(xiàn)高臨感的多屏幕無(wú)縫拼接以及曲面組合顯示,顯示系統(tǒng)還需要運(yùn)用幾何數(shù)字變形及邊緣融合等圖像處理技術(shù),實(shí)現(xiàn)諸如在平面、柱面、球面等投影顯示面上顯示圖像。而關(guān)鍵設(shè)備在于圖像融合機(jī),它實(shí)時(shí)采集圖形服務(wù)器,或者PC的圖像信號(hào),通過(guò)圖像處理模塊對(duì)圖像信息進(jìn)行幾何校正和邊緣融合,在處理完成后再送到顯示設(shè)備。 本課題提出了一種基于FPGA技術(shù)的圖像處理系統(tǒng)。該系統(tǒng)實(shí)現(xiàn)圖像數(shù)據(jù)的AiD采集、圖像數(shù)據(jù)在SRAM以及SDRAM中的存取、圖像在FPGA內(nèi)部的DSP運(yùn)算以及圖像數(shù)據(jù)的D/A輸出。系統(tǒng)設(shè)計(jì)的核心部分在于系統(tǒng)的控制以及數(shù)字信號(hào)的處理。本課題采用XilinxVirtex4系列FPGA作為主處理芯片,并利用VerilogHDL硬件描述語(yǔ)言在FPGA內(nèi)部設(shè)計(jì)了A/D模塊、D/A模塊、SRAM、SDRAM以及ARM處理器的控制器邏輯。 本課題在FPGA圖像處理系統(tǒng)中設(shè)計(jì)了一個(gè)ARM處理器模塊,用于上電時(shí)對(duì)系統(tǒng)在圖像變化處理時(shí)所需參數(shù)進(jìn)行傳遞,并能實(shí)時(shí)從上位機(jī)更新參數(shù)。該設(shè)計(jì)在提高了系統(tǒng)性能的同時(shí)也便于系統(tǒng)擴(kuò)展。 本文首先介紹了圖像處理過(guò)程中的幾何變化和圖像融合的算法,接著提出了系統(tǒng)的設(shè)計(jì)方案及模塊劃分,然后圍繞FPGA的設(shè)計(jì)介紹了SDRAM控制器的設(shè)計(jì)方法,最后介紹了ARM處理器的接口及外圍電路的設(shè)計(jì)。

    標(biāo)簽: FPGA 圖像融合 可視化

    上傳時(shí)間: 2013-04-24

    上傳用戶:ynsnjs

  • 基于FPGA的HDMI顯示系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).rar

    伴隨著多媒體顯示和傳輸技術(shù)的發(fā)展,人們獲得了越來(lái)越高的視聽(tīng)享受。從傳統(tǒng)的模擬電視,到標(biāo)清、高清、全高清。與顯示技術(shù)發(fā)展結(jié)伴而行的是顯示接口技術(shù)的發(fā)展,從模擬的AV端子,S-Video和VGA接口,到數(shù)字顯示的DVI接口,技術(shù)上經(jīng)歷了一個(gè)從模擬到數(shù)字,從并行到串行,從低速到高速的發(fā)展過(guò)程。 HDMI是最新的高清晰度多媒體接口,它的規(guī)范由Silicon Image等七家公司提出,具有帶寬大,尺寸小,傳輸距離長(zhǎng)和支持正版保護(hù)等功能,符合當(dāng)今技術(shù)的發(fā)展潮流,一經(jīng)推出,就獲得了巨大的成功。成為平板顯示器、高清電視等設(shè)備的標(biāo)準(zhǔn)接口之一,并獲得了越來(lái)越廣泛的應(yīng)用。 從上世紀(jì)80年代XILINX發(fā)明第一款FPGA芯片以來(lái),FPGA就以其體系結(jié)構(gòu)和邏輯單元靈活,運(yùn)算速度快,編程方便等優(yōu)點(diǎn)廣泛應(yīng)用與IC設(shè)計(jì)、系統(tǒng)控制、視頻處理、通信系統(tǒng)、航空航天等諸多方面。 本文利用ALTERA的一款高端FPGA芯片EP2S180F1508C3為核心,配合Silicon Image的專用HDMI接收芯片搭建了一個(gè)HDMI的接收顯示平臺(tái)。針對(duì)HDMI帶寬寬,數(shù)據(jù)量大的特點(diǎn),使用了新型的DDR2 SDRAM作為視頻信號(hào)的輸入和輸出緩沖。在硬件板級(jí)設(shè)計(jì)上,針對(duì)HDMI和DDR2的相關(guān)高速電路,采用了一系列的高速電路設(shè)計(jì)方法,有效的避免了信號(hào)的反射,串?dāng)_等不良現(xiàn)象。同時(shí)在對(duì)HDMI規(guī)范和DDR2 SDRAM時(shí)序規(guī)范的深入研究的基礎(chǔ)上,在ALTERA的開(kāi)發(fā)平臺(tái)QUARTUSII上編寫(xiě)了系統(tǒng)的頂層模塊和相關(guān)各功能子模塊,并仿真通過(guò)。 論文的主要工作和創(chuàng)新點(diǎn)表現(xiàn)在以下幾個(gè)方面: 1、論文研究了最新的HDMI接口規(guī)范和新型存儲(chǔ)器件DDR2的時(shí)序規(guī)范。 2、論文搭建的整個(gè)系統(tǒng)相當(dāng)龐大,涉及到相關(guān)的規(guī)范、多種芯片的資料、各種工具軟件的使用、原理圖的繪制和PCB板的布局布線,直至后期的編程仿真,花費(fèi)了作者大量的時(shí)間和精力。 3、論文首次使用FPGA來(lái)處理HDMI信號(hào)且直接驅(qū)動(dòng)顯示器件,區(qū)別于-般的ASIC方案。 4、論文對(duì)高速電路特別是的DDR2布局布線,采用了一系列的專門措施,具有一定的借鑒價(jià)值。

    標(biāo)簽: FPGA HDMI 顯示系統(tǒng)

    上傳時(shí)間: 2013-07-28

    上傳用戶:xiaoxiang

  • 基于ARM的大滯后控制系統(tǒng)研究

    在工業(yè)過(guò)程中,許多對(duì)象具有滯后特性,由于純滯后的存在,使得系統(tǒng)的超調(diào)量變大,調(diào)節(jié)時(shí)間變長(zhǎng)。因此滯后過(guò)程被公認(rèn)為較難控制的對(duì)象,而且純滯后占整個(gè)動(dòng)態(tài)過(guò)程的時(shí)間越長(zhǎng),難控的程度越大。所以大純滯后對(duì)象的控制一直是困擾自動(dòng)控制和計(jì)算機(jī)應(yīng)用領(lǐng)域的一大難題。而這類對(duì)象又廣泛存在于石油、化工、釀造、制藥、冶金等工業(yè)生產(chǎn)過(guò)程中。因此對(duì)該問(wèn)題的研究具有重大的實(shí)際意義。 傳統(tǒng)的PID配合Smith預(yù)估補(bǔ)償器的控制方法,對(duì)模型誤差反映比較靈敏,當(dāng)存在建模誤差或干擾時(shí),控制效果并不能取得令人滿意的效果。近年來(lái)隨著模糊控制、神經(jīng)網(wǎng)絡(luò)控制等智能控制研究的不斷深入,有些學(xué)者將它們與Smith預(yù)估控制、PID控制及預(yù)測(cè)控制等相結(jié)合,提出了針對(duì)不確定大滯后系統(tǒng)的新的控制方法。雖然有些控制方案效果不錯(cuò),但系統(tǒng)的復(fù)雜程度和調(diào)試難度也隨之增加。因此設(shè)計(jì)簡(jiǎn)單、快速、可靠的控制器,仍是一個(gè)重大課題。 本文首先介紹了大滯后過(guò)程的控制特點(diǎn),概述了常用的大滯后過(guò)程的控制方法及其優(yōu)缺點(diǎn)。接著概要地介紹了嵌入式系統(tǒng)的優(yōu)點(diǎn)、發(fā)展歷史、現(xiàn)狀及前景。并針對(duì)性地介紹了ARM控制器的概況以及它的應(yīng)用領(lǐng)域。然后本文針對(duì)大滯后對(duì)象提出了自抗擾控制器與Smith預(yù)估補(bǔ)償器相結(jié)合的設(shè)計(jì)方案。通過(guò)仿真對(duì)比了本方案、PID配合Smith預(yù)估補(bǔ)償器及單一的自抗擾控制器的控制效果,表明自抗擾控制器與Smith預(yù)估補(bǔ)償器的結(jié)合有效地改善了大滯后對(duì)象的控制效果,增強(qiáng)了系統(tǒng)的魯棒性和抗干擾能力。為驗(yàn)證該控制方案的實(shí)際控制效果,我們以PCT-II型過(guò)程控制實(shí)驗(yàn)裝置中的具有大滯后特性的盤(pán)管內(nèi)部的溫度為被控對(duì)象,以JX44BO開(kāi)發(fā)板作為主要的控制平臺(tái)設(shè)計(jì)并完成大滯后控制實(shí)驗(yàn)。所以接下來(lái)本文介紹了實(shí)現(xiàn)這個(gè)嵌入式溫度大滯后控制系統(tǒng)所涉及到的硬件平臺(tái)、系統(tǒng)框圖以及實(shí)驗(yàn)內(nèi)容。然后本文介紹了嵌入式控制平臺(tái)的控制界面以及各個(gè)主要功能的程序的實(shí)現(xiàn),以及遠(yuǎn)程客戶端程序在以太網(wǎng)通訊方面的程序?qū)崿F(xiàn)和遠(yuǎn)程客戶端程序的操作界面。最后本文給出了本次實(shí)驗(yàn)的參數(shù)設(shè)置以及最終的實(shí)驗(yàn)結(jié)果。實(shí)驗(yàn)結(jié)果表明在實(shí)際應(yīng)用中本文所提出的方案對(duì)于大滯后對(duì)象具有較好的控制效果。

    標(biāo)簽: ARM 控制 系統(tǒng)研究

    上傳時(shí)間: 2013-06-11

    上傳用戶:baitouyu

  • VHDL實(shí)用教程[完整版]_潘松_PDF高清

    VHDL實(shí)用教程[完整版]_潘松_PDF高清

    標(biāo)簽: VHDL 實(shí)用教程

    上傳時(shí)間: 2013-04-24

    上傳用戶:Zxcvbnm

  • 大電流互感器繞組屏蔽理論與應(yīng)用研究

    隨著現(xiàn)代電力系統(tǒng)向大容量、高電壓方向發(fā)展,廣泛用于大型發(fā)電機(jī)組測(cè)量和保護(hù)用的大電流互感器的研制就變得很緊迫。考慮到大電流互感器具有大電流、強(qiáng)電磁干擾和多相運(yùn)行等特點(diǎn),在設(shè)計(jì)大電流互感器時(shí),必須采取有效的屏蔽措施,屏蔽來(lái)自鄰相的雜散磁通。傳統(tǒng)的屏蔽方案是采用金屬屏蔽罩,盡管有效,但設(shè)備笨重。本文中,作者對(duì)有外層屏蔽繞組的大電流互感器進(jìn)行了各種研究。 大電流互感器采用繞組屏蔽方式后,如何優(yōu)化設(shè)計(jì)屏蔽繞組,使屏蔽繞組能夠充分有效地屏蔽雜散磁通對(duì)環(huán)形鐵心的影響呢?針對(duì)上述的問(wèn)題,本文作者主要完成如下幾個(gè)方面的工作: 1、首先對(duì)國(guó)內(nèi)外大電流互感器的發(fā)展與研究現(xiàn)狀進(jìn)行了敘述,并成功設(shè)計(jì)了15000/5A大電流互感器。 2、對(duì)精典的電磁場(chǎng)理論和場(chǎng)路耦合法的數(shù)學(xué)理論進(jìn)行了深入的研究,建立了大電流互感器的三維場(chǎng)路耦合有限元分析的數(shù)學(xué)模型和仿真模型。應(yīng)用有限元軟件ANSYS建立三維有限元仿真模型和基于場(chǎng)路耦合原理的外部耦合電路。 3、理論分析了雜散磁通對(duì)電流互感器鐵心的影響;重點(diǎn)分析了繞組屏蔽雜散磁通理論;通過(guò)等值電流法,得到無(wú)論三相還是多相電流互感器條件下,中間相的電流互感器所受到的雜散磁通是最為嚴(yán)重的,為大電流互感器的有效保護(hù)提供了科學(xué)依據(jù)。 4、為了得到最優(yōu)化屏蔽繞組,對(duì)屏蔽繞組的匝數(shù)采用離散化替代連續(xù)性,再考慮屏蔽繞組在環(huán)形鐵心上的位置,共提出了多種優(yōu)化方案;根據(jù)三維場(chǎng)路耦合有限元分析模型,精確計(jì)算出屏蔽繞組中的電流、電流分布、環(huán)形鐵心中的磁感應(yīng)強(qiáng)度分布和外層繞組的局部最高溫升,通過(guò)比較多種計(jì)算結(jié)果,得到大電流互感器屏蔽繞組的最優(yōu)化方案。 5、最后建立了大電流互感器的等效磁勢(shì)法和降流回路法兩種試驗(yàn)方案模型,通過(guò)比較試驗(yàn)方案仿真計(jì)算結(jié)果和出廠試驗(yàn)結(jié)果,證明了仿真計(jì)算結(jié)果是正確的,可靠的。 通過(guò)對(duì)屏蔽繞組進(jìn)行優(yōu)化設(shè)計(jì)后,有效地削弱了雜散磁通,使得大電流互感器輕型化、小型化,節(jié)約了大量的銅材料,使得其運(yùn)輸更加方便。

    標(biāo)簽: 大電流 互感器 繞組 應(yīng)用研究

    上傳時(shí)間: 2013-04-24

    上傳用戶:yolo_cc

  • 基于最大均流法的DCDC變換器并聯(lián)系統(tǒng)研究

    DC/DC變換器的并聯(lián)技術(shù)是提高DC/DC變換器功率等級(jí)的有效途徑,而如何實(shí)現(xiàn)并聯(lián)模塊間輸出電流的平均分配是實(shí)現(xiàn)并聯(lián)的核心技術(shù).目前的并聯(lián)均流技術(shù)多是在并聯(lián)模塊參數(shù)差異不大的情況下實(shí)現(xiàn)的,對(duì)于并聯(lián)系統(tǒng)在并聯(lián)模塊參數(shù)差異較大的極限情況下的穩(wěn)態(tài)和暫態(tài)性能則很少涉及.該文著重對(duì)并聯(lián)系統(tǒng)在參數(shù)差異很大的條件下的工作情況進(jìn)行了研究.首先利用基于狀態(tài)空間平均法的小信號(hào)分析對(duì)最大均流法的均流原理進(jìn)行了分析,并對(duì)并聯(lián)系統(tǒng)的穩(wěn)定性進(jìn)行了討論.之后針對(duì)已有的均流方案的局限性提出了一種新的具有限流功能的三環(huán)控制均流策略.為了驗(yàn)證所提出的方案的可行性,建立了MATLAB仿真平臺(tái),利用模塊化仿真的思想進(jìn)行了系統(tǒng)仿真,初步驗(yàn)證了方案的合理性.最后搭建了實(shí)際的DC/DC并聯(lián)系統(tǒng)試驗(yàn)平臺(tái),對(duì)采用該方案的并聯(lián)系統(tǒng)的穩(wěn)態(tài)和暫態(tài)性能進(jìn)行了全面的考察,得到了令人滿意的結(jié)果,證明了具有限流功能的三環(huán)控制均流策略是切實(shí)可行的.

    標(biāo)簽: DCDC 均流 變換器 并聯(lián)

    上傳時(shí)間: 2013-04-24

    上傳用戶:lzm033

  • 一種基于串口通訊的大文件傳輸方法

             目前計(jì)算機(jī)之間串行通訊非常普遍,針對(duì)串口通訊的通訊協(xié)議有很多,但針對(duì)串口通訊傳輸較大文件的協(xié)議目前并沒(méi)

    標(biāo)簽: 串口通訊 文件傳輸

    上傳時(shí)間: 2013-04-24

    上傳用戶:asd_123

主站蜘蛛池模板: 高雄县| 双辽市| 政和县| 运城市| 井冈山市| 武强县| 温州市| 澳门| 邓州市| 广东省| 民县| 达日县| 阿拉善右旗| 河源市| 南宁市| 资溪县| 厦门市| 梁河县| 德保县| 廊坊市| 乳源| 明溪县| 时尚| 平顺县| 元氏县| 肥东县| 康马县| 阜南县| 双峰县| 靖边县| 黄浦区| 泰来县| 乡宁县| 津市市| 石景山区| 清镇市| 兴安县| 调兵山市| 临城县| 河源市| 勐海县|