亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

深亞微米

  • CCSDS圖像壓縮和AES加密算法研究及其FPGA實現(xiàn)

    遙感圖像是深空探測和近地觀測所得數(shù)據(jù)的重要載體,在軍事和社會經濟生活領域發(fā)揮著重要作用。由于遙感圖像數(shù)據(jù)量巨大,它的存儲和傳輸已成為遙感信息應用中的關鍵問題。圖像壓縮編碼技術能降低圖像冗余度,從而減小圖像的存儲容量和傳輸帶寬,它的研究對于遙感圖像應用具有重要的現(xiàn)實意義。CCSDS圖像壓縮算法是空間數(shù)據(jù)系統(tǒng)咨詢委員會(CCSDS)提出的圖像數(shù)據(jù)壓縮算法。該算法復雜度較低,并行性好,適合于硬件實現(xiàn),能實現(xiàn)對空間數(shù)據(jù)的實時處理,從而廣泛應用于深空探測和近地觀測。對于直接關系到軍事戰(zhàn)略、經濟建設等方面的遙感圖像的傳輸,必須對它進行加密處理。AES加密算法是由美國國家標準和技術研究所(NIST)于2000年發(fā)布的數(shù)據(jù)加密標準,它不但能抵抗各種攻擊,保證加密數(shù)據(jù)的安全性,而且易于軟件和硬件實現(xiàn)。本論文對CCSDS圖像壓縮算法和AES加密算法進行了研究,完成的主要工作包括: (1)研究了CCSDS圖像壓縮算法的原理和結構,用C語言實現(xiàn)了算法的編解碼器,并與SPIHT算法和JPEG2000算法的性能進行了比較。 (2)研究了AES加密算法的原理和結構,用C語言實現(xiàn)了算法的加解密器。 (3)介紹了實現(xiàn)CCSDS圖像壓縮算法和AES加密算法的FPGA設計所選擇的軟件開發(fā)工具、開發(fā)語言和硬件開發(fā)平臺。 (4)給出了CCSDS編碼器的FPGA實現(xiàn)方法和實現(xiàn)性能。 (5)給出了AES加密器的FPGA實現(xiàn)方法和實現(xiàn)性能。 本文設計的CCSDS圖像壓縮和AES加密FPGA系統(tǒng)運用了流水線設計、高速內存設計、模塊并行化設計和模塊串行化設計等技術,在系統(tǒng)速度和資源面積上取得了較好的平衡,達到了預期的設計目的。

    標簽: CCSDS FPGA AES 圖像壓縮

    上傳時間: 2013-07-15

    上傳用戶:dylutao

  • 保密通信中RS編解碼的FPGA實現(xiàn)

    由于信道中存在干擾,數(shù)字信號在信道中傳輸?shù)倪^程中會產生誤碼.為了提高通信質量,保證通信的正確性和可靠性,通常采用差錯控制的方法來糾正傳輸過程中的錯誤.本文的目的就是研究如何通過差錯控制的方法以提高通信質量,保證傳輸?shù)恼_性和可靠性.重點研究一種信道編解碼的算法和邏輯電路的實現(xiàn)方法,并在硬件上驗證,利用碼流傳輸?shù)臏y試方法,對設計進行測試.在以上的研究基礎之上,橫向擴展和課題相關問題的研究,包括FPGA實現(xiàn)和高速硬件電路設計等方面的研究. 糾錯碼技術是一種通過增加一定的冗余信息來提高信息傳輸可靠性的有效方法.RS碼是一種典型的糾錯碼,在線性分組碼中,它具有最強的糾錯能力,既能糾正隨機錯誤,也能糾正突發(fā)錯誤.在深空通信,移動通信以及數(shù)字視頻廣播等系統(tǒng)中具有廣泛的應用,隨著RS編碼和解碼算法的改進和相關的硬件實現(xiàn)技術的發(fā)展,RS碼在實際中的應用也將更加廣泛. 在研究中,對所研究的問題進行分解,集中精力研究課題中的重點和難點,在各個模塊成功實現(xiàn)的基礎上,成功的進行系統(tǒng)組合,協(xié)調各個模塊穩(wěn)定的工作. 在本文中的EDA設計中,使用了自頂向下的設計方法,編解碼算法每一個子模塊分開進行設計,最后在頂層進行元件例化,正確實現(xiàn)了編碼和解碼的功能. 本文首先介紹相關的數(shù)字通信背景;接著提出糾錯碼的設計方案,介紹RS(31,15)碼的編譯碼算法和邏輯電路的實現(xiàn)方法,RTL代碼編寫和邏輯仿真以及時序仿真,并討論了FPGA設計的一般性準則以及高速數(shù)字電路設計的一些常用方法和注意事項;最后設計基于FPGA的硬件電路平臺,并利用靜態(tài)和動態(tài)的方法對編解碼算法進行測試. 通過對編碼和解碼算法的充分理解,本人使用Verilog HDL語言對算法進行了RTL描述,在Altera公司Cyclone系列FPGA平臺上面實現(xiàn)了編碼和解碼算法. 其中,編碼的最高工作頻率達到158MHz,解碼的最高工作頻率達到91MHz.在進行硬件調試的時候,整個系統(tǒng)工作在30MHz的時鐘頻率下,通過了硬件上的靜態(tài)測試和動態(tài)測試,并能夠正確實現(xiàn)預期的糾錯功能.

    標簽: FPGA 保密通信 RS編解碼

    上傳時間: 2013-07-01

    上傳用戶:liaofamous

  • C語言深度解剖.pdf

    C語言深度解剖.pdf 對c語言的學習,更深入挖掘c語言的秘密。本書由作者結合自身多年嵌入式c語言開發(fā)經驗和平時講解c語言的心得體會整理而成,其中有很多作者獨特的見解或看法。由于并不是從頭到尾講解c語言的基礎知識,所以本書并不適用于c語言零基礎的讀者,其內容要比一般的c語言圖書深得多、細致得多,其中有很多問題是各大公司的面試或筆試題。 本書適合廣大計算機系學生、初級程序員參考學習,也適合計算機系教師、中高級程序員參考使用。

    標簽: C語言

    上傳時間: 2013-07-05

    上傳用戶:nanxia

  • 基于DVD應用的RS編譯碼器的研究

    糾錯碼技術是一種通過增加一定冗余信息來提高信息傳輸可靠性的有效方法。RS碼是一種典型的糾錯碼,在線性分組碼中,它具有最強的糾錯能力,既能糾正隨機錯誤,也能糾正突發(fā)錯誤,在深空通信、移動通信、磁盤陣列、光存儲及數(shù)字視頻廣播(DVB)等系統(tǒng)中具有廣泛的應用。 DVD是一種高容量的存儲媒質。DVD技術的應用很廣泛,在數(shù)字技術中占有重要地位。DVD系統(tǒng)中采用里德-所羅門乘積碼(RS-PC:Reed-Solomon ProductCode)進行糾錯,RS碼譯碼器在伺服芯片中具有重要作用。 FPGA在開發(fā)階段具有安全、方便、可隨時修改設計等不可替代的優(yōu)點,在電子系統(tǒng)中采用FPGA可以極大的提升硬件系統(tǒng)設計的靈活性,可靠性,同時提高硬件開發(fā)的速度和降低系統(tǒng)的成本。FPGA的固有優(yōu)點使其得到越來越廣泛的應用,F(xiàn)PGA設計技術也被越來越多的設計人員所掌握。 本文首先介紹了編碼理論和常用的RS編譯碼算法,提出RS編碼器實現(xiàn)方案,詳細分析了譯碼器的ME算法和改進BM算法的實現(xiàn),針對ME算法提出了一種流水線結構的糾刪糾錯RS譯碼器實現(xiàn)方案,在譯碼器復雜度和延時上作了折衷,降低了譯碼器的復雜度并提高了最高工作頻率,利用有限域乘法器的特性對編譯碼電路進行優(yōu)化。這些技術的采用大大的提高了RS編譯碼器的效率,節(jié)省了RS編譯碼器占用的資源。在Xilinx公司的Virtex-II系列FPGA上設計并成功實現(xiàn)了RS(208,192)編譯碼器。

    標簽: DVD RS編譯碼

    上傳時間: 2013-07-20

    上傳用戶:xinshou123456

  • Visual C++ 2010入門教程

    《Visual C++ 2010入門教程》系列,用來幫助初學者。剛開始學的時候是很痛苦的,這個我深有體會,特別是身邊還沒有人能夠指導一二的。內容主要涵蓋在Windows下面使用C++進行開發(fā)的常見內容,Visual Studio 2010的使用,如何創(chuàng)建新項目,如何調試,如果配置項目屬性等等,另外還會介紹Visual C++ 2010中新加如的一些內容,包括一些新的STL組建,一些新的語法支持等等。-"

    標簽: Visual 2010 入門教程

    上傳時間: 2013-05-25

    上傳用戶:maizezhen

  • Verilog HDL 綜合實用教程

    ·  內容提要 本書的鮮明特色在于幫助讀者全面、正確地理解Verilog硬件描述語言的綜合。本書以電路綜合為目標,針對各種語言結構逐一討論了其可綜合性、仿真與綜合時的語義差別以及相關的各種相關的各種用法,給出了大量示例,對各種似是而非的用法作了對比,指出了其語義差別和所綜合出的電路在功能上的差異。本書的另一特色在于詳細介紹了設計模型的優(yōu)化技術和驗證技術。本書內容全面、深

    標簽: nbsp Verilog HDL 實用教程

    上傳時間: 2013-07-01

    上傳用戶:努力努力再努力

  • 高級ASIC芯片綜合

    ·【內容簡介】本書第2版描述了使用Synopsys工具進行ASIC芯片綜合、物理綜合、形式驗證和靜態(tài)時序分析的最新概念和技術,同時針對VDSM(超深亞微米)工藝的完整ASIC設計流程的設計方法進行了深入的探討。.本書的重點是使用Synopsys32具解決各種VDSM問題的實際應用。讀者將詳細了解有效處理復雜亞微米ASIC的設計方法,其重點是HDL的編碼風格、綜合和優(yōu)化、動態(tài)仿真、形式驗證、DFT掃描

    標簽: ASIC 芯片

    上傳時間: 2013-05-20

    上傳用戶:diets

  • Cadence 的中文使用手冊

    Cadence 的中文使用手冊。作為流行的EDA 工具之一Cadence 一直以來都受到了廣大EDA 工程師\r\n的青睞然而Cadence 的使用之繁瑣又給廣大初學者帶來了不少麻煩作為\r\n一位過來人本人對此深有體會本著為初學者拋磚引玉的目的本人特意編\r\n寫了這本小冊子將自己數(shù)年來使用Cadence 的經驗加以總結但愿會對各位\r\n同行有所幫助本冊子的本意在于為初學者指路故不會對個別工具進行很詳\r\n細的介紹只是對初學者可能經常使用的一些工具加以粗略的介紹其中可能\r\n還請各位同行加以指正

    標簽: Cadence 使用手冊

    上傳時間: 2013-09-05

    上傳用戶:jrsoft

  • genesis 2000 v9.1軟件下載

    enesis 2000 v9.1軟件可免費下載,但由cam之家提供制作,為綠化中文版。壓縮包里面有安裝說明與安裝視頻,注冊碼為:sx0397b10011。只要你的電腦有打印端口,完全可以安裝。非常方便。WINDOWS XP 系統(tǒng)是可以裝GENESIS2000的,不管什么版本,安裝文件不能放得太深,就是只能放在硬盤根目錄下面,要不然就無法啟動安裝程序,一閃而過。  

    標簽: genesis 2000 9.1 軟件

    上傳時間: 2013-10-18

    上傳用戶:hphh

  • 一種適用于射頻集成電路的抗擊穿LDMOS設計

    提出了一種具有深阱結構的RF LDMOS,該結構改善了表面電場分布,從而提高了器件的擊穿電壓。通過silvaco器件模擬軟件對該結構進行驗證,并對器件的摻雜濃度、阱寬、阱深、柵長進行優(yōu)化,結果表明,在保證LDMOS器件參數(shù)不變的條件下,采用深阱工藝可使其擊穿電壓提升50%以上。

    標簽: LDMOS 射頻集成電路 擊穿

    上傳時間: 2013-10-18

    上傳用戶:603100257

主站蜘蛛池模板: 桦川县| 东至县| 那坡县| 安图县| 登封市| 莱西市| 突泉县| 延边| 白城市| 霍林郭勒市| 莒南县| 广饶县| 莒南县| 观塘区| 济阳县| 鹤庆县| 楚雄市| 钟祥市| 东丰县| 台北市| 林西县| 普洱| 象山县| 莲花县| 永善县| 芷江| 抚松县| 乌苏市| 拜泉县| 滨海县| 新巴尔虎左旗| 景泰县| 台南市| 望城县| 湖口县| 洞口县| 尼勒克县| 巢湖市| 贡觉县| 华坪县| 乌兰县|