亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

液位信號(hào)

  • 8位電流模模數轉換器設計研究

    8位電流模模數轉換器設計研究 8位電流模模數轉換器設計研究

    標簽: 8位 電流模 模數轉換器

    上傳時間: 2013-06-21

    上傳用戶:kaixinxin196

  • 基于FPGA技術的星載高速復接器設計

    隨著空間科學任務的增加,需要處理的空間科學數據量激增,要求建立一個高速的空間數據連接網絡.高速復接器作為空間飛行器星上網絡的關鍵設備,其性能對整個空間數據網絡的性能起著重要影響.該文闡述了利用先入先出存儲器FIFO進行異步速率調整,應用VHDL語言和可編程門陣列FPGA技術,對多個信號源數據進行數據打包、信道選通調度和多路復接的方法.設計中,用VHDL語言對高速復接器進行行為級建模,為了驗證這個模型,首先使用軟件進行仿真,通過編寫testbench程序模擬FIFO的動作特點,對程序輸入信號進行仿真,在軟件邏輯仿真取得預期結果后,繼續設計硬件電路,設計出的實際電路實現了將來自兩個不同速率的信源數據(1394總線數據和1553B總線數據)復接成一路符合CCSDS協議的位流業務數據.在實驗調試中對FPGA的輸出數據進行檢驗,同時對設計方法進行驗證.驗證結果完全符合設計目標.應用硬件可編程邏輯芯片FPGA設計高速復接器,大幅度提高了數據的復接速率,可應用于未來的星載高速數據系統中,能夠完成在軌系統的數據復接任務.

    標簽: FPGA 星載 復接器

    上傳時間: 2013-07-17

    上傳用戶:wfl_yy

  • 基于FPGA的8位增強型CPU設計與驗證

    隨著信息技術的發展,系統級芯片SoC(System on a Chip)成為集成電路發展的主流。SoC技術以其成本低、功耗小、集成度高的優勢正廣泛地應用于嵌入式系統中。通過對8位增強型CPU內核的研究及其在FPGA(Field Programmable Gate Arrav)上的實現,對SoC設計作了初步研究。 在對Intel MCS-8051的匯編指令集進行了深入地分析的基礎上,按照至頂向下的模塊化的高層次設計流程,對8位CPU進行了頂層功能和結構的定義與劃分,并逐步細化了各個層次的模塊設計,建立了具有CPU及定時器,中斷,串行等外部接口的模型。 利用5種尋址方式完成了8位CPU的數據通路的設計規劃。利用有限狀態機及微程序的思想完成了控制通路的各個層次模塊的設計規劃。利用組合電路與時序電路相結合的思想完成了定時器,中斷以及串行接口的規劃。采用邊沿觸發使得一個機器周期對應一個時鐘周期,執行效率提高。使用硬件描述語言實現了各個模塊的設計。借助EDA工具ISE集成開發環境完成了各個模塊的編程、調試和面向FPGA的布局布線;在Synplify pro綜合工具中完成了綜合;使用Modelsim SE仿真工具對其進行了完整的功能仿真和時序仿真。 設計了一個通用的擴展接口控制器對原有的8位處理器進行擴展,加入高速DI,DO以及SPI接口,增強了8位處理器的功能,可以用于現有單片機進行升級和擴展。 本設計的CPU全面兼容MCS-51匯編指令集全部的111條指令,在時鐘頻率和指令的執行效率指標上均優于傳統的MCS-51內核。本設計以硬件描述語言代碼形式存在可與任何綜合庫、工藝庫以及FPGA結合開發出用戶需要的固核和硬核,可讀性好,易于擴展使用,易于升級,比較有實用價值。本設計通過FPGA驗證。

    標簽: FPGA CPU 8位 增強型

    上傳時間: 2013-04-24

    上傳用戶:jlyaccounts

  • 基于FPGA的32位浮點數據FFT及IFFT的設計與實現

    FFT/IFFT是時域信號與頻域信號之間轉換的基本運算,是數字信號處理的核心工具之一,因此,它廣泛地應用于許多領域。在數字化的今天,不論是在通信領域還是在圖像處理領域,對數字信號處理的速度、精度和實時性要求不斷提高。為滿足不斷提高的要求,國內外不斷地推出各種FFT/IFFT處理器,主要處理器有ASIC、DSP芯片、FPGA等。由于FPGA具有可反復編程的特點及豐富資源,所以它受到廣泛的關注。 本論文就是一種基于FPGA實現浮點型數據的FFT及IFFT處理器,該處理器使用A1tera公司的Stratix Ⅱ系列的FPGA芯片。它主要采用流水線結構,這種結構可以使各級運算并行處理,對輸入進來的數據進行連續處理,提高了運算速度,滿足了系統的實時性要求;另外處理器所處理的數據是32位浮點型的,因此它同時提高了運算的精度。

    標簽: FPGA IFFT FFT 浮點

    上傳時間: 2013-07-12

    上傳用戶:cuicuicui

  • 華為7號信令教材

    華為7號信令教材,最詳細版本,學習者最想要找的就是這個啦。

    標簽: 華為 信令 教材

    上傳時間: 2013-07-20

    上傳用戶:wanghui2438

  • 基于ARM和Linux的半自動生化分析儀的研究與設計

    生化分析儀是醫療機構進行臨床診斷所必須的儀器之一。它通過對血液等人體體液的分析來測定諸如葡萄糖、膽固醇等生化指標,這些常規生化指標可以幫助醫生診斷疾病。生化分析儀在臨床診斷和化學檢驗中具有重要作用。 目前的半自動生化分析儀多以8位單片機為中央處理器,限制了儀器的性能。本文將嵌入式技術應用于生化分析儀的研制當中,選用了32位的ARM9處理器$3C2410A,嵌入Linux操作系統,搭建ARM+Linux的平臺,設計了智能型半自動生化分析儀。 本文介紹了生化分析儀的原理——朗伯.比爾定律及其核心部件——光電比色計。對半自動生化分析儀的整體架構進行了說明。 半自動生化分析儀硬件結構上由電源、時鐘、復位電路,存儲器系統,液路控制系統,光路控制系統,恒溫控制系統(包括溫度測量和溫度控制),數據采集系統,人機交互系統(包括鍵盤、觸摸屏、液晶顯示器LCD和微型打印機)和其他一些接口等組成,對于這些外圍硬件模塊本文給出了詳細設計。 在半自動生化分析儀軟件設計方面,本文詳細介紹了交叉編譯調試環境的建立,引導裝載程序U-Boot的移植,Linux內核的裁減與移植,設備驅動程序的設計,文件系統的建立與移植,應用程序的編寫與移植。 本生化分析儀的功能包括MiniGUI圖形用戶界面、運動控制、溫度控制、數據處理、打印功能及SQLite數據庫管理等。該新型半自動生化分析儀使用方便,性價比高,適用于國內的中小型醫療機構。

    標簽: Linux ARM 半自動 生化分析儀

    上傳時間: 2013-04-24

    上傳用戶:ca05991270

  • 海信HDP2919彩電電路圖

    海信HDP2919彩電電路圖海信HDP2919彩色電視機電路圖,海信HDP2919彩電圖紙,海信HDP2919原理圖。

    標簽: 2919 HDP 海信 彩電電路圖

    上傳時間: 2013-06-18

    上傳用戶:黃華強

  • 基于FPGA的32位RISC處理器設計與實現

    隨著SOC技術、IP技術以及集成電路技術的發展,RISC軟核處理器的研究與開發設計開始受到了人們的重視。基于FPGA的RISC軟核處理器在各個行業開始得到了廣泛的應用,特別是在一些基于FPGA的嵌入式系統中有著越來越廣泛的應用前景。 該論文在研究了大量國內外技術文獻的基礎上,總結了RISC處理器發展的現狀與水平。認真分析了RISC處理器的基本結構,包括總線結構,流水線處理的原理,以及流水線數據通路和流水線控制的原理;并詳細分析了該設計采用的指令集——MIPS指令集的內在結構。設計出了一個32位RISC軟核處理器,這個軟核處理器采用五級流水線結構,能完成加法、減法、邏輯與、邏輯或、左移右移等算術邏輯操作,以及它們的組合操作。通過軟件仿真和在Altera的FPGA開發板上進行驗證,證明了所設計的32位RISC處理器能準確的執行所選用的MIPS指令集,運行速度能達到30MHz,功能良好。 通過對所設計對象特點及其可行性的研究,選用了Altera公司QuartusⅡ軟件作為設計與仿真驗證的環境。在設計方法上,該課題采用了自頂向下的設計方法。在設計過程中采用了邊設計邊驗證這種設計與驗證相結合的設計流程,大大提高了設計的可靠性。該課題在設計過程中還提出了兩個有效的設計思路:第一是在32位寄存器的設計中利用FPGA的內部RAM資源來設計,減少了傳輸延時,提高了運行速度,并大大減少了對FPGA內部資源的占用;第二是在系統架構上采用了柔性化的設計方法,使得設計可以根據實際的需求適當的增減相應的部件,以達到需求與性能的統一。這兩個方法都有效地解決了設計中出現的問題,提高了處理器的性能。

    標簽: FPGA RISC 處理器

    上傳時間: 2013-07-21

    上傳用戶:caozhizhi

  • 常模算法的FPGA實現

    常模信號是一類非常重要的信號,而專門應用于常模信號的常模算法[1]具有復雜度較低、實現起來比較簡單、對陣列模型的偏差不敏感等顯著的優點。因此,常模算法引起了眾多學者的廣泛關注。近年來,常模算法在多用戶檢測領域[2]的研究越來越受到諸多學者的關注。不僅如此,常模算法在其他領域也是備受矚目,如常模算法在盲均衡以及波束形成等領域的應用也是目前研究的熱點。除此之外,常模算法已經不僅僅局限在應用于常模信號,也可應用于多模信號[3]等。 本文對常模算法在多用戶檢測領域的應用以及FPGA[4]實現作了較多的研究工作,共分六章進行闡述。第一章為緒論,介紹了論文相關背景和本文的結構;第二章首先對常模算法作了理論分析,并改進了傳統的2-2型常模算法,我們稱之為M2-2CMA,它在誤碼率性能上有一些改善;之后在MATLAB平臺上搭建了仿真平臺,分析了常模算法在多用戶檢測中的應用;第三章研究了相關文獻,簡單介紹了FPGA概念及其設計流程和設計方法,并對VerilogHDL以及Quartus軟件做了簡要介紹;第四章則詳細介紹了常模算法的FPGA實現,用一種基于統計數據的方法確定了數據位長及精度,提出了其實現的系統框圖,并詳細闡述了各主要模塊的設計與實現,同時給出了最后的報告文件以及最高數據處理速度;第五章則在MATLAB平臺和QuartuslI的基礎上搭建了一個仿真平臺,借助于平臺分析了2-2型常模算法移植到FPGA平臺后的性能,對不同的精度對系統性能的影響做了討論,也統計了不同信噪比、多址干擾下的誤碼率性能。最后一章是對全文的總結和對未來的展望。

    標簽: FPGA 算法

    上傳時間: 2013-06-23

    上傳用戶:hzy5825468

  • 基于FPGA的64位CPU驗證平臺的建立

    現代IC設計中,隨著設計規模的擴大和復雜度的增長,驗證成為最嚴峻的挑戰之一。在現代ASIC設計中,很難用單一的驗證方法來對復雜芯片進行有效的驗證,為了將設計錯誤減少到可接受的最小量,需要將一系列的驗證方法和工具結合起來。 在64位全定制嵌入式CPU設計過程中,使用了多種驗證技術和方法,并將FPGA驗證作為ASIC驗證的重要補充,加強了設計正確的可靠性。 論文首先介紹了64位CPU的結構,結合選用的Xilinx的Virtex

    標簽: FPGA CPU

    上傳時間: 2013-04-24

    上傳用戶:003030

主站蜘蛛池模板: 上栗县| 芷江| 景谷| 舒城县| 睢宁县| 天柱县| 永春县| 登封市| 甘肃省| 霍邱县| 朝阳区| 尉犁县| 左权县| 安龙县| 上饶县| 承德县| 广南县| 石阡县| 永泰县| 师宗县| 英山县| 蚌埠市| 哈尔滨市| 綦江县| 青海省| 宜黄县| 孟津县| 府谷县| 靖州| 长丰县| 锡林郭勒盟| 安顺市| 改则县| 尉犁县| 栾川县| 五莲县| 饶阳县| 商南县| 济源市| 巴马| 德化县|