北大青鳥(niǎo)消防主機(jī)使用說(shuō)明書(shū) 可指導(dǎo)操作人員對(duì)消防主機(jī)進(jìn)行有效的編程 使用 排除故障 報(bào)警信息消除 查看等
上傳時(shí)間: 2022-07-04
上傳用戶(hù):
松江飛繁編程軟件 ,3208 用于消防系統(tǒng) 學(xué)習(xí)編程與主機(jī)信息傳輸。適合新手自學(xué)或調(diào)試
標(biāo)簽: 松江飛繁編程軟件
上傳時(shí)間: 2022-07-08
上傳用戶(hù):
基于FPGA的恒虛警(CFAR)算法
上傳時(shí)間: 2022-07-08
上傳用戶(hù):
雷達(dá)信號(hào)處理是雷達(dá)系統(tǒng)的重要組成部分。在數(shù)字信號(hào)處理技術(shù)飛速發(fā)展的今天,雷達(dá)信號(hào)處理中也普遍使用數(shù)字信號(hào)處理技術(shù)。而現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)在數(shù)字信號(hào)處理中的廣泛應(yīng)用,使得FPGA在雷達(dá)信號(hào)處理中也占據(jù)了重要地位。 針對(duì)雷達(dá)信號(hào)處理的設(shè)計(jì)與實(shí)現(xiàn),本文在以下兩個(gè)方面展開(kāi)研究: 一方面以線性調(diào)頻信號(hào)(LFM)為例,分別對(duì)幾種基本的雷達(dá)信號(hào)處理,如正交相干檢波、脈沖壓縮、動(dòng)目標(biāo)顯示(MTI)/動(dòng)目標(biāo)檢測(cè)(MTD)和恒虛警(CFAR)詳細(xì)地闡述了其原理,在此基礎(chǔ)上給出了其經(jīng)常采用的實(shí)現(xiàn)方法,并在MATLAB環(huán)境中對(duì)各個(gè)環(huán)節(jié)進(jìn)行了參數(shù)化仿真,詳盡地給出了各環(huán)節(jié)的仿真波形圖。針對(duì)仿真結(jié)果,直觀形象地說(shuō)明了不同實(shí)現(xiàn)方法的優(yōu)劣。 另一方面結(jié)合MATLAB仿真結(jié)果,給出利用FPGA實(shí)現(xiàn)雷達(dá)信號(hào)處理的方案。在Xilinx ISE6.3i軟件集成環(huán)境下,通過(guò)對(duì)Xilinx提供的IP核的調(diào)用,并與VHDL語(yǔ)言相結(jié)合,完成雷達(dá)信號(hào)處理的FPGA實(shí)現(xiàn)。
標(biāo)簽: FPGA 雷達(dá)信號(hào) 處理系統(tǒng)
上傳時(shí)間: 2013-06-08
上傳用戶(hù):qweqweqwe
國(guó)外信號(hào)完整性的經(jīng)典之作,中文譯本 本書(shū)全面論述了信號(hào)完警性問(wèn)題,主要講述了信號(hào)完整性和物理設(shè)概念,帶寬、電感和特性阻抗的實(shí)質(zhì)含義,電阻、電容、電感和阻擾的相關(guān)分析,解決信號(hào)完整性問(wèn)題的四個(gè)實(shí)用技術(shù)手段,物理互連世計(jì)對(duì)信號(hào)完格性的影響,數(shù)學(xué)推導(dǎo)背后隱藏的解決方案,以及改進(jìn)信號(hào)完整推薦的設(shè)計(jì)準(zhǔn)則等。該書(shū)與其他大多數(shù)同類(lèi)書(shū)籍相比更強(qiáng)調(diào)直觀理解、實(shí)用工具和工程實(shí)踐,它以入門(mén)式的切入方式,使得讀者很容易認(rèn)識(shí)到物理互連影響電氣性能的實(shí)質(zhì),從而可以盡快掌握信號(hào)完整性設(shè)計(jì)技術(shù)。本書(shū)作者以實(shí)踐專(zhuān)家的視角指出了造成信號(hào)完整性問(wèn)題的根源,特別給出了在設(shè)計(jì)前期階段的問(wèn)題解決方案,這是面向電子工業(yè)界的設(shè)技工程師和產(chǎn)品負(fù)責(zé)人的一本具有實(shí)用價(jià)值的參考書(shū),其目的在于幫助也們?cè)谛盘?hào)完整性問(wèn)題出現(xiàn)之前能提前發(fā)現(xiàn)并及早加以解決,同時(shí)也可作為相關(guān)專(zhuān)業(yè)水本科生及研究生的教學(xué)指導(dǎo)用書(shū)
標(biāo)簽: 信號(hào)完整性 分
上傳時(shí)間: 2013-04-24
上傳用戶(hù):bangbangbang
雷達(dá)信號(hào)處理是雷達(dá)系統(tǒng)的重要組成部分。在數(shù)字信號(hào)處理技術(shù)飛速發(fā)展的今天,雷達(dá)信號(hào)處理中也普遍使用數(shù)字信號(hào)處理技術(shù)。而現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)在數(shù)字信號(hào)處理中的廣泛應(yīng)用,使得FPGA在雷達(dá)信號(hào)處理中也占據(jù)了重要地位。 針對(duì)脈壓雷達(dá)信號(hào)處理的FPGA實(shí)現(xiàn),本文在以下幾個(gè)方面展開(kāi)研究: 首先對(duì)幾種主要的脈沖壓縮信號(hào)進(jìn)行了詳細(xì)的分析,得出了各種信號(hào)的特點(diǎn)及其處理方式;并比較了各種方式的優(yōu)缺點(diǎn)。 其次對(duì)幾種基本的雷達(dá)信號(hào)處理如脈沖壓縮、動(dòng)目標(biāo)檢測(cè)(MTD)、恒虛警(CFAR)等詳細(xì)地闡述了其原理;列舉了各種信號(hào)處理經(jīng)常采用的實(shí)現(xiàn)方法,對(duì)各種方法進(jìn)行了比較研究;并針對(duì)線性調(diào)頻信號(hào)在MATLAB環(huán)境中對(duì)雷達(dá)回波信號(hào)處理進(jìn)行仿真。 接下來(lái),在Xilinx ISE6.3i軟件集成環(huán)境下,通過(guò)對(duì)Xilinx提供的免費(fèi)IP核的調(diào)用,并與VHDL語(yǔ)言相結(jié)合,進(jìn)行雷達(dá)信號(hào)處理的FPGA實(shí)現(xiàn)。
標(biāo)簽: FPGA 雷達(dá)信號(hào)處理 系統(tǒng)設(shè)計(jì)
上傳時(shí)間: 2013-06-24
上傳用戶(hù):lingzhichao
隨著城市高層建筑的發(fā)展,建筑的消防安全性越來(lái)越引起人們的重視。火災(zāi)報(bào)警系統(tǒng)是建筑自動(dòng)化系統(tǒng)中重要的組成部分,它利用各種探測(cè)器來(lái)檢測(cè)火情,對(duì)火災(zāi)的發(fā)生進(jìn)行及時(shí)準(zhǔn)確的報(bào)警,并控制各種滅火設(shè)備進(jìn)行自動(dòng)滅火和對(duì)相關(guān)設(shè)備進(jìn)行聯(lián)動(dòng)控制。傳統(tǒng)的火災(zāi)報(bào)警系統(tǒng)采用微機(jī)中心處理方式,每個(gè)控制中心處理2000至8000個(gè)探測(cè)單元的信息,系統(tǒng)的實(shí)時(shí)性與穩(wěn)定性的提升受到控制中心的數(shù)據(jù)處理能力和網(wǎng)絡(luò)通信速率的限制。 基于這一現(xiàn)狀,本文提出了基于ARM與uC/OS-Ⅱ的網(wǎng)絡(luò)火災(zāi)報(bào)警系統(tǒng)。將控制中心的數(shù)據(jù)處理任務(wù)交由各控制單元,引入嵌入式操作系統(tǒng)對(duì)任務(wù)進(jìn)行管理,同時(shí)引入TCP/IP協(xié)議棧實(shí)現(xiàn)網(wǎng)絡(luò)功能,利用Internet來(lái)進(jìn)行信息傳輸。 本文設(shè)計(jì)了基于ARM的控制單元硬件平臺(tái),并進(jìn)行了硬件模塊測(cè)試。ARM作為32位RISC芯片的領(lǐng)導(dǎo)者,具有很高的處理能力,同時(shí)其成本較低,十分適用于作為系統(tǒng)中的控制單元,從硬件上保證了系統(tǒng)的數(shù)據(jù)處理能力與火災(zāi)報(bào)警的實(shí)時(shí)性。 在軟件上,本文移植了uC/OS-Ⅱ作為系統(tǒng)的軟件平臺(tái),編寫(xiě)了啟動(dòng)與移植相關(guān)代碼,并做了移植測(cè)試。uC/OS-Ⅱ作為開(kāi)源的嵌入式實(shí)時(shí)操作系統(tǒng),擁有極為精簡(jiǎn)的內(nèi)核和出色的實(shí)時(shí)性與可靠性,作為控制單元的操作系統(tǒng)平臺(tái)對(duì)任務(wù)進(jìn)行管理與調(diào)度,從軟件上保證了系統(tǒng)的穩(wěn)定性與可靠性。 最后,本文在ARM和uC/OS-Ⅱ的基礎(chǔ)上實(shí)現(xiàn)了網(wǎng)絡(luò)協(xié)議棧LwIP的移植,進(jìn)行了計(jì)算機(jī)通信測(cè)試。網(wǎng)絡(luò)協(xié)議棧的移植使控制單元通過(guò)Internet完成信息的傳輸與控制,提高網(wǎng)絡(luò)的擴(kuò)展性與健壯性,同時(shí)擺脫了專(zhuān)用網(wǎng)絡(luò)的傳輸速率與范圍的限制。 本文研究的系統(tǒng)具有分布智能化的特點(diǎn),多個(gè)嵌入式控制單元取代了控制中心火災(zāi)信息處理,降低了中心數(shù)據(jù)處理壓力和網(wǎng)絡(luò)通信壓力,平行的網(wǎng)絡(luò)結(jié)構(gòu)提高了系統(tǒng)的穩(wěn)定性,個(gè)別控制單元故障不會(huì)引起整個(gè)系統(tǒng)的崩潰,為基于這一思路的火災(zāi)報(bào)警系統(tǒng)建立了一個(gè)完整的軟硬件平臺(tái)。
標(biāo)簽: uCOS ARM 火災(zāi)報(bào)警 系統(tǒng)研究
上傳時(shí)間: 2013-04-24
上傳用戶(hù):Ten_Gallon_Head
隨著信息技術(shù)的飛速發(fā)展,人們對(duì)數(shù)據(jù)采集、信號(hào)處理的要求越來(lái)越高:不僅要求高速、高精度和高實(shí)時(shí),還要求數(shù)據(jù)采集,處理設(shè)備便攜化、網(wǎng)絡(luò)化和智能化,并具有友好的人機(jī)界面。傳統(tǒng)的8/16位單片機(jī)因資源極度受限,難以滿(mǎn)足上述要求;而傳統(tǒng)的信號(hào)處理過(guò)程都是依賴(lài)于PC完成,則存在著安裝麻煩、價(jià)格昂貴且電磁兼容性差等缺點(diǎn)。 嵌入式系統(tǒng)是一個(gè)快速發(fā)展的領(lǐng)域,嵌入式系統(tǒng)的研究?jī)?nèi)容涉及到計(jì)算機(jī)學(xué)科的各個(gè)方面。將嵌入式系統(tǒng)引入雷達(dá)信號(hào)處理系統(tǒng),能極大的提高系統(tǒng)的實(shí)時(shí)性和靈活性。本文的研究正是基于ARM的雷達(dá)信號(hào)處理系統(tǒng)。 本文在對(duì)線性調(diào)頻連續(xù)波雷達(dá)測(cè)速測(cè)距研究的基礎(chǔ)上,討論了一種軟硬件配置靈活、結(jié)構(gòu)精簡(jiǎn)的雷達(dá)信號(hào)處理系統(tǒng),其硬件平臺(tái)以ARM處理器,可編程邏輯器件FPGA,和DSP為核心,擴(kuò)展了UART、LCD、網(wǎng)口、IDE、觸摸屏、PS/2和USB等外圍接口,可實(shí)現(xiàn)對(duì)線性調(diào)頻連續(xù)波雷達(dá)回波信號(hào)進(jìn)行數(shù)據(jù)采集、脈沖壓縮、恒虛警檢測(cè)、航跡相關(guān),航跡顯示等處理,相關(guān)數(shù)據(jù)的存儲(chǔ)。在軟件設(shè)計(jì)方面,完成Bootloader,Linux2.4操作系統(tǒng)在系統(tǒng)上的移植,在此基礎(chǔ)上對(duì)實(shí)現(xiàn)了對(duì)網(wǎng)口、IDE、LCD等模塊的驅(qū)動(dòng)程序編寫(xiě),并在MiniGUI上進(jìn)行基于顯示終端需求的圖形用戶(hù)界面開(kāi)發(fā)。
標(biāo)簽: ARM 雷達(dá)信號(hào) 處理系統(tǒng)
上傳時(shí)間: 2013-04-24
上傳用戶(hù):Shoen
在船舶交管系統(tǒng)中,雷達(dá)信息處理是最重要的組成部分。視頻回波處理中的雜波處理要求實(shí)時(shí)性很高,大約要在一個(gè)距離單元的時(shí)間(0.05-0.1us)內(nèi)完成。雜波處理如恒虛警處理本身比較復(fù)雜,這類(lèi)處理過(guò)程又要求快速,圖像顯示系統(tǒng)要求及時(shí)的把接收到的雷達(dá)方位數(shù)據(jù)從極坐標(biāo)轉(zhuǎn)換成直角坐標(biāo)。在軟件上實(shí)現(xiàn)這些算法雖然精度可以達(dá)到,但是實(shí)時(shí)性問(wèn)題不能滿(mǎn)足。因此這類(lèi)問(wèn)題多采用高速專(zhuān)用數(shù)字設(shè)備來(lái)實(shí)現(xiàn)。FPGA在數(shù)字信號(hào)處理領(lǐng)域有非常廣闊的應(yīng)用前景,以其優(yōu)良的性能在數(shù)字信號(hào)處理中發(fā)揮了重大的作用。CORDIC算法可以在硬件上以很高的精度實(shí)現(xiàn)一些函數(shù)和運(yùn)算。針對(duì)以上幾點(diǎn),本文提出了利用CORDIC算法,基于FPGA來(lái)實(shí)現(xiàn)雷達(dá)信號(hào)處理和圖像顯示的算法研究,用硬件來(lái)實(shí)現(xiàn)正弦、余弦、正切、乘法、除法、指數(shù)和對(duì)數(shù)等基本函數(shù)和運(yùn)算,把他們?cè)O(shè)計(jì)成為可重用的IP core,這樣可以滿(mǎn)足實(shí)時(shí)性和精度的問(wèn)題。從而在將來(lái)的算法研究中方便的調(diào)用,這樣在算法研究中可以節(jié)約大量的時(shí)間,在一定程度上降低研究的難度。 圍繞雷達(dá)信號(hào)處理和圖像顯示,本次課題設(shè)計(jì)主要做了如下工作: 1.對(duì)CORDIC算法進(jìn)行分析和研究,以及它在雷達(dá)信號(hào)處理和圖像顯示中的影響。 2.成功用硬件描述語(yǔ)言在Xilinx公司軟件ISE的環(huán)境下編寫(xiě)代碼,在Synplify和Modelsim上做了綜合和仿真。 3.對(duì)實(shí)驗(yàn)結(jié)果進(jìn)行精度和速度分析。 4.對(duì)雷達(dá)信號(hào)處理和圖像顯示的相關(guān)算法進(jìn)行分析和研究。 5.從實(shí)例分析IP core的特點(diǎn),對(duì)算法研究的影響和IP core在雷達(dá)信號(hào)處理和圖像顯示中的應(yīng)用。 最終在實(shí)踐環(huán)節(jié),成功利用CORDIC算法,在FPGA上實(shí)現(xiàn)可重用的IP core,這些IP core能夠以很高的精度實(shí)現(xiàn)一些基本函數(shù)和運(yùn)算,在雷達(dá)信號(hào)處理與圖像顯示中起到很大的作用。
標(biāo)簽: FPGA 雷達(dá)信號(hào)處理 圖像顯示
上傳時(shí)間: 2013-07-16
上傳用戶(hù):steele
隨著信號(hào)處理技術(shù)的進(jìn)步和電子技術(shù)的發(fā)展,雷達(dá)信號(hào)偵察接收機(jī)逐漸從模擬體制向數(shù)字體制轉(zhuǎn)變。軟件無(wú)線電概念的提出,促使雷達(dá)偵察接收機(jī)朝大帶寬、全截獲方向發(fā)展,現(xiàn)有的串行信號(hào)處理體制已經(jīng)很難滿(mǎn)足系統(tǒng)要求。FPGA器件的出現(xiàn),為實(shí)現(xiàn)寬帶雷達(dá)信號(hào)偵察數(shù)字接收機(jī)提供了硬件支持。 本文結(jié)合FPGA芯片特點(diǎn),在前人研究基礎(chǔ)上,從算法和硬件實(shí)現(xiàn)兩方面,對(duì)雷達(dá)信號(hào)偵察數(shù)字接收機(jī)若干關(guān)鍵技術(shù)進(jìn)行了研究和創(chuàng)新,主要研究?jī)?nèi)容包括以下幾個(gè)方面。 1)給出了基于QuartusII/Matlab和ISE/ModelSim/Matlab的兩種FPGA設(shè)計(jì)聯(lián)合仿真技術(shù)。這種聯(lián)合仿真技術(shù),大大提高了基于FPGA的雷達(dá)信號(hào)偵察數(shù)字接收機(jī)的設(shè)計(jì)效率。 2)給出了一種基于FFT/IFFT的寬帶數(shù)字正交變換算法,并將該算法在FPGA中進(jìn)行了硬件實(shí)現(xiàn),設(shè)計(jì)可對(duì)600MHz帶寬內(nèi)的輸入信號(hào)進(jìn)行實(shí)時(shí)正交變換。 3)提出了一種全并行結(jié)構(gòu)FFT的FPGA實(shí)現(xiàn)方案,并將其在FPGA芯片中進(jìn)行了硬件實(shí)現(xiàn),設(shè)計(jì)能夠在一個(gè)時(shí)鐘周期內(nèi)完成32點(diǎn)并行FFT運(yùn)算,滿(mǎn)足了數(shù)字信道化接收機(jī)對(duì)數(shù)據(jù)處理速度的要求。 4)提出了一種自相關(guān)信號(hào)檢測(cè)FPGA實(shí)現(xiàn)方案,通過(guò)改變FIFO長(zhǎng)度改變自相關(guān)運(yùn)算點(diǎn)數(shù),實(shí)現(xiàn)了弱信號(hào)檢測(cè)。提出通過(guò)二次門(mén)限處理來(lái)消除檢測(cè)脈沖中的毛刺和凹陷,降低了虛警概率,提高了檢測(cè)結(jié)果的可靠性。 5)在單通道自相關(guān)信號(hào)檢測(cè)算法基礎(chǔ)上,提出采用三路并行檢測(cè),每路采用不同的相關(guān)點(diǎn)數(shù)和檢測(cè)門(mén)限,再綜合考慮三路檢測(cè)結(jié)果,得到最終檢測(cè)結(jié)果。給出了算法FPGA實(shí)現(xiàn)過(guò)程,并對(duì)設(shè)計(jì)進(jìn)行了聯(lián)合時(shí)序仿真,提高了檢測(cè)性能。 6)給出了一種利用FFT變換后的兩根最大譜線進(jìn)行插值的快速高精度頻率估計(jì)方法,并將該算法在FPGA硬件中進(jìn)行了實(shí)現(xiàn)。通過(guò)利用FFT運(yùn)算后的實(shí)/虛部最大值進(jìn)行插值,降低了硬件資源消耗、縮短了運(yùn)算延遲。 7)結(jié)合4)、5)、6)中的研究成果,完成了對(duì)雷達(dá)脈沖信號(hào)到達(dá)時(shí)間、終止時(shí)間、脈沖寬度和脈沖頻率的估計(jì),最終在一塊FPGA芯片內(nèi)實(shí)現(xiàn)了一個(gè)精簡(jiǎn)的雷達(dá)信號(hào)偵察數(shù)字接收機(jī),并在微波暗室中進(jìn)行了測(cè)試。
標(biāo)簽: FPGA 雷達(dá)信號(hào) 數(shù)字接收機(jī)
上傳時(shí)間: 2013-06-13
上傳用戶(hù):Divine
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1