亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

浮點乘法

  • 基于OMAP1510的mp3播放器設計

      第一章 序論……………………………………………………………6   1- 1 研究動機…………………………………………………………..7   1- 2 專題目標…………………………………………………………..8   1- 3 工作流程…………………………………………………………..9   1- 4 開發環境與設備…………………………………………………10   第二章 德州儀器OMAP 開發套件…………………………………10   2- 1 OMAP介紹………………………………………………………10   2-1.1 OMAP是什麼?…….………………………………….…10   2-1.2 DSP的優點……………………………………………....11   2- 2 OMAP Architecture介紹………………………………………...12   2-2-1 OMAP1510 硬體架構………………………………….…12   2-2.2 OMAP1510軟體架構……………………………………...12   2-2.3 DSP / BIOS Bridge簡述…………………………………...13   2- 3 TI Innovator套件 -- OMAP1510 ……………………………..14   2-2.1 General Purpose processor -- ARM925T………………...14   2-2.2 DSP processor -- TMS320C55x …………………………15   2-2.3 IDE Tool – CCS …………………………………………15   2-2.4 Peripheral ………………………………………………..16   第三章 在OMAP1510上建構Embedded Linux System…………….17   3- 1 嵌入式工具………………………………………………………17   3-1.1 嵌入式程式開發與一般程式開發之不同………….….17   3-1.2 Cross Compiling的GNU工具程式……………………18   3-1.3 建立ARM-Linux Cross-Compiling 工具程式………...19   3-1.4 Serial Communication Program………………………...20   3- 2 Porting kernel………………………………………………….…21   3-2.1 Setup CCS ………………………………………….…..21   3-2.2 編譯及上傳Loader…………………………………..…23   3-2.3 編譯及上傳Kernel…………………………………..…24   3- 3 建構Root File System………………………………………..…..26   3-3.1 Flash ROM……………………………………………...26   3-3.2 NFS mounting…………………………………………..27   3-3.3 支援NFS Mounting 的kernel…………………………..27   3-3.4 提供NFS Mounting Service……………………………29   3-3.5 DHCP Server……………………………………………31   3-3.6 Linux root 檔案系統……………………………….…..32   3- 4 啟動及測試Innovator音效裝置…………………………..…….33   3- 5 建構支援DSP processor的環境…………………………...……34   3-5.1 Solution -- DSP Gateway簡介……………………..…34   3-5.2 DSP Gateway運作架構…………………………..…..35   3- 6 架設DSP Gateway………………………………………….…36   3-6.1 重編kernel……………………………………………...36   3-6.2 DEVFS driver…………………………………….……..36   3-6.3 編譯DSP tool和API……………………………..…….37   3-6.4 測試……………………………………………….…….37   第四章 MP3 Player……………………………………………….…..38   4- 1 MP3 介紹………………………………………………….…….38   4- 2 MP3 壓縮原理……………………………………………….….39   4- 3 Linux MP3 player – splay………………………………….…….41   4.3-1 splay介紹…………………………………………….…..41   4.3-2 splay 編譯………………………………………….…….41   4.3-3 splay 的使用說明………………………………….……41   第五章 程式改寫………………………………………………...…...42   5-1 程式評估與改寫………………………………………………...…42   5-1.1 Inter-Processor Communication Scheme…………….....42   5-1.2 ARM part programming……………………………..…42   5-1.3 DSP part programming………………………………....42   5-2 程式碼………………………………………………………..……43   5-3 雙處理器程式開發注意事項…………………………………...…47   第六章 效能評估與討論……………………………………………48   6-1 速度……………………………………………………………...48   6-2 CPU負載………………………………………………………..49   6-3 討論……………………………………………………………...49   6-3.1分工處理的經濟效益………………………………...49   6-3.2音質v.s 浮點與定點運算………………………..…..49   6-3.3 DSP Gateway架構的限制………………………….…50   6-3.4減少IO溝通……………….………………………….50   6-3.5網路掛載File System的Delay…………………..……51   第七章 結論心得…

    標簽: OMAP 1510 mp3 播放器

    上傳時間: 2013-10-14

    上傳用戶:a471778

  • 實習目的 本實驗將練習如何運用 DSP EVM 產生弦波。使學生能夠加深瞭解 TMS320C6701 EVM 發展系統的基本操作

    實習目的 本實驗將練習如何運用 DSP EVM 產生弦波。使學生能夠加深瞭解 TMS320C6701 EVM 發展系統的基本操作,及一些周邊的運作。 藉由產生弦波的實驗,學習如何使用硬體及軟體。在軟體部份,使 用 Code Composer Studio(CCS) ,包含 C 編輯器、連接器(linker)和 TI 所提供的C源始碼偵錯器(debugger) 。在硬體部份包括TMS320C67 的 浮點 DSP 和在 EVM 板子上的類比晶片。

    標簽: EVM C6701 320C 6701

    上傳時間: 2016-05-05

    上傳用戶:sclyutian

  • 中文版-數字信號處理的FPGA實現(第4版)

    1.1  數字信號處理技術概述  1.2  FPGA技術    1.2.1  按顆粒度分類    1.2.2  按技術分類    1.2.3  FPL的基準  1.3  DSP的技術要求  1.4  設計實現    1.4.1  FPGA的結構    1.4.2  Altera EP4CE115F29C7    1.4.3  案例研究:頻率合成器    1.4.4  用知識產權內核進行設計  1.5  練習第2章  計算機算法  2.1  計算機算法概述  2.2  數字表示法    2.2.1  定點數    2.2.2  非傳統定點數    2.2.3  浮點數  2.3  二進制加法器    2.3.1  流水線加法器    2.3.2  模加法器  2.4  二進制乘法器  2.5  二進制除法器    2.5.1  線性收斂的除法算法    2.5.2  快速除法器的設計    2.5.3  陣列除法器  2.6  定點算法的實現  2.7  浮點算法的實現    2.7.1  定點數到浮點數的格式轉換    2.7.2  浮點數到定點數的格式轉換    2.7.3  浮點數乘法    2.7.4  浮點數加法    2.7.5  浮點數除法    2.7.6  浮點數倒數    2.7.7  浮點操作集成    2.7.8  浮點數合成結果  2.8  MAC與SOP    2.8.1  分布式算法基礎    2.8.2  有符號的DA系統    2.8.3  改進的DA解決方案  2.9  利用CORDIC計算特殊函數  2.10  用MAC調用計算特殊函數    2.10.1  切比雪夫逼近    2.10.2  三角函數的逼近    2.10.3  指數函數和對數函數的逼近    2.10.4  平方根函數的逼近  2.11  快速幅度逼近  練習第3章  FIR數字濾波器  3.1  數字濾波器概述  3.2  FIR理論    3.2.1  具有轉置結構的FIR濾波器    3.2.2  FIR濾波器的對稱性……第4章  IIR數字濾波器第5章  多級信號處理第6章  傅立葉變換第7章  通信系統第8章  自適應系統第9章  微處理器設計**0章  圖像和視頻處理

    標簽: fpga 數字信號處理

    上傳時間: 2022-06-11

    上傳用戶:

  • 用匯編寫的矩陣乘法和IEEE浮點數轉換

    用匯編寫的矩陣乘法和IEEE浮點數轉換

    標簽: IEEE 匯編 乘法 矩陣

    上傳時間: 2014-01-07

    上傳用戶:mhp0114

  • 該算法可以實現任意大小的整數或浮點數的乘法

    該算法可以實現任意大小的整數或浮點數的乘法

    標簽: 算法 整數 乘法 浮點數

    上傳時間: 2013-12-26

    上傳用戶:水口鴻勝電器

  • 用FPGA實現帶硬件浮點運算器的8051

    8051系列是至今為止最成功的單片機之一,在FPGA平臺上研究帶硬件浮點運算器的8051是對其在SoC及專用化的方向上的一次邁進。文章首先介紹了8051的基本架構,包括硬件模塊、指令系統、內存分配以及基本外設。然后講解了在設計8051時如何劃分模塊,每個模塊的功能與設計,同時也介紹了如何設計流水線來加速8051的處理速度。對于浮點運算器,文章介紹了IEEE浮點數的表示方法,包括各種特殊值的表示方法以及作用。在探討浮點運算器設計的時候首先是給出了模塊的劃分及其實現的功能,然后以生動的實例介紹了加減乘除四種浮點運算的算法。在介紹完8051與浮點運算器設計以后,文章介紹了如何將浮點運算器集成到8051上,包括硬件上的數據線接口和控制線接口,以及軟件中如何運用硬件浮點運算器。最后文章給出了此設計在ModelSim上的仿真結果以及在CyclonelIFPGA芯片上的驗證過程,可以清楚地看到,與KeilC51軟件庫的浮點運算相比,加法運算從186個時鐘周期減少到4個時鐘周期,減法運算從200個時鐘周期減少到4個時鐘周期,乘法運算從241個時鐘周期減少到4個時鐘周期,而除法則由原來的¨lO個時鐘周期減少到4個時鐘周期,可見硬件浮點運算器使8051在運算能力上有了質的提高。 筆者也在“Google”和“百度”搜索引擎上,以及“維普數據論文網’’上搜索過,都沒有發現有類似的設計,帶硬件浮點運算器的8051可謂是一次創新,希望在實際應用中能有用武之地。

    標簽: FPGA 8051 硬件 浮點運算器

    上傳時間: 2013-04-24

    上傳用戶:13081287919

  • 浮選機液位在線檢測分析與神經網絡預測研究

    提出了一種基于BP神經網絡的浮選機液位穩定及液泡厚度的預測模型。預測模型主要以攪拌槽輸出的礦漿流量,掃選輸入流量,精選尾礦流量等為輸入量,以液泡厚度為輸出量,網絡隱含層單元個數與中心向量采用正交最小二乘法(OLS)。同時,在此基礎上在通過Matlab軟件來分析液泡厚度情況,并給出了預測及預警信息。從仿真的結果來看,符合預期的效果,對預防液位變化過大和保證液位穩定具有較大的參考價值和現實意義。

    標簽: 浮選機 在線檢測 液位

    上傳時間: 2013-10-22

    上傳用戶:haoxiyizhong

  • 寄存器和處理器模式(26-bit 體系) 寄存器和處理器模式(32-bit 體系) 程序狀態寄存器和操縱它的指令 寄存器裝載和存儲指令 算術和邏輯指令 移位操作 乘法指令

    寄存器和處理器模式(26-bit 體系) 寄存器和處理器模式(32-bit 體系) 程序狀態寄存器和操縱它的指令 寄存器裝載和存儲指令 算術和邏輯指令 移位操作 乘法指令 比較指令 分支指令 條件執行 軟件中斷指令 APCS (ARM 過程調用標準) 編寫安全的 32-bit 代碼的基本規則 IEEE 浮點指令 匯編器偽指令 指令快速查找 ARM 指令格式

    標簽: bit 指令 寄存器 處理器

    上傳時間: 2013-12-16

    上傳用戶:牛布牛

  • 基于浮點DSP的FFT算法的研究與應用.rar

    快速傅立葉變換(FFT)技術是數字信號處理中的核心技術,它已廣泛應用于數字信號處理的各個領域,長期以來一直是一個重要的研究課題。近年來,專用數字信號處理器以其優化的硬件結構和優良的性能價格比為FFT的實現提供了一種有效的途徑,其中最具有代表性的是美國TI公司的TMS320系列DSP。 本文首先分析了常用FFT算法原理,并進行了算法的討論和比較,然后詳細論述了以浮點型DSP為核心的實現FFT算法的硬件平臺的設計。平臺的硬件電路主要包括數據采集部分、數據處理部分、數據存儲部分和數據顯示部分。其中采集部分采用12位高速的A/D轉換芯片MAX197,數據處理部分采用32位浮點型DSP芯片-TMS320VC33,數據存儲部分采用了大容量的FLASH芯片——K9F2808UOA,數據顯示部分采用PHILIPS公司的高亮度、寬視角的TFT彩色液晶顯示屏。 為了擴展系統的通信能力,通信接口我們選擇CAN總線。軟件部分選用了頻率抽取基2FFT、分裂基FFT和實序列FFT算法,用C語言進行編程。最后部分是進行軟硬件的聯合調試,并在此基礎上進行了FFT算法實現。 論文結尾以實際的實驗曲線分析驗證了算法的正確性,同時針對實驗中產生的誤差找出了原因,并提出了解決的方法。實驗結果表明采用浮點DSP實現FFT算法方便且有較高的實時性,可以應用到電力系統諧波分析、振動測試及鐵路檢測等各個領域。

    標簽: DSP FFT 浮點

    上傳時間: 2013-04-24

    上傳用戶:caixiaoxu26

  • 基于FPGA的浮點運算器設計.rar

    隨著電子工業應用領域需求的增長,要實現復雜程度較高的數字電子系統,對數據處理能力提出越來越高的要求。定點運算已經很難滿足高性能數字系統的需要,而浮點數相對于定點數,具有表述范圍寬,有效精度高等優點,在航空航天、遙感、機器人技術以及涉及指數運算和信號處理等領域有著廣泛的應用。對浮點運算的要求主要體現在兩個方面:一是速度,即如何快速有效的完成浮點運算;二是精度,即浮點運算能夠提供多少位的有效數字。 計算機性價比的提高以及可編程邏輯器件的出現,對傳統的數字電子系統設計方法進行了變革。FPGA(Field Programmable Gate Array,現場可編程門陣列)讓設計師通過設計芯片來實現電子系統的功能,將傳統的固件選用及電路板設計工作放在芯片設計中進行。FPGA可以完成極其復雜的時序與組合邏輯電路功能,適用于高速、高密度,如運算器、數字濾波器、二維卷積器等具有復雜算法的邏輯單元和信號處理單元的邏輯設計領域。 鑒于FPGA技術的特點和浮點運算的廣泛應用,本文基于FPGA將浮點運算結合實際應用設計一個觸摸式浮點計算器,主要目的是通過VHDL語言編程來實現浮點數的加減、乘除和開方等基本運算功能。 (1)給出系統的整體框架設計和各模塊的實現,包括芯片的選擇、各模塊之間的時序以及控制、每個運算模塊詳細的工作原理和算法設計流程; (2)通過VHDL語言編程來實現浮點數的加減、乘除和開方等基本運算功能; (3)在Xilinx ISE環境下,對系統的主要模塊進行開發設計及功能仿真,驗證了基于FPGA的浮點運算。

    標簽: FPGA 浮點運算器

    上傳時間: 2013-04-24

    上傳用戶:咔樂塢

主站蜘蛛池模板: 香港| 盈江县| 商南县| 平定县| 时尚| 曲水县| 长宁区| 武川县| 博野县| 深圳市| 贡嘎县| 黄平县| 虞城县| 固始县| 贺兰县| 馆陶县| 远安县| 建平县| 荆州市| 玛沁县| 泽州县| 石嘴山市| 巴东县| 黔南| 青铜峡市| 鄂托克前旗| 马山县| 文山县| 永安市| 揭西县| 芷江| 景洪市| 瓦房店市| 左云县| 鱼台县| 克东县| 凤冈县| 银川市| 贺兰县| 定陶县| 江安县|