Verilog_實現(xiàn)任意占空比、任意分頻的方法
上傳時間: 2013-11-20
上傳用戶:ccxzzhm
簡單分頻時序邏輯電路設(shè)計分頻電路,有圖,有代碼
上傳時間: 2014-01-21
上傳用戶:924484786
用VerilogHDL實現(xiàn)基于FPGA的通用分頻器的設(shè)計
標簽: VerilogHDL FPGA 分頻器
上傳時間: 2015-01-02
上傳用戶:oooool
基于FPGA的小數(shù)分頻實現(xiàn)方法
標簽: FPGA 小數(shù)分頻 實現(xiàn)方法
上傳時間: 2013-11-05
上傳用戶:feifei0302
信號完整性是高速數(shù)字系統(tǒng)中要解決的一個首要問題之一,如何在高速PCB 設(shè)計過程中充分考慮信號完整性因素,并采取有效的控制措施,已經(jīng)成為當今系統(tǒng)設(shè)計能否成功的關(guān)鍵。在這方面,差分線對具有很多優(yōu)勢,比如更高的比特率 ,更低的功耗 ,更好的噪聲性能和更穩(wěn)定的可靠性等。目前,差分線對在高速數(shù)字電路設(shè)計中的應(yīng)用越來越廣泛,電路中最關(guān)鍵的信號往往都要采用差分線對設(shè)計。介紹了差分線對在PCB 設(shè)計中的一些要點,并給出具體設(shè)計方案。
上傳時間: 2013-10-26
上傳用戶:lps11188
誤區(qū)一:認為差分信號不需要地平面作為回流路徑,或者認為差分走線彼此為對方提供回流途徑。造成這種誤區(qū)的原因是被表面現(xiàn)象迷惑,或者對高速信號傳輸?shù)臋C理認識還不夠深入。雖然差分電路對于類似地彈以及其它可能存在于電源和地平面上的噪音信號是不敏感的。地平面的部分回流抵消并不代表差分電路就不以參考平面作為信號返回路徑,其實在信號回流分析上,差分走線和普通的單端走線的機理是一致的,即高頻信號總是沿著電感最小的回路進行回流,最大的區(qū)別在于差分線除了有對地的耦合之外,還存在相互之間的耦合,哪一種耦合強,那一種就成為主要的回流通路。
上傳時間: 2013-10-25
上傳用戶:zhaiyanzhong
當你認為你已經(jīng)掌握了PCB 走線的特征阻抗Z0,緊接著一份數(shù)據(jù)手冊告訴你去設(shè)計一個特定的差分阻抗。令事情變得更困難的是,它說:“……因為兩根走線之間的耦合可以降低有效阻抗,使用50Ω的設(shè)計規(guī)則來得到一個大約80Ω的差分阻抗!”這的確讓人感到困惑!這篇文章向你展示什么是差分阻抗。除此之外,還討論了為什么是這樣,并且向你展示如何正確地計算它。 單線:圖1(a)演示了一個典型的單根走線。其特征阻抗是Z0,其上流經(jīng)的電流為i。沿線任意一點的電壓為V=Z0*i( 根據(jù)歐姆定律)。一般情況,線對:圖1(b)演示了一對走線。線1 具有特征阻抗Z11,與上文中Z0 一致,電流i1。線2具有類似的定義。當我們將線2 向線1 靠近時,線2 上的電流開始以比例常數(shù)k 耦合到線1 上。類似地,線1 的電流i1 開始以同樣的比例常數(shù)耦合到線2 上。每根走線上任意一點的電壓,還是根據(jù)歐姆定律,
標簽: 差分阻抗
上傳時間: 2013-11-10
上傳用戶:KSLYZ
限流是無刷直流電機控制器系統(tǒng)中的關(guān)鍵點和難點,是保證整個系統(tǒng)正常工作的前提條件,設(shè)計中的AD對齊采樣技術(shù)是整個限流工作的關(guān)鍵。該技術(shù)應(yīng)用在一種以PSoC為主控芯片的電動車用無刷直流電機控制器,給出了整體的方案以及關(guān)鍵技術(shù)的具體設(shè)計方案。經(jīng)實驗驗證是一種較好的限制控制器電流的方案。
標簽: 限流技術(shù) 無刷直流 中的應(yīng)用 電機控制器
上傳時間: 2013-10-24
上傳用戶:水口鴻勝電器
微電腦型單相交流集合式電表(單相二線系統(tǒng)) 特點: 精確度0.25%滿刻度±1位數(shù) 可同時量測與顯示交流電壓,電流,頻率,瓦特,(功率因數(shù)/視在功率) 交流電壓,電流,瓦特皆為真正有效值(TRMS) 交流電流,瓦特之小數(shù)點可任意設(shè)定 瓦特單位W或KW可任意設(shè)定 CT比可任意設(shè)定(1至999) 輸入與輸出絕緣耐壓 2仟伏特/1分鐘( 突波測試強度4仟伏特(1.2x50us) 數(shù)位RS-485界面 (Optional) 主要規(guī)格: 精確度: 0.1% F.S.±1 digit (Frequency) 0.25% F.S.±1 digit(ACA,ACV,Watt,VA) 0.25% F.S. ±0.25o(Power Factor) (-.300~+.300) 輸入負載: <0.2VA (Voltage) <0.2VA (Current) 最大過載能力: Current related input: 3 x rated continuous 10 x rated 30 sec. 25 x rated 3sec. 50 x rated 1sec. Voltage related input: maximum 2 x rated continuous 過載顯示: "doFL" 顯示值范圍: 0~600.0V(Voltage) 0~999.9Hz(Frequency)(<20% for voltage input) 0~19999 digit adjustable(Current,Watt,VA) 取樣時間: 2 cycles/sec. RS-485通訊位址: "01"-"FF" RS-485傳輸速度: 19200/9600/4800/2400 selective RS-485通信協(xié)議: Modbus RTU mode 溫度系數(shù): 100ppm/℃ (0-50℃) 顯示幕: Red high efficiency LEDs high 10.16 mm(0.4") 參數(shù)設(shè)定方式: Touch switches 記憶型式: Non-volatile E²PROM memory 絕緣抗阻: >100Mohm with 500V DC 絕緣耐壓能力: 2KVac/1 min. (input/output/power) 1600 Vdc (input/output) 突波測試: ANSI c37.90a/1974,DIN-IEC 255-4 impulse voltage 4KV(1.2x50us) 使用環(huán)境條件: 0-50℃(20 to 90% RH non-condensed) 存放環(huán)境條件: 0-70℃(20 to 90% RH non-condensed) CE認證: EN 55022:1998/A1:2000 Class A EN 61000-3-2:2000 EN 61000-3-3:1995/A1:2001 EN 55024:1998/A1:2001
上傳時間: 2015-01-03
上傳用戶:幾何公差
針對數(shù)據(jù)在性態(tài)和類屬方面存在不確定性的特點,提出一種基于模糊C 均值聚類的數(shù)據(jù)流入侵檢測算法,該算法首先利用增量聚類得到網(wǎng)絡(luò)數(shù)據(jù)的概要信息和類數(shù),然后利用模糊C均值聚類算法對獲取的數(shù)據(jù)特征進行聚類。實驗結(jié)果表明該算法可以有效檢測數(shù)據(jù)流入侵。
標簽: 模糊 數(shù)據(jù)流 入侵檢測 算法
上傳時間: 2015-01-03
上傳用戶:fujiura
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1