亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

波峰因數(shù)(shù)

  • 基于FPGA的FFT數(shù)字處理器的硬件實(shí)現(xiàn)

    DFT(Discrete Fourier Transformation)是數(shù)字信號(hào)分析與處理如圖形、語(yǔ)音及圖像等領(lǐng)域的重要變換工具,直接計(jì)算DFT的計(jì)算量與變換區(qū)間長(zhǎng)度N的平方成正比.當(dāng)N較大時(shí),因計(jì)算量太大,直接用DFT算法進(jìn)行譜分析和喜好的實(shí)時(shí)處理是不切實(shí)際的.快速傅里葉變換(Fast Fourier Transformation,簡(jiǎn)稱FFT)使DFT運(yùn)算效率提高1~2個(gè)數(shù)量級(jí).本文的目的就是研究如何應(yīng)用FPGA這種大規(guī)模可編程邏輯器件實(shí)現(xiàn)FFT的算法.本設(shè)計(jì)主要采用先進(jìn)的基-4DIT算法研制一個(gè)具有實(shí)用價(jià)值的FFT實(shí)時(shí)硬件處理器.在FFT實(shí)時(shí)硬件處理器的設(shè)計(jì)實(shí)現(xiàn)過(guò)程中,利用遞歸結(jié)構(gòu)以及成組浮點(diǎn)制運(yùn)算方式,解決了蝶形計(jì)算、數(shù)據(jù)傳輸和存儲(chǔ)操作協(xié)調(diào)一致問(wèn)題.合理地解決了位增長(zhǎng)問(wèn)題.同時(shí),采用并行高密度乘法器和流水線(pipeline)工作方式,并將雙端口RAM、只讀ROM全部?jī)?nèi)置在FPGA芯片內(nèi)部,使整個(gè)系統(tǒng)的數(shù)據(jù)交換和處理速度得以很大提高,實(shí)際合理地解決了資源和速度之間相互制約的問(wèn)題.本設(shè)計(jì)采用Verilog HDL硬件描述語(yǔ)言進(jìn)行設(shè)計(jì),由于在設(shè)計(jì)中采用Xilinx公司提供的稱為Core的IP功能塊極大地提高了設(shè)計(jì)效率.

    標(biāo)簽: FPGA FFT 數(shù)字處理器 硬件實(shí)現(xiàn)

    上傳時(shí)間: 2013-06-20

    上傳用戶:小碼農(nóng)lz

  • 基于DDSFPGA的多波形信號(hào)源的研究

    直接數(shù)字合成(DDS)技術(shù)采用全數(shù)字的合成方法,所產(chǎn)生的信號(hào)具有頻率分辨率高、頻率切換速度快、頻率切換時(shí)相位連續(xù)、輸出相位噪聲低和可以產(chǎn)生任意波形等諸多優(yōu)點(diǎn)。本文研究的是一種基于DDS/FPGA的多波形信號(hào)源系統(tǒng),其中,DDS技術(shù)是其核心技術(shù)。DDS可以精確地控制合成信號(hào)的三個(gè)參量:幅度、相位以及頻率,因此利用DDS技術(shù)可以合成任意波形。但因其數(shù)字化合成的固有特點(diǎn),使其輸出信號(hào)中存在大量雜散信號(hào)。雜散信號(hào)的主要來(lái)源是:相位截?cái)鄮?lái)的雜散信號(hào);幅度量化帶來(lái)的雜散信號(hào);DAC的非線性特性帶來(lái)的雜散信號(hào)。這些雜散信號(hào)嚴(yán)重影響了合成信號(hào)的頻譜純度。因此抑制這些雜散信號(hào)是提高合成信號(hào)譜質(zhì)的關(guān)鍵。 本文在研究各種抑制DDS雜散技術(shù)的基礎(chǔ)上,提出了中和加擾技術(shù),這可以在很大程度上減小雜散對(duì)DDS輸出信號(hào)譜質(zhì)的影響。 EP1S808956C6是一款高性能的FPGA芯片,其超強(qiáng)的數(shù)據(jù)處理能力十分適合應(yīng)用于DDS多波形信號(hào)源的開(kāi)發(fā)。在QuartusⅡ平臺(tái)下運(yùn)用Verilog HDL語(yǔ)言和原理圖設(shè)計(jì)可以很方便地應(yīng)用各種抑制雜散信號(hào)的方法來(lái)提高輸出信號(hào)的譜質(zhì)。 結(jié)合高速DDS技術(shù)和FPGA兩者的優(yōu)點(diǎn),本文設(shè)計(jì)了一種基于DDS/FPGA的多波形信號(hào)源,它能完成正弦波、余弦波、三角波、鋸齒波、方波、AM、SSB、FM、2ASK、2FSK、π/4-QDPSK等多種信號(hào)。使得所設(shè)計(jì)的信號(hào)源可以適應(yīng)多種不同的工作環(huán)境,給工作帶了方便。

    標(biāo)簽: DDSFPGA 多波形 信號(hào)源

    上傳時(shí)間: 2013-07-27

    上傳用戶:sc965382896

  • 基于FPGA的激光測(cè)距數(shù)據(jù)處理系統(tǒng)

    激光測(cè)距是隨著激光技術(shù)的出現(xiàn)而發(fā)展起來(lái)的一種精密測(cè)量技術(shù),因其良好的精確度特性廣泛地應(yīng)用在軍事和民用領(lǐng)域。但傳統(tǒng)的激光測(cè)距系統(tǒng)大多采用分立的單元電路搭建而成,不僅造成了開(kāi)發(fā)成本較高,電路較復(fù)雜,調(diào)試?yán)щy等諸多問(wèn)題,而且這種系統(tǒng)體積和重量較大,嚴(yán)重阻礙了激光測(cè)距系統(tǒng)的普及應(yīng)用,因此近年來(lái)激光測(cè)距技術(shù)向著小型化和集成化的方向發(fā)展。本文就旨在找出一種激光測(cè)距的集成化方案,將激光接收電路部分集成為一個(gè)專用集成電路,使傳統(tǒng)的激光測(cè)距系統(tǒng)簡(jiǎn)化成三個(gè)部分,激光器LD、接收PD和一片集成電路芯片。 本文設(shè)計(jì)的激光測(cè)距系統(tǒng)基于相位差式激光測(cè)距原理,綜合當(dāng)前所有的測(cè)相技術(shù),提出了一種基于FPGA的芯片運(yùn)用DCM的動(dòng)態(tài)移相功能實(shí)現(xiàn)相位差測(cè)量的方法。該方法實(shí)現(xiàn)起來(lái)方便快捷,無(wú)需復(fù)雜的過(guò)程計(jì)算,不僅能夠達(dá)到較高的測(cè)距精度,同時(shí)可以大大簡(jiǎn)化外圍電路的設(shè)計(jì),使測(cè)距系統(tǒng)達(dá)到最大程度的集成化,滿足了近年來(lái)激光測(cè)距系統(tǒng)向小型化和集成化方向發(fā)展的要求,除此,該方法還可以減少環(huán)境因素對(duì)測(cè)距誤差的影響,降低測(cè)距系統(tǒng)對(duì)測(cè)試環(huán)境的要求。本論文的創(chuàng)新點(diǎn)有: 1.基于方波實(shí)現(xiàn)激光的調(diào)制和發(fā)射,簡(jiǎn)化了復(fù)雜的外圍電路設(shè)計(jì); 2.激光測(cè)距的數(shù)據(jù)處理系統(tǒng)在一片F(xiàn)PGA芯片上實(shí)現(xiàn),便于系統(tǒng)的集成。 在基于DCM的激光測(cè)距方案中,本文詳細(xì)的敘述了利用DCM測(cè)相的基本原理,并給出了由相位信息得到距離信息的計(jì)算過(guò)程,然后將利用不同測(cè)尺測(cè)得的結(jié)果進(jìn)行合成,并最終將距離的二進(jìn)制信息轉(zhuǎn)換成十進(jìn)制顯示出來(lái)。本文以Xilinx公司Virtex-II Pro開(kāi)發(fā)板做為開(kāi)發(fā)平臺(tái),通過(guò)編程和仿真驗(yàn)證了該測(cè)距方案的可行性。在采用多次測(cè)量求平均值的情況下,該測(cè)距方案的測(cè)距精度可以達(dá)到3mm,測(cè)距量程可達(dá)100m。該方案設(shè)計(jì)新穎,可將整個(gè)的數(shù)據(jù)處理系統(tǒng)在FPGA芯片中實(shí)現(xiàn),為最終的專用集成芯片的設(shè)計(jì)打下了基礎(chǔ),有利于測(cè)距系統(tǒng)的集成單片化。

    標(biāo)簽: FPGA 激光測(cè)距 數(shù)據(jù)處理

    上傳時(shí)間: 2013-06-20

    上傳用戶:lili1990

  • 基于FPGA的QAM調(diào)制解調(diào)技術(shù)研究

    眾所周知,信息傳輸?shù)暮诵膯?wèn)題是有效性和可靠性,調(diào)制解調(diào)技術(shù)的發(fā)展正是體現(xiàn)了這一思想。從最早的模擬調(diào)幅調(diào)頻技術(shù)的日益完善,到現(xiàn)在數(shù)字調(diào)制技術(shù)的廣泛運(yùn)用,使得信息的傳輸更為有效和可靠。QAM調(diào)制作為一種新的調(diào)制技術(shù),因其具有很高的頻帶利用率而得到了廣泛的應(yīng)用。 本文對(duì)基于FPGA的16QAM調(diào)制解調(diào)進(jìn)行了討論和研究。首先對(duì)16QAM調(diào)制解調(diào)原理進(jìn)行了闡述,建立了16QAM調(diào)制解調(diào)系統(tǒng)的數(shù)學(xué)模型,然后通過(guò)分析提出了基于FPGA的16QAM調(diào)制解調(diào)系統(tǒng)的設(shè)計(jì)方案。最后編寫(xiě)Verilog代碼實(shí)現(xiàn)了算法仿真。 FPGA芯片采用的是Altera公司的大規(guī)模集成電路芯片Cyclone系列的EPlC20F32417,并通過(guò)軟件編程對(duì)其進(jìn)行了相關(guān)調(diào)試。文中詳細(xì)介紹了基帶成形濾波器、載波恢復(fù)和定時(shí)同步的基本原理及其設(shè)計(jì)方法。首先用Matlab對(duì)整個(gè)16QAM系統(tǒng)進(jìn)行了軟件仿真;然后用硬件描述語(yǔ)言Verilog HDL在QuartusⅡ環(huán)境下完成了系統(tǒng)關(guān)鍵算法的編寫(xiě)、行為仿真和綜合,最后詳細(xì)闡述了異步串口(UART)的FPGA實(shí)現(xiàn),把我們編寫(xiě)的Verilog程序下載到EPlC20F32417芯片上效果很好。

    標(biāo)簽: FPGA QAM 調(diào)制解調(diào) 技術(shù)研究

    上傳時(shí)間: 2013-06-12

    上傳用戶:q123321

  • 基于FPGA的脈沖渦流硬度無(wú)損檢測(cè)

    渦流無(wú)損檢測(cè)技術(shù)作為五大常規(guī)無(wú)損檢測(cè)技術(shù)之一,不僅能夠探測(cè)導(dǎo)體表面的涂層厚度,材料成分,組織狀態(tài)以及某些物理量和機(jī)械量,還能檢測(cè)材料或構(gòu)件中是否有缺陷并判斷缺陷的形狀、大小、分布、走向。脈沖渦流無(wú)損檢測(cè)技術(shù)因其激勵(lì)信號(hào)的頻域特點(diǎn),具有有效率高,檢測(cè)準(zhǔn)確的特性,因而有著廣泛的應(yīng)用前景。 用無(wú)損檢測(cè)方法進(jìn)行鋼鐵材質(zhì)檢測(cè)的研究工作取得了大量成果,然而對(duì)于鋼材及其制品的混料、硬度和裂紋質(zhì)量檢測(cè)還存在許多難題,如用傳統(tǒng)檢測(cè)方法檢測(cè)齒輪毛坯的硬度效果不夠理想,而且人工記錄方法較慢。 本文以渦流檢測(cè)技術(shù)理論為基礎(chǔ),系統(tǒng)地分析了脈沖渦流檢測(cè)的基本理論。在此基礎(chǔ)上設(shè)計(jì)了一套用于檢測(cè)鋼鐵材硬度的脈沖渦流檢測(cè)儀器。該脈沖渦流檢測(cè)系統(tǒng)可分為硬件、軟件兩個(gè)子系統(tǒng)。整個(gè)系統(tǒng)由激勵(lì)源、渦流傳感器、數(shù)據(jù)處理、結(jié)果顯示這四個(gè)主要部分組成。在渦流探傷中,影響渦流的因素很多,產(chǎn)生大量噪聲使得信號(hào)分析相對(duì)困難。系統(tǒng)以FPGA為開(kāi)發(fā)平臺(tái),使得信號(hào)激勵(lì)和信號(hào)的采集可以在同一電路中實(shí)現(xiàn),從而提高了信號(hào)處理的精確性,接著利用主成分分析方法去除噪音,提取信號(hào)的特征值,建立回歸方程,利用最小二乘法實(shí)現(xiàn)對(duì)鋼鐵材質(zhì)硬度的測(cè)量。實(shí)驗(yàn)結(jié)果表明,以FPGA為開(kāi)發(fā)平臺(tái),采用脈沖渦流激勵(lì)的方式及相關(guān)的脈沖渦流的主成分分析處理方法,使鋼鐵材質(zhì)硬度的判別準(zhǔn)確率有了很大提高。

    標(biāo)簽: FPGA 脈沖 渦流 無(wú)損檢測(cè)

    上傳時(shí)間: 2013-04-24

    上傳用戶:327000306

  • 基于FPGA的頻率域MPEG2碼率轉(zhuǎn)換

    近年來(lái),隨著網(wǎng)絡(luò)技術(shù)的發(fā)展和視頻編碼標(biāo)準(zhǔn)受到廣泛接受,視頻點(diǎn)播、視頻流和遠(yuǎn)程教育等基于網(wǎng)絡(luò)的多媒體業(yè)務(wù)逐漸普及。為了對(duì)擁有不同終端資源,不同接入網(wǎng)絡(luò)以及不同興趣的用戶提供靈活的多媒體數(shù)據(jù)訪問(wèn)服務(wù),多媒體數(shù)據(jù)的內(nèi)容需要根據(jù)應(yīng)用環(huán)境動(dòng)態(tài)調(diào)整,轉(zhuǎn)碼正是實(shí)現(xiàn)這一挑戰(zhàn)性任務(wù)的關(guān)鍵技術(shù)之一。 視頻轉(zhuǎn)碼對(duì)時(shí)間的要求非常苛刻,以至于用高速的通用微處理器芯片也無(wú)法在規(guī)定的時(shí)間內(nèi)完成必要的運(yùn)算。因此,必須為這樣的運(yùn)算設(shè)計(jì)一個(gè)專用的高速硬線邏輯電路,在高速FPGA器件上實(shí)現(xiàn)或制成高速專用集成電路。用高密度的FPGA來(lái)構(gòu)成完成轉(zhuǎn)碼算法所需的電路系統(tǒng),實(shí)現(xiàn)專用集成電路的功能,因其成本低、設(shè)計(jì)周期短、功耗小、可靠性高、使用靈活等優(yōu)點(diǎn)而成為適合本課題的最佳選擇。 本文根據(jù)MPEG-2中可變長(zhǎng)編碼(VLC)理論,采用了兩級(jí)查找表減少了VLC存儲(chǔ)空間的使用,完成VLC編碼的實(shí)現(xiàn)。根據(jù)MPEG-2中關(guān)于System Packet的定義,針對(duì)FPGA可實(shí)現(xiàn)性,以空間換取復(fù)雜度的減少,實(shí)現(xiàn)了PES包的打包模塊。根據(jù)MPEG-2相應(yīng)的轉(zhuǎn)碼理論,完成了對(duì)系統(tǒng)解碼模塊相應(yīng)的連接和調(diào)試,對(duì)解碼模塊以真實(shí)的bit流進(jìn)行了貼近板級(jí)的情況的仿真。根據(jù)MPEG-2中TM5的算法的局限性,分析得出只需要對(duì)P幀進(jìn)行相應(yīng)處理即可改進(jìn)場(chǎng)景變換對(duì)視頻質(zhì)量的影響,完成對(duì)TM5的算法的改進(jìn)。通過(guò)性能估算和電路仿真,各模塊的吞吐率能夠滿足轉(zhuǎn)碼系統(tǒng)的要求。

    標(biāo)簽: MPEG2 FPGA 頻率 碼率

    上傳時(shí)間: 2013-07-22

    上傳用戶:shinesyh

  • 基于FPGA的視頻圖像檢測(cè)技術(shù)

    在圖像處理及檢測(cè)系統(tǒng)中,實(shí)時(shí)性要求往往影響著系統(tǒng)處理速度的性能。本文在分析研究視頻檢測(cè)技術(shù)及方法的基礎(chǔ)上,應(yīng)用嵌入式系統(tǒng)設(shè)計(jì)和圖像處理技術(shù),以交通信息視頻檢測(cè)系統(tǒng)為研究背景,展開(kāi)了基于FPGA視頻圖像檢測(cè)技術(shù)的研究與應(yīng)用,通過(guò)系統(tǒng)仿真驗(yàn)證了基于FPGA架構(gòu)的圖像并行處理和檢測(cè)系統(tǒng)具有較高的實(shí)時(shí)處理能力,能夠準(zhǔn)確并穩(wěn)定地檢測(cè)出運(yùn)動(dòng)目標(biāo)的信息。可見(jiàn)FPGA對(duì)提高視頻檢測(cè)及處理的實(shí)時(shí)性是一個(gè)較好的選擇。 本文主要研究的內(nèi)容有: 1.分析研究了視頻圖像檢測(cè)技術(shù),針對(duì)傳統(tǒng)基于PC構(gòu)架和DSP處理器的視頻檢測(cè)系統(tǒng)的弊端,并從可靠性、穩(wěn)定性、實(shí)時(shí)性和開(kāi)發(fā)成本等因素考慮,提出了以FPGA芯片作為中央處理器的嵌入式并行數(shù)據(jù)處理系統(tǒng)的設(shè)計(jì)方案。 2.應(yīng)用模塊化的硬件設(shè)計(jì)方法,構(gòu)建了新一代嵌入式視頻檢測(cè)系統(tǒng)的硬件平臺(tái)。該系統(tǒng)由異步FIFO模塊、圖像空間轉(zhuǎn)換模塊、SRAM幀存控制模塊、圖像預(yù)處理模塊和圖像檢測(cè)模塊等組成,較好地解決了圖像采樣存儲(chǔ)、處理和傳輸?shù)膯?wèn)題,并為以后系統(tǒng)功能的擴(kuò)展奠定了良好的基礎(chǔ)。 3.在深入研究了線性與非線性濾波幾種圖像處理算法,分析比較了各自的優(yōu)缺點(diǎn)的基礎(chǔ)上,本文提出一種適合于FPGA的快速圖像中值濾波算法,并給出該算法的硬件實(shí)現(xiàn)結(jié)構(gòu)圖,應(yīng)用VHDL硬件描述語(yǔ)言編程、實(shí)現(xiàn),仿真結(jié)果表明,快速中值濾波算法的處理速度較傳統(tǒng)算法提高了50%,更有效地降低了系統(tǒng)資源占用率和提高了系統(tǒng)運(yùn)算速度,增強(qiáng)了檢測(cè)系統(tǒng)的實(shí)時(shí)性能。 4.研究了基于視頻的交通車流量檢測(cè)算法,重點(diǎn)討論背景差分法,圖像二值化以及利用直方圖分析方法確定二值化的閾值,并對(duì)圖像進(jìn)行了直方圖均衡處理,提高圖像檢測(cè)精度。并結(jié)合嵌入式系統(tǒng)處理技術(shù),在FPGA系統(tǒng)上研究設(shè)計(jì)了這些算法的硬件實(shí)現(xiàn)結(jié)構(gòu),用VHDL語(yǔ)言實(shí)現(xiàn),并對(duì)各個(gè)模塊及相應(yīng)算法做出了功能仿真和性能分析。 5.系統(tǒng)仿真與驗(yàn)證是整個(gè)FPGA設(shè)計(jì)流程中最重要的步驟,針對(duì)現(xiàn)有仿真工具用手動(dòng)設(shè)置輸入波形工作量大等弊病,本文提出了一種VHDL測(cè)試基準(zhǔn)(TestBench)方法解決系統(tǒng)輸入源仿真問(wèn)題,用TEXTIO程序包設(shè)計(jì)了MATLAB與FPGA仿真軟件的接口,很好地解決了仿真測(cè)試中因測(cè)試向量龐大而難以手動(dòng)輸入的問(wèn)題。并將系統(tǒng)的仿真結(jié)果數(shù)據(jù)在MATLAB上還原為圖像,方便了系統(tǒng)測(cè)試結(jié)果的分析與調(diào)試。系統(tǒng)測(cè)試的結(jié)果表明,運(yùn)動(dòng)目標(biāo)的檢測(cè)基本符合要求,可以排除行走路人等移動(dòng)物體(除車輛外)的噪聲干擾,有效地檢測(cè)出正確的目標(biāo)。 本文主要研究了基于FPGA片上系統(tǒng)的圖像處理及檢測(cè)技術(shù),針對(duì)FPGA技術(shù)的特點(diǎn)對(duì)某些算法提出了改進(jìn),并在MATLAB、QuartusⅡ和ModelSim軟件開(kāi)發(fā)平臺(tái)上仿真實(shí)現(xiàn),仿真結(jié)果達(dá)到預(yù)期目標(biāo)。本文的研究對(duì)智能化交通監(jiān)控系統(tǒng)的車流量檢測(cè)做了有益探索,對(duì)其他場(chǎng)合的圖像高速處理及檢測(cè)也具有一定的參考價(jià)值。

    標(biāo)簽: FPGA 視頻圖像 檢測(cè)技術(shù)

    上傳時(shí)間: 2013-07-13

    上傳用戶:woshiayin

  • 無(wú)線通信系統(tǒng)的FPGA設(shè)計(jì)和研究

    在數(shù)字化、信息化的時(shí)代,數(shù)字集成電路應(yīng)用得非常廣泛。隨著微電子技術(shù)和工藝的發(fā)展,數(shù)字集成電路從電子管、晶體管、中小規(guī)模集成電路、超大規(guī)模集成電路(VLSIC)逐步發(fā)展到今天的專用集成電路(ASIC)。但是ASIC因其設(shè)計(jì)周期長(zhǎng),改版投資大,靈活性差等缺陷制約著它的應(yīng)用范圍。可編程邏輯器件的出現(xiàn)彌補(bǔ)了ASIC的缺陷,使得設(shè)計(jì)的系統(tǒng)變得更加靈活,設(shè)計(jì)的電路體積更加小型化,重量更加輕型化,設(shè)計(jì)的成本更低,系統(tǒng)的功耗也更小了。FPGA是英文Field Programmable Gate Array的縮寫(xiě),即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、EPID等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。 本論文撰寫(xiě)的是用FPGA來(lái)實(shí)現(xiàn)無(wú)人小飛機(jī)系統(tǒng)中基帶信號(hào)的處理過(guò)程。整個(gè)信號(hào)處理過(guò)程全部采用VHDL硬件描述語(yǔ)言來(lái)設(shè)計(jì),并用Modelsim仿真系統(tǒng)功能進(jìn)行調(diào)試,最后使用了Xilinx 公司可編程的FPGA芯片XC2S100完成,滿足系統(tǒng)設(shè)計(jì)的要求。 本文首先研究和討論了無(wú)線通信系統(tǒng)中基帶信號(hào)處理的總體結(jié)構(gòu),接著詳細(xì)闡述了各個(gè)模塊的設(shè)計(jì)原理和方法,以及FPGA結(jié)果分析,最后就關(guān)鍵技術(shù)和難點(diǎn)作了詳細(xì)的分析和研究。本文的最大特色是整個(gè)系統(tǒng)全部采用FPGA的方法來(lái)設(shè)計(jì)實(shí)現(xiàn),修改靈活,體積小,功耗小。本系統(tǒng)的設(shè)計(jì)包括了數(shù)字鎖相環(huán)、糾錯(cuò)編解碼、碼組交織、擾碼加入、巴克碼插入、幀同步識(shí)別、DPSK調(diào)制解調(diào)及選擇了整體的時(shí)序,所有的組成部分都經(jīng)過(guò)了反復(fù)地修改和調(diào)試,取得了良好的數(shù)據(jù)處理效果,其關(guān)鍵之處與難點(diǎn)都得到了妥善地解決。本文分別在發(fā)射部分(編碼加調(diào)制)和接收部分(解調(diào)加解碼)相獨(dú)立和相聯(lián)系的情況下,獲得了仿真與實(shí)測(cè)結(jié)果。

    標(biāo)簽: FPGA 無(wú)線通信系統(tǒng)

    上傳時(shí)間: 2013-07-05

    上傳用戶:acon

  • 華碩內(nèi)部的PCB設(shè)計(jì)規(guī)范

    確保產(chǎn)品之制造性, R&D在設(shè)計(jì)階段必須遵循Layout相關(guān)規(guī)范, 以利制造單位能順利生產(chǎn), 確保產(chǎn)品良率, 降低因設(shè)計(jì)而重工之浪費(fèi). “PCB Layout Rule” Rev1.60 (發(fā)文字號(hào): MT-8-2-0029)發(fā)文后, 尚有訂定不足之處, 經(jīng)補(bǔ)充修正成“PCB Layout Rule” Rev1.70. PCB Layout Rule Rev1.70, 規(guī)范內(nèi)容如附件所示, 其中分為: (1) ”PCB LAYOUT 基本規(guī)范”:為R&D Layout時(shí)必須遵守的事項(xiàng), 否則SMT,DIP,裁板時(shí)無(wú)法生產(chǎn). (2) “錫偷LAYOUT RULE建議規(guī)范”: 加適合的錫偷可降低短路及錫球. (3) “PCB LAYOUT 建議規(guī)范”:為制造單位為提高量產(chǎn)良率,建議R&D在design階段即加入PCB Layout. (4) ”零件選用建議規(guī)范”: Connector零件在未來(lái)應(yīng)用逐漸廣泛, 又是SMT生產(chǎn)時(shí)是偏移及置件不良的主因,故制造希望R&D及采購(gòu)在購(gòu)買異形零件時(shí)能顧慮制造的需求, 提高自動(dòng)置件的比例. (5) “零件包裝建議規(guī)范”:,零件taping包裝時(shí), taping的公差尺寸規(guī)范,以降低拋料率.

    標(biāo)簽: PCB 華碩 設(shè)計(jì)規(guī)范

    上傳時(shí)間: 2013-04-24

    上傳用戶:vendy

  • USBasp

    USBasp制作成功,全部資料包括原理圖和PCB及驅(qū)動(dòng)安裝說(shuō)明。首次制作過(guò)程中發(fā)現(xiàn)芯片燒寫(xiě)熔絲位后不工作,以為芯片被鎖死,用8M有源晶振不能解鎖,因手邊沒(méi)有示波器,所以郁悶了好幾個(gè)小時(shí),結(jié)果是因?yàn)榫д竦碾娙萑葜挡粚?duì),換成20PF的電容后問(wèn)題就解決了,制作過(guò)程還算順利的,

    標(biāo)簽: USBasp

    上傳時(shí)間: 2013-06-24

    上傳用戶:dialouch

主站蜘蛛池模板: 乌苏市| 衡山县| 正定县| 霍州市| 雷山县| 澳门| 阿城市| 开平市| 博爱县| 淮滨县| 南投县| 育儿| 江川县| 游戏| 行唐县| 房产| 定襄县| 从江县| 纳雍县| 车致| 桃园县| 伊吾县| 开原市| 泽普县| 宜宾县| 隆德县| 连平县| 鄂温| 都兰县| 南阳市| 高陵县| 阿克苏市| 无棣县| 昆明市| 佛坪县| 宜州市| 鸡西市| 澄城县| 青冈县| 龙山县| 和平县|