關于用CPLD和FPGA做插補算法的內容,對于想用FPGA做控制的朋友是個好的借鑒!
上傳時間: 2013-09-02
上傳用戶:taox
PROTEUS和KEIL51的應用,這是很好的書,大家有福了,給大學分享
上傳時間: 2013-09-22
上傳用戶:sssnaxie
磁珠由氧磁體組成,電感由磁心和線圈組成,磁珠把交流信號轉化為熱能,電感把交流存儲起來,緩慢的釋放出去。 磁珠對高頻信號才有較大阻礙作用,一般規(guī)格有100歐/100mMHZ ,它在低頻時電阻比電感小得多。電感的等效電阻可有Z=2X3.14xf 來求得。 鐵氧體磁珠 (Ferrite Bead) 是目前應用發(fā)展很快的一種抗干擾元件,廉價、易用,濾除高頻噪聲效果顯著。 在電路中只要導線穿過它即可(我用的都是象普通電阻模樣的,導線已穿過并膠合,也有表面貼裝的形式,但很少見到賣的)。當導線中電流穿過時,鐵氧體對低頻電流幾乎沒有什么阻抗,而對較高頻率的電流會產生較大衰減作用。高頻電流在其中以熱量形式散發(fā),其等效電路為一個電感和一個電阻串聯(lián),兩個元件的值都與磁珠的長度成比例。 磁珠種類很多,制造商應提供技術指標說明,特別是磁珠的阻抗與頻率關系的曲線。 有的磁珠上有多個孔洞,用導線穿過可增加元件阻抗(穿過磁珠次數(shù)的平方),不過在高頻時所增加的抑制噪聲能力不可能如預期的多,而用多串聯(lián)幾個磁珠的辦法會好些。 鐵氧體是磁性材料,會因通過電流過大而產生磁飽和,導磁率急劇下降。大電流濾波應采用結構上專門設計的磁珠,還要注意其散熱措施。 鐵氧體磁珠不僅可用于電源電路中濾除高頻噪聲(可用于直流和交流輸出),還可廣泛應用于其他電路,其體積可以做得很小。特別是在數(shù)字電路中,由于脈沖信號含有頻率很高的高次諧波,也是電路高頻輻射的主要根源,所以可在這種場合發(fā)揮磁珠的作用。 鐵氧體磁珠還廣泛應用于信號電纜的噪聲濾除。 以常用于電源濾波的HH-1H3216-500為例,其型號各字段含義依次為:HH 是其一個系列,主要用于電源濾波,用于信號線是HB系列;1 表示一個元件封裝了一個磁珠,若為4則是并排封裝四個的;H 表示組成物質,H、C、M為中頻應用(50-200MHz),T低頻應用(<50MHz),S高頻應用(>200MHz);3216 封裝尺寸,長3.2mm,寬1.6mm,即1206封裝;500 阻抗(一般為100MHz時),50 ohm。 其產品參數(shù)主要有三項:阻抗[Z]@100MHz (ohm) : Typical 50, Minimum 37;直流電阻DC Resistance (m ohm): Maximum 20;額定電流Rated Current (mA): 2500. 磁珠有很高的電阻率和磁導率, 他等效于電阻和電感串聯(lián), 但電阻值和電感值都隨頻率變化。 他比普通的電感有更好的高頻濾波特性,在高頻時呈現(xiàn)阻性,所以能在相當寬的頻率范圍內保持較高的阻抗,從而提高調頻濾波效果。 磁珠主要用于高頻隔離,抑制差模噪聲等。
標簽: 電感
上傳時間: 2013-11-05
上傳用戶:貓愛薛定諤
PCB布線設計-模擬和數(shù)字布線的異同工程領域中的數(shù)字設計人員和數(shù)字電路板設計專家在不斷增加,這反映了行業(yè)的發(fā)展趨勢。盡管對數(shù)字設計的重視帶來了電子產品的重大發(fā)展,但仍然存在,而且還會一直存在一部分與 模擬 或現(xiàn)實環(huán)境接口的電路設計。模擬和數(shù)字領域的布線策略有一些類似之處,但要獲得更好的工程領域中的數(shù)字設計人員和數(shù)字電路板設計專家在不斷增加,這反映了行業(yè)的發(fā)展趨勢。盡管對數(shù)字設計的重視帶來了電子產品的重大發(fā)展,但仍然存在,而且還會一直存在一部分與模擬或現(xiàn)實環(huán)境接口的電路設計。模擬和數(shù)字領域的布線策略有一些類似之處,但要獲得更好的結果時,由于其布線策略不同,簡單電路布線設計就不再是最優(yōu)方案了。本文就旁路電容、電源、地線設計、電壓誤差和由PCB布線引起的電磁干擾(EMI)等幾個方面,討論模擬和數(shù)字布線的基本相似之處及差別。模擬和數(shù)字布線策略的相似之處旁路或去耦電容在布線時,模擬器件和數(shù)字器件都需要這些類型的電容,都需要靠近其電源引腳連接一個電容,此電容值通常為0.1mF。系統(tǒng)供電電源側需要另一類電容,通常此電容值大約為10mF。這些電容的位置如圖1所示。電容取值范圍為推薦值的1/10至10倍之間。但引腳須較短,且要盡量靠近器件(對于0.1mF電容)或供電電源(對于10mF電容)。在電路板上加旁路或去耦電容,以及這些電容在板上的位置,對于數(shù)字和模擬設計來說都屬于常識。但有趣的是,其原因卻有所不同。在模擬布線設計中,旁路電容通常用于旁路電源上的高頻信號,如果不加旁路電容,這些高頻信號可能通過電源引腳進入敏感的模擬芯片。一般來說,這些高頻信號的頻率超出模擬器件抑制高頻信號的能力。如果在模擬電路中不使用旁路電容的話,就可能在信號路徑上引入噪聲,更嚴重的情況甚至會引起振動。
上傳時間: 2013-11-03
上傳用戶:shaojie2080
具有功率因數(shù)校正、控制和保護功能的熒光燈鎮(zhèn)流器集成電路設計 熒光燈鎮(zhèn)流器設計正在向全電子化照明系統(tǒng)轉化。與五年前的器件相比,日益成熟的電子鎮(zhèn)流器技術現(xiàn)在能以更低的系統(tǒng)成本提供更好的性能。其中IR2166和IR2167控制集成電路便是最新一代電子鎮(zhèn)流器控制集成電路的代表。為了了解這兩種集成電路的有關特性,我們先看一看它們能夠彌補磁性鎮(zhèn)流器不足之處的性能優(yōu)點,包括:• 無閃爍照明• 無可聞噪音• 輕易增加功率因數(shù)校正
標簽: 功率因數(shù)校正 保護功能 控制 熒光燈鎮(zhèn)流器
上傳時間: 2013-11-19
上傳用戶:Vici
基于單片機的紅外門進控制系統(tǒng)設計與制作:我們所做的創(chuàng)新實驗項目“基于單片機的紅外門控系統(tǒng)”已基本完成,現(xiàn)將其工作原理簡要說明。該系統(tǒng)主要分為兩大部分:一是紅外傳感器部分。二是單片機計數(shù)顯示控制部分。基本電路圖如下:其中紅外傳感器部分我們采用紅外對管實現(xiàn),紅外對管平行放置,平常處于接收狀態(tài),經比較器輸出低電平,當有人經過時,紅外線被擋住,接收管接收不到紅外線,經比較器輸出高電平。這樣,當有人經過時便會產生一個電平的跳變。單片機控制部分主要是通過外部兩個中斷判斷是否有人經過,如果有人經過,由于電平跳變的產生,進入中斷服務程序,這里我們采用了兩對紅外傳感器接到兩個外部中斷口,中斷0作為入口,實現(xiàn)加1操作,中斷1作為出口,實現(xiàn)減1操作。另外,我們通過P0口控制室內燈的亮暗,當寄存器計數(shù)值為0時,熄燈,不為0時,燈亮。顯示部分,采用兩位數(shù)碼管動態(tài)顯示,如有必要,可以很方便的擴展為四位計數(shù)。精益求精!在實驗過程中,我們走了非常多的彎路,做出來的東西根本不是自己想要的,我們本想做成室內只有一個門的進出計數(shù),原理已清楚,即在門的兩邊放置兩對紅外對管,進出時,擋住兩對對管的順序不同,因此,可判斷是進入還是出去,從而實現(xiàn)加減計數(shù),編程時,可分別在兩個中斷服務程序的入口置標志位,根據(jù)標志位判斷進出,詳細內容在程序部分。理論如此,但在實際過程中,還是發(fā)現(xiàn)實現(xiàn)不了上述功能,我們初步判定認為是程序掌握得不夠好,相信隨著自己對單片機了解的深入,應該會做出更好的 (因為我們是臨時學的單片機),程序的具體內容如下: $MOD52 ORG 0000H LJMP MAIN ORG 0003H LJMP 0100H ORG 0013H LJMP 0150H ORG 0050HMAIN: CLR A MOV 30H , A ;初始化緩存區(qū) MOV 31H , A MOV 32H , A MOV 33H , A MOV R6 , A MOV R7 , A SETB EA SETB EX0 SETB EX1 SETB IT0 SETB IT1 SETB PX1NEXT1: ACALL HEXTOBCDD ;調用數(shù)制轉換子程序 ACALL DISPLAY ;調用顯示子程序 LJMP NEXT1 ORG 0100H ;中斷0服務程序 LCALL DELY mov 70h,#2 djnz 70h,next JBC F0,NEXT SETB F0 CLR P0.0 LCALL DELY0 SETB P0.0 MOV A , R7 ADD A , #1 MOV R7, A MOV A , R6 ADDC A , #0 MOV R6 , A CJNE R6 , #07H , NEXT CLR A MOV R6 , A MOV R7 , ANEXT: RETI ORG 0150H ;中斷1服務程序 LCALL DELY mov 70h,#2 djnz 70h,next2 JBC F0,NEXT2 SETB F0 CLR P0.0 LCALL DELY0 SETB P0.0 CLR C MOV A , R7 SUBB A , #1 MOV R7, A MOV A , R6 SUBB A , #0 MOV R6 , A CJNE R6 , #07H , NEXT2 CLR A MOV R6 , A MOV R7 , ANEXT2: RETI ORG 0200HHEXTOBCDD:MOV A , R6 ;由十六進制轉化為十進制 PUSH ACC MOV A , R7 PUSH ACC MOV A , R2 PUSH ACC CLR A MOV R3 , A MOV R4 , A MOV R5 , A MOV R2 , #10HHB3: MOV A , R7 ;將十六進制中最高位移入進位位中 RLC A MOV R7 , A MOV A , R6 RLC A MOV R6 , A MOV A , R5 ;每位數(shù)加上本身相當于將這個數(shù)乘以2 ADDC A , R5 DA A MOV R5 , A MOV A , R4 ADDC A , R4 DA A ;十進制調整 MOV R4 , A MOV A , R3 ADDC A , R3 DJNZ R2 , HB3 POP ACC MOV R2 , A POP ACC MOV R7 , A POP ACC MOV R6 , A RET ORG 0250HDISPLAY: MOV R0 , #30H MOV A , R5 ANL A , #0FH MOV @R0 , A MOV A , R5 SWAP A ANL A , #0FH INC R0 MOV @R0 , A MOV A , R4 ANL A , #0FH INC R0 MOV @R0 , A MOV A , R4 SWAP A ANL A , #0FH INC R0 MOV @R0 , A MOV R0 , #30H MOV R2 , #11111110BAGAIN: MOV A , R2 MOV P2 , A MOV A , @R0 MOV DPTR , #TAB MOVC A , @A+DPTR MOV P1 , A ACALL DELAY INC R0 MOV A , R2 RL A MOV R2 , A JB ACC.4 , AGAIN RETTAB: DB 03FH , 06H , 5BH , 4FH , 66H , 6DH , 7DH , 07H , 7FH , 6FH ;七段碼表DELY: MOV R1,#80D1: MOV R2,#100 DJNZ R2,$ DJNZ R1,D1 RET DELAY: MOV TMOD , #01H ;延時子程序 MOV TL0 , #0FEH MOV TH0 , #0FEH SETB TR0WAIT: JNB TF0 , WAIT CLR TF0 CLR TR0 RETDELY0: MOV R1, #200D3: MOV R2,#250 DJNZ R2,$ DJNZ R1,D3 RET END 該系統(tǒng)實際應用廣泛。可用在生產線上產品數(shù)量統(tǒng)計、公交車智能計數(shù)問候(需添加語音芯片)、超市內人數(shù)統(tǒng)計等公共場合。另外,添加串口通信部分便可實現(xiàn)與PC數(shù)據(jù)交換的功能。 由于,實驗簡化了,剩下不少零件和資金,所以我們又做了兩項其他的實驗。
標簽: 單片機 紅外 控制系統(tǒng)設計 原理圖
上傳時間: 2013-12-22
上傳用戶:tangsiyun
XAPP520將符合2.5V和3.3V I/O標準的7系列FPGA高性能I/O Bank進行連接 The I/Os in Xilinx® 7 series FPGAs are classified as either high range (HR) or high performance (HP) banks. HR I/O banks can be operated from 1.2V to 3.3V, whereas HP I/O banks are optimized for operation between 1.2V and 1.8V. In circumstances that require an HP 1.8V I/O bank to interface with 2.5V or 3.3V logic, a range of options can be deployed. This application note describes methodologies for interfacing 7 series HP I/O banks with 2.5V and 3.3V systems
上傳時間: 2013-11-19
上傳用戶:yyyyyyyyyy
單片機和藍牙模塊無線傳輸?shù)臄?shù)據(jù)采集系統(tǒng)
標簽: 單片機 藍牙模塊 無線傳輸 數(shù)據(jù)采集系統(tǒng)
上傳時間: 2014-12-30
上傳用戶:kaje
用二端口S-參數(shù)來表征差分電路的特性■ Sam Belkin差分電路結構因其更好的增益,二階線性度,突出的抗雜散響應以及抗躁聲性能而越來越多地被人們采用。這種電路結構通常需要一個與單端電路相連接的界面,而這個界面常常是采用“巴倫”器件(Balun),這種巴倫器件提供了平衡結構-到-不平衡結構的轉換功能。要通過直接測量的方式來表征平衡電路特性的話,通常需要使用昂貴的四端口矢量網絡分析儀。射頻應用工程師還需要確定幅值和相位的不平衡是如何影響差分電路性能的。遺憾的是,在射頻技術文獻中,很難找到一種能表征電路特性以及衡量不平衡結構所產生影響的好的評估方法。這篇文章的目的就是要幫助射頻應用工程師們通過使用常規(guī)的單端二端口矢量網絡分析儀來準確可靠地解決作為他們日常工作的差分電路特性的測量問題。本文介紹了一些用來表征差分電路特性的實用和有效的方法, 特別是差分電壓,共模抑制(CMRR),插入損耗以及基于二端口S-參數(shù)的差分阻抗。差分和共模信號在差分電路中有兩種主要的信號類型:差分模式或差分電壓Vdiff 和共模電壓Vcm(見圖2)。它們各自的定義如下[1]:• 差分信號是施加在平衡的3 端子系統(tǒng)中未接地的兩個端子之上的• 共模信號是相等地施加在平衡放大器或其它差分器件的未接地的端子之上。
上傳時間: 2013-10-14
上傳用戶:葉山豪
XAPP520將符合2.5V和3.3V I/O標準的7系列FPGA高性能I/O Bank進行連接 The I/Os in Xilinx® 7 series FPGAs are classified as either high range (HR) or high performance (HP) banks. HR I/O banks can be operated from 1.2V to 3.3V, whereas HP I/O banks are optimized for operation between 1.2V and 1.8V. In circumstances that require an HP 1.8V I/O bank to interface with 2.5V or 3.3V logic, a range of options can be deployed. This application note describes methodologies for interfacing 7 series HP I/O banks with 2.5V and 3.3V systems
上傳時間: 2013-11-06
上傳用戶:wentianyou