亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

汽車(chē)儀表板

  • 實驗開發評估板設計與實現

    信號與信息處理是信息科學中近幾年來發展最為迅速的學科之一,隨著片上系統(SOC,System On Chip)時代的到來,FPGA正處于革命性數字信號處理的前沿。基于FPGA的設計可以在系統可再編程及在系統調試,具有吞吐量高,能夠更好地防止授權復制、元器件和開發成本進一步降低、開發時間也大大縮短等優點。然而,FPGA器件是基于SRAM結構的編程工藝,掉電后編程信息立即丟失,每次加電時,配置數據都必須重新下載,并且器件支持多種配置方式,所以研究FPGA器件的配置方案在FPGA系統設計中具有極其重要的價值,這也給用于可編程邏輯器件編程的配置接口電路和實驗開發設備提出了更高的要求。 本論文基于IEEE1149.1標準和USB2.0技術,完成了FPGA配置接口電路及實驗開發板的設計與實現。作者在充分理解IEEE1149.1標準和USB技術原理的基礎上,針對Altcra公司專用的USB數據配置電纜USB-Blaster,對其內部工作原理及工作時序進行測試與詳細分析,完成了基于USB配置接口的FPGA芯片開發實驗電路的完整軟硬件設計及功能時序仿真。作者最后進行了軟硬件調試,完成測試與驗證,實現了對Altera系列PLD的配置功能及實驗開發板的功能。 本文討論的USB下載接口電路被驗證能在Altera的QuartusII開發環境下直接使用,無須在主機端另行設計通信軟件,其兼容性較現有設計有所提高。由于PLD(Programmable Logic Device)廠商對其知識產權嚴格保密,使得基于USB接口的配置電路應用受到很大限制,同時也加大了自行對其進行開發設計的難度。 與傳統的基于PC并口的下載接口電路相比,本設計的基于USB下載接口電路及FPGA實驗開發板具有更高的編程下載速率、支持熱插拔、體積小、便于攜帶、降低對PC硬件傷害,且具備其它下載接口電路不具備的SignalTapII嵌入式邏輯分析儀和調試NiosII嵌入式軟核處理器等明顯優勢。從成本來看,本設計的USB配置接口電路及FPGA實驗開發板與其同類產品相比有較強的競爭力。

    標簽: 實驗 評估板

    上傳時間: 2013-06-07

    上傳用戶:2525775

  • 基于FPGA的GPS定位信息處理系統設計

    隨著GPS(Global Positioning System)技術的不斷發展和成熟,其全球性、全天候、低成本等特點使得GPS接收機的用戶數量大幅度增加,應用領域越來越廣。但由于定位過程中各種誤差源的存在,單機定位精度受到影響。目前常從兩個方面考慮減小誤差提高精度:①用高精度相位天線、差分技術等通過提高硬件成本獲取高精度;②針對誤差源用濾波算法從軟件方面實現精度提高。兩種方法中,后者相對于前者在滿足精度要求的前提下節約成本,而且便于系統融合,是應用于GPS定位的系統中更有前景的方法。但由于在系統中實現定位濾波算法需要時間,傳統CPU往往不能滿足實時性的要求,而FPGA以其快速并行計算越來越受到青睞。    本文在FPGA平臺上,根據“先時序后電路”的設計思想,由同步沒計方法以及自頂向下和自下而上的混合設計方法實現系統的總體設計。從GPS-OEM板輸出的定位信息的接收到定位結果的坐標變換,最終到kalman濾波遞推計算減小定位誤差,實現實時、快速、高精度的GPS定位信息采集處理系統,為GPS定位數據的處理方法做了新的嘗試,為基于FPGA的GPS嵌入式系統的開發奠定了基礎。具體工作如下:    基于FPGA設計了GPS定位數據的正確接收和顯示,以及經緯度到平面坐標的投影變換。根掘GPS輸出信息標準和格式,通過串口接收模塊實現串口數掘的接收和經緯度信息提取,并通過LCD實時顯示。在提取信息的同時將數據格式由ASCⅡ碼轉變為十進制整數型,實現利用移位和加法運算達到代替乘法運算的效果,從而減少資源的利用率。在坐標轉換過程中,利用查找表的方法查找轉化時需要的各個參數值,并將該參數先轉為雙精度浮點小數,再進行坐標轉換。根據高斯轉化公式的規律將公式簡化成只涉及加法和乘法運算,以此簡化公式運算量,達到節省資源的目的。    卡爾曼濾波器的實現。首先分析了影響定位精度的各種誤差因素,將各種誤差因素視為一階馬爾科夫過程的總誤差,建立了系統狀態方程、觀測方程和濾波方程,并基于分散濾波的思想進行卡爾曼濾波設計,并通過Matlab進行仿真。結果表明,本文設計的卡爾曼濾波器收斂性好,定位精度高、估計誤差小。在仿真基礎上,實現基于FPGA的卡爾曼濾波計算。在滿足實時性的基礎上,通過IP核、模塊的分時復用和樹狀結構節省資源,實現數據卡爾曼濾波,達到提高數據精度的效果。    設計中以Xilinx公司的Virtex-5系列的XC5VLX110-FF676為硬件平臺,采用Verilog HDL硬件描述語言實現,利用Xilinx公司的ISE10.1工具布局布線,一共使用44438個邏輯資源,時鐘頻率達到100MHZ以上,滿足實時性信號處理要求,在保證精度的前提下達到資源最優。Modelsim仿真驗證了該設計的正確性。

    標簽: FPGA GPS 定位 信息處理

    上傳時間: 2013-04-24

    上傳用戶:二驅蚊器

  • 基于單片機紅外無線通信的抄表系統

    本文介紹了用紅外線實現上位單片機和多個單片機間的無線串行通信的新方法,并基于該方法設計實現了新型無線抄表系統,給出了硬件線路圖、通信協議和程序流程圖及用MCS51 匯編語言編寫的部分串行通信程序。

    標簽: 單片機 紅外無線 抄表系統 通信

    上傳時間: 2013-04-24

    上傳用戶:wanqunsheng

  • DSP開發板全套原理圖.rar

    DSP開發板全套原理圖.rar TI的C6201EVM的原理圖 開發板是基于TMS320F2812的學習開發平臺

    標簽: DSP 開發板 原理圖

    上傳時間: 2013-07-28

    上傳用戶:athjac

  • EP3C25開發板原理圖

    ALTERA公司開發板EP3C25的原理圖,

    標簽: C25 EP3 EP 3C

    上傳時間: 2013-04-24

    上傳用戶:pinksun9

  • 單片機開發板PCB圖

    是基于51單片機的開發板的PCB圖,值得你我共同研究。

    標簽: PCB 單片機開發板

    上傳時間: 2013-07-07

    上傳用戶:er1219

  • MFRC500開發板設計資料含源碼

    一份很難得的MFRC500開發板設計資料,包括源程序、原理圖、PCB圖,源程序在KEIL環境下編譯,打開壓縮包后直接點擊PRJ文件,即可編譯使用。

    標簽: MFRC 500 開發板 設計資料

    上傳時間: 2013-04-24

    上傳用戶:英雄

  • 智能電能表系列標準

    國電智能電能表系列標準,第一分冊智能電能表系列標準。涉及智能電能表功能規范、單相和三相智能電能表型式規范、0.2S及0.5S級三相智能電能表技術規范、0.5S及1級三相費控智能電能表(無線)技術規范、1級三相費控智能電能表(載波)技術規范、1級三相智能電能表技術規范、單相智能電能表技術規范、智能電能表信息交換安全認證技術規范。

    標簽: 智能電能表 標準

    上傳時間: 2013-07-05

    上傳用戶:tyg88888

  • DLT645-2007多功能電能表通信協議

    電力行業標準DL/T 645-2007:多功能電能表通信協議。

    標簽: 2007 DLT 645 多功能電能表

    上傳時間: 2013-04-24

    上傳用戶:wangdean1101

  • CYCLONE的EP1C6Q240C8開發板原理圖

    ATERA的CYCLONE系列EP1C6Q240C8開發板的原理圖。

    標簽: CYCLONE 240C Q240 240

    上傳時間: 2013-07-26

    上傳用戶:han0097

主站蜘蛛池模板: 荥阳市| 洛宁县| 七台河市| 合山市| 富民县| 宜兴市| 蓝山县| 合川市| 保定市| 贵州省| 肇庆市| 齐齐哈尔市| 察雅县| 霍城县| 泰州市| 望奎县| 长沙县| 农安县| 建德市| 晋中市| 龙泉市| 安平县| 黄山市| 宜春市| 临夏县| 温宿县| 哈巴河县| 墨玉县| 乐平市| 梧州市| 安顺市| 清丰县| 克东县| 延庆县| 隆昌县| 河津市| 贺州市| 黄浦区| 宜兴市| 平和县| 抚州市|