亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

此函數(shù)生成LT碼的編譯碼矩陣

  • 基于FPGA的RS碼編譯碼器的設計與實現

    研制發射微小衛星,是我國利用空間技術服務經濟建設、造福人類的重要途徑。現代微小衛星在短短20年里能取得長足的發展,主要取決于微小衛星自身的一系列特點:重量輕,體積小,成本低,性能高,安全可靠,發射方便、快捷靈活等。在衛星通信系統中,由于傳輸信道的多徑和各種噪聲的影響,信號在接收端會引起差錯,通過信道編碼環節,可對這些不可避免的差錯進行檢測和糾正。 在微小衛星通信鏈路中,信道編碼器的任務是差錯控制。本文采用符合空間數據系統咨詢委員會CCSDS標準的鏈接碼進行信道編碼,即內碼為(2,1,6)的卷積碼,外碼為(255,223)的RS碼,中間進行交織操作。其中,里德-索羅蒙碼(簡稱RS碼)是一種重要的非二進制BCH碼,是分組碼中糾錯能力最強的糾錯碼,一次可以糾正多個突發錯誤,廣泛地用于空間通信中。 本文針對南京航空航天大學自行研制的微小衛星通信分系統的技術要求,在用SystemView和C語言仿真的基礎上,用硬件描述語言Verilog設計了RS(255,223)編碼器和譯碼器,使用Modelsim軟件進行了功能仿真,并通過Xilinx公司的軟件ISE對設計進行綜合、布局布線,最后生成可下載的比特流文件下載到Xilinx公司的型號為XC3S2000的FPGA芯片中,完成了電路的設計并實現了編碼譯碼的功能,表明本文設計的信道編解碼器的正確性和實用性,滿足了微小衛星通信分系統的技術要求。

    標簽: FPGA RS碼 編譯碼器

    上傳時間: 2013-08-01

    上傳用戶:lili123

  • 基于FPGA的GPS星座模擬器

    全球定位系統(GPS)可以向全球用戶提供位置、速度和時間信息,在航空、航天、海上及陸地等諸多領域得到了廣泛的應用,成為一種主要的導航手段。隨著空間定位技術的不斷發展,空間定位系統必將出現多元化。本文結合計算機技術,以GPS定位系統為例,研究了衛星定位技術中的GPS星座模擬器。 本文綜述了衛星導航系統的歷史,現狀及發展的方向,介紹GPS模擬器的研究發展狀況。詳細研究了GPS衛星信號傳輸理論和GPS衛星定位原理。在此基礎上,提出GPS模擬器的理論模型和實現方法,研究了GPS星座模擬器的設計思路、組成模塊,分析各個模塊的設計原理。在理論研究和分析的基礎上,提出模擬器的FPGA的設計與實現,以FPGA為平臺,用verilog硬件語言實現了衛星信號的模擬,詳細研究了基帶模塊的實現方法,包括C/A碼產生模塊,導航電文合成模塊,碼轉換模塊。最后通過射頻模塊發出,完成衛星信號的模擬。在信號測試部分,用示波器,頻譜儀,MATLAB程序對模擬信號進行了驗證實驗。驗證結果表明,設計滿足要求,達到預想目標。

    標簽: FPGA GPS 模擬

    上傳時間: 2013-05-30

    上傳用戶:hoperingcong

  • 基于FPGA的IIR多相濾波器的設計研究

    多相濾波器主要應用于脈沖多普勒雷達、通信寬帶數字接收機、雷達自適應波束形成等信號處理領域。在多普勒雷達信號處理中國內外關于FIR濾波器設計研究的報道較多,而對于IIR濾波器的設計研究相對較少,原因是IIR多相濾波器的設計復雜性,使得IIR濾波器在多普勒雷達數字信號處理中難以發揮重要作用。本文以脈沖多普勒雷達信號處理為背景,主要研究數字多相濾波器的特點和設計方法;進而研究數字多相濾波器的數字仿真方法與FPGA實現技術。對于自主研究、設計和實現雷達信號處理的各種結構的濾波器具有重要的意義。 本文討論了FIR數字濾波器和IIR數字濾波器的特點和區別。對IIR濾波器的多相結構進行了理論分析,重點研究了IIR多相濾波器的設計原理。根據此原理進行IIR濾波器的多相設計并擴展到多通道和多級結構。在此基礎上,根據本文研究的多普勒雷達回波信號需要四通道處理的要求搭建軟件仿真模型,對所設計的2級4通道IIR多相濾波器組進行了仿真實驗,給出仿真結果,并進行了討論。 在完成2級4通道IIR多相濾波器組的軟件仿真后,利用FPGA設計平臺,對該IIR多相濾波器組進行了設計仿真和綜合實現。在實現過程中進行了功能仿真和時序仿真兩級仿真驗證,結果表明在模擬硬件環境中所設計的2級4通道IIR多相濾波器組能夠較好地實現多普勒雷達回波信號多通道的劃分和濾波功能要求,驗證了設計思路和方法的正確性和可行性。

    標簽: FPGA IIR 多相濾波器

    上傳時間: 2013-04-24

    上傳用戶:gongxinshiwo@163.com

  • 基于FPGA的智能卡加密模塊

    隨著計算機和信息技術的飛速發展,信息的安全性越來越受到人們的重視。敏感信息的電子化在使用戶得到便利的同時,數據、資源免泄漏也成為了人們必須注意的一個大隱患。在這個信息全球化的時代,病毒、黑客、電子竊聽欺騙、網絡攻擊都是人們所必須面對的重大問題。出于這種需要,加密自然吸引了人們的注意力,而傳統的軟件加密技術已經越來越不能滿足信息安全對運算速度和系統安全性的需求,硬件設施的開發顯示出其重要性,硬件加密模塊的地位也越來越重要。但其安全性仍存在著一定的問題,對安全性研究仍是不可放松的一個重要問題。 本文介紹了目前幾種流行加密算法及標準,并對典型的公鑰密碼標準RSA進一步說明。RSA算法可以進行數字簽名、數據加/解密,將其應用于數據安全領域具有很大的意義。針對于目前硬件加解密相對于軟件加解密的種種優勢,論文重點研究RSA算法的基于硬件FPGA的設計實現方案。FPGA是近幾年的超大規模集成電路設計的焦點,其速度及成本等都占有一定的優勢。對RSA算法的FPGA設計,論文主要研究兩方面的內容:密鑰生成部分中的素數檢測問題和加/解密算法中關鍵瓶頸--大數模乘及模冪運算。并進行了軟硬件的仿真、驗證與測試。論文對RSA設計模塊的可應用領域之一--智能卡及其安全性做了簡單的介紹,并對論文所研究實現的模塊在其中的應用進行了說明,從而體現了其實際應用價值。

    標簽: FPGA 智能卡 加密模塊

    上傳時間: 2013-07-06

    上傳用戶:juyuantwo

  • 基于快速原型的數字濾波器的設計和實現

    · 摘要:  數字濾波器和快速傅氏變換算法是數字信號處理的兩大基石.在DSP芯片上實現數字濾波器算法的傳統做法是用匯編語言編寫軟件來實現.用匯編語言編寫的DSP程序具有最好的執行效率,但DSP匯編語言的編程效率較低.該文主要研究如何使用基于交互的方框仿真和自動代碼生成快速原型的方法進行濾波器設計.實現了從頂層的系統仿真到底層的芯片算法的設計.這個方法大大地縮短了算法的開發周期.&

    標簽: 原型 數字濾波器

    上傳時間: 2013-07-19

    上傳用戶:水中浮云

  • 基于FPGA的可編程m序列發生器的實現

    · 摘要:  本文研究了由線性反饋移位寄存器(Linear Feedback Shift Registers,LFSR)生成m序列的原理,并對LFSR電路結構作了改進,利用基于現代DSP技術的DSP Builder軟件,設計了一種周期、相位可調的m序列發生器.經調試與仿真,結果表明該方法硬件結構簡單、開發周期短,為系統設計或測試帶來很大的便利.  

    標簽: FPGA 可編程 發生器 序列

    上傳時間: 2013-07-18

    上傳用戶:fuzhoulinzexu

  • 基于DSP的暫態能量法選線系統

    ·摘要:  本文針對中壓電網中經常發生的單相接地故障,介紹了基于暫態能量判據對故障支路的選線方法.根據原理設計出以DSP為核心的硬件平臺,并敘述了在此平臺上暫態能量法的軟件實現. 

    標簽: DSP 能量

    上傳時間: 2013-05-29

    上傳用戶:

  • Altium Designer設計規則檢查圖示

    設計規則檢查 (DRC) 是一項強大的自動功能,它可以檢查設計邏輯和物理的完整性。檢查是針對任何或所有啟用的設計規則,并且可以在您設計時在線檢查,并/或以批量的方式檢查,這樣結果會列在 消息 面板中,并生成一個報告文件。此功能應該用于每個布線好的板子上,以確保最小間距規則得到維持,并且沒有其他的設計干涉。尤其推薦您在生成最后的加工文件之前一定要執行設計規則檢查。

    標簽: Designer Altium

    上傳時間: 2013-04-24

    上傳用戶:黃華強

  • 基于遺傳算法的組合邏輯電路設計的FPGA實現

    基于遺傳算法的組合邏輯電路的自動設計,依據給出的真值表,利用遺傳算法自動生成符合要求的組合邏輯電路。由于遺傳算法本身固有的并行性,采用軟件實現的方法在速度上往往受到本質是串行計算的計算機制約,因此采用硬件化設計具有重要的意義。為了證明基于FPGA的遺傳算法的高效性,設計了遺傳算法的各個模塊,實現了基于FPGA的遺傳算法。

    標簽: FPGA 算法 電路設計 組合邏輯

    上傳時間: 2014-01-08

    上傳用戶:909000580

  • 一種無片外電容LDO的瞬態增強電路設計

    利用RC高通電路的思想,針對LDO提出了一種新的瞬態增強電路結構。該電路設計有效地加快了LDO的瞬態響應速度,而且瞬態增強電路工作的過程中,系統的功耗并沒有增加。此LDO芯片設計采用SMIC公司的0.18 μm CMOS混合信號工藝。仿真結果表明:整個LDO是靜態電流為3.2 μA;相位裕度保持在90.19°以上;在電源電壓為1.8 V,輸出電壓為1.3 V的情況下,當負載電流在10 ns內由100 mA降到50 mA時,其建立時間由原來的和28 μs減少到8 μs;而在負載電流為100 mA的條件下,電源電壓在10 ns內,由1.8 V跳變到2.3 V時,輸出電壓的建立時間由47 μs降低為15 μs。

    標簽: LDO 無片外電容 瞬態 電路設計

    上傳時間: 2013-12-20

    上傳用戶:niumeng16

主站蜘蛛池模板: 高尔夫| 六盘水市| 陵川县| 溧阳市| 武城县| 南靖县| 剑川县| 松阳县| 七台河市| 天峻县| 南和县| 青冈县| 洛浦县| 新巴尔虎左旗| 济宁市| 榆树市| 平顶山市| 龙江县| 安庆市| 娱乐| 伊宁县| 定兴县| 宁安市| 布拖县| 简阳市| 林周县| 文化| 永胜县| 鹤峰县| 翁牛特旗| 晋中市| 如皋市| 郴州市| 莱西市| 乃东县| 增城市| 中宁县| 河东区| 贵港市| 衡阳县| 秦皇岛市|